- ; N/A ; None ; 13.767 ns ; inst[3] ; paddr[6] ; clk ;
- ; N/A ; None ; 13.761 ns ; regs:regs|dram:dram|mem~202 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.757 ns ; fsr[3] ; paddr[7] ; clk ;
- ; N/A ; None ; 13.748 ns ; regs:regs|dram:dram|mem~196 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.745 ns ; regs:regs|dram:dram|mem~207 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.723 ns ; fsr[6] ; paddr[7] ; clk ;
- ; N/A ; None ; 13.712 ns ; regs:regs|dram:dram|mem~89 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.710 ns ; tmr0[3] ; expdout[7] ; clk ;
- ; N/A ; None ; 13.707 ns ; portc[3] ; paddr[7] ; clk ;
- ; N/A ; None ; 13.700 ns ; regs:regs|dram:dram|mem~457 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.687 ns ; inst[2] ; paddr[1] ; clk ;
- ; N/A ; None ; 13.685 ns ; regs:regs|dram:dram|mem~333 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.681 ns ; inst[4] ; paddr[1] ; clk ;
- ; N/A ; None ; 13.669 ns ; inst[1] ; paddr[5] ; clk ;
- ; N/A ; None ; 13.669 ns ; inst[4] ; paddr[3] ; clk ;
- ; N/A ; None ; 13.656 ns ; inst[1] ; paddr[6] ; clk ;
- ; N/A ; None ; 13.655 ns ; regs:regs|dram:dram|mem~10 ; paddr[7] ; clk ;
- ; N/A ; None ; 13.654 ns ; regs:regs|dram:dram|mem~397 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.654 ns ; inst[4] ; expdout[2] ; clk ;
- ; N/A ; None ; 13.654 ns ; inst[0] ; paddr[1] ; clk ;
- ; N/A ; None ; 13.647 ns ; regs:regs|dram:dram|mem~460 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.634 ns ; regs:regs|dram:dram|mem~385 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.619 ns ; regs:regs|dram:dram|mem~218 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.619 ns ; fsr[1] ; paddr[5] ; clk ;
- ; N/A ; None ; 13.608 ns ; fsr[2] ; paddr[5] ; clk ;
- ; N/A ; None ; 13.605 ns ; regs:regs|dram:dram|mem~329 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.602 ns ; regs:regs|dram:dram|mem~378 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.600 ns ; regs:regs|dram:dram|mem~409 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.600 ns ; regs:regs|dram:dram|mem~92 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.599 ns ; fsr[4] ; paddr[5] ; clk ;
- ; N/A ; None ; 13.598 ns ; regs:regs|dram:dram|mem~350 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.595 ns ; fsr[2] ; paddr[6] ; clk ;
- ; N/A ; None ; 13.594 ns ; regs:regs|dram:dram|mem~361 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.593 ns ; inst[0] ; paddr[3] ; clk ;
- ; N/A ; None ; 13.592 ns ; regs:regs|dram:dram|mem~396 ; paddr[7] ; clk ;
- ; N/A ; None ; 13.591 ns ; regs:regs|dram:dram|mem~4 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.589 ns ; fsr[1] ; paddr[6] ; clk ;
- ; N/A ; None ; 13.589 ns ; fsr[0] ; paddr[1] ; clk ;
- ; N/A ; None ; 13.588 ns ; regs:regs|dram:dram|mem~66 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.588 ns ; status[5] ; paddr[7] ; clk ;
- ; N/A ; None ; 13.583 ns ; inst[10] ; expdout[7] ; clk ;
- ; N/A ; None ; 13.580 ns ; regs:regs|dram:dram|mem~322 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.578 ns ; inst[0] ; expdout[2] ; clk ;
- ; N/A ; None ; 13.577 ns ; fsr[0] ; paddr[3] ; clk ;
- ; N/A ; None ; 13.576 ns ; regs:regs|dram:dram|mem~234 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.575 ns ; inst[3] ; paddr[1] ; clk ;
- ; N/A ; None ; 13.574 ns ; regs:regs|dram:dram|mem~298 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.571 ns ; regs:regs|dram:dram|mem~26 ; paddr[7] ; clk ;
- ; N/A ; None ; 13.569 ns ; inst[5] ; expdout[7] ; clk ;
- ; N/A ; None ; 13.567 ns ; inst[0] ; expdout[0] ; clk ;
- ; N/A ; None ; 13.565 ns ; regs:regs|dram:dram|mem~452 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.563 ns ; regs:regs|dram:dram|mem~29 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.563 ns ; inst[3] ; paddr[3] ; clk ;
- ; N/A ; None ; 13.562 ns ; fsr[0] ; expdout[2] ; clk ;
- ; N/A ; None ; 13.558 ns ; regs:regs|dram:dram|mem~334 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.551 ns ; regs:regs|dram:dram|mem~15 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.550 ns ; regs:regs|dram:dram|mem~463 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.550 ns ; regs:regs|dram:dram|mem~458 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.548 ns ; inst[3] ; expdout[2] ; clk ;
- ; N/A ; None ; 13.544 ns ; regs:regs|dram:dram|mem~349 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.531 ns ; inst[6] ; paddr[7] ; clk ;
- ; N/A ; None ; 13.528 ns ; fsr[4] ; paddr[6] ; clk ;
- ; N/A ; None ; 13.525 ns ; regs:regs|dram:dram|mem~381 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.520 ns ; regs:regs|dram:dram|mem~377 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.520 ns ; regs:regs|dram:dram|mem~413 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.520 ns ; regs:regs|dram:dram|mem~77 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.512 ns ; regs:regs|dram:dram|mem~73 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.512 ns ; regs:regs|dram:dram|mem~90 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.510 ns ; regs:regs|dram:dram|mem~326 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.510 ns ; regs:regs|dram:dram|mem~393 ; paddr[7] ; clk ;
- ; N/A ; None ; 13.508 ns ; regs:regs|dram:dram|mem~220 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.506 ns ; regs:regs|dram:dram|mem~299 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.502 ns ; regs:regs|dram:dram|mem~394 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.500 ns ; regs:regs|dram:dram|mem~346 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.500 ns ; inst[1] ; paddr[1] ; clk ;
- ; N/A ; None ; 13.495 ns ; regs:regs|dram:dram|mem~421 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.495 ns ; inst[11] ; paddr[7] ; clk ;
- ; N/A ; None ; 13.494 ns ; fsr[3] ; paddr[5] ; clk ;
- ; N/A ; None ; 13.490 ns ; regs:regs|dram:dram|mem~330 ; paddr[7] ; clk ;
- ; N/A ; None ; 13.487 ns ; regs:regs|dram:dram|mem~325 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.487 ns ; regs:regs|dram:dram|mem~402 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.486 ns ; regs:regs|dram:dram|mem~217 ; paddr[7] ; clk ;
- ; N/A ; None ; 13.484 ns ; regs:regs|dram:dram|mem~6 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.483 ns ; inst[2] ; paddr[3] ; clk ;
- ; N/A ; None ; 13.482 ns ; regs:regs|dram:dram|mem~201 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.477 ns ; inst[4] ; expdout[0] ; clk ;
- ; N/A ; None ; 13.475 ns ; regs:regs|dram:dram|mem~25 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.471 ns ; regs:regs|dram:dram|mem~93 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.470 ns ; regs:regs|dram:dram|mem~332 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.459 ns ; inst[2] ; expdout[0] ; clk ;
- ; N/A ; None ; 13.459 ns ; fsr[1] ; paddr[1] ; clk ;
- ; N/A ; None ; 13.444 ns ; portc[3] ; paddr[5] ; clk ;
- ; N/A ; None ; 13.443 ns ; inst[7] ; expdout[7] ; clk ;
- ; N/A ; None ; 13.440 ns ; regs:regs|dram:dram|mem~2 ; paddr[7] ; clk ;
- ; N/A ; None ; 13.439 ns ; fsr[2] ; paddr[1] ; clk ;
- ; N/A ; None ; 13.431 ns ; inst[2] ; expdout[2] ; clk ;
- ; N/A ; None ; 13.427 ns ; portc[2] ; expdout[7] ; clk ;
- ; N/A ; None ; 13.427 ns ; regs:regs|dram:dram|mem~151 ; paddr[7] ; clk ;
- ; N/A ; None ; 13.426 ns ; regs:regs|dram:dram|mem~194 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.426 ns ; fsr[1] ; expdout[0] ; clk ;
- ; N/A ; None ; 13.423 ns ; regs:regs|dram:dram|mem~389 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.423 ns ; regs:regs|dram:dram|mem~27 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.423 ns ; fsr[3] ; paddr[6] ; clk ;
- ; N/A ; None ; 13.422 ns ; regs:regs|dram:dram|mem~426 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.421 ns ; regs:regs|dram:dram|mem~459 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.420 ns ; regs:regs|dram:dram|mem~401 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.419 ns ; regs:regs|dram:dram|mem~198 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.417 ns ; status[7] ; expdout[7] ; clk ;
- ; N/A ; None ; 13.417 ns ; regs:regs|dram:dram|mem~335 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.417 ns ; regs:regs|dram:dram|mem~69 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.411 ns ; inst[9] ; paddr[7] ; clk ;
- ; N/A ; None ; 13.411 ns ; status[3] ; paddr[7] ; clk ;
- ; N/A ; None ; 13.409 ns ; regs:regs|dram:dram|mem~82 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.408 ns ; fsr[5] ; paddr[7] ; clk ;
- ; N/A ; None ; 13.405 ns ; regs:regs|dram:dram|mem~314 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.405 ns ; regs:regs|dram:dram|mem~204 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.403 ns ; regs:regs|dram:dram|mem~193 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.403 ns ; inst[3] ; expdout[0] ; clk ;
- ; N/A ; None ; 13.401 ns ; inst[8] ; paddr[7] ; clk ;
- ; N/A ; None ; 13.398 ns ; status[6] ; paddr[5] ; clk ;
- ; N/A ; None ; 13.397 ns ; tmr0[2] ; expdout[7] ; clk ;
- ; N/A ; None ; 13.395 ns ; regs:regs|dram:dram|mem~269 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.394 ns ; regs:regs|dram:dram|mem~74 ; paddr[7] ; clk ;
- ; N/A ; None ; 13.392 ns ; regs:regs|dram:dram|mem~10 ; paddr[5] ; clk ;
- ; N/A ; None ; 13.391 ns ; regs:regs|dram:dram|mem~412 ; paddr[7] ; clk ;
- ; N/A ; None ; 13.388 ns ; regs:regs|dram:dram|mem~9 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.388 ns ; regs:regs|dram:dram|mem~388 ; paddr[7] ; clk ;
- ; N/A ; None ; 13.384 ns ; inst[1] ; expdout[0] ; clk ;
- ; N/A ; None ; 13.380 ns ; regs:regs|dram:dram|mem~202 ; paddr[7] ; clk ;
- ; N/A ; None ; 13.373 ns ; portc[3] ; paddr[6] ; clk ;
- ; N/A ; None ; 13.369 ns ; regs:regs|dram:dram|mem~410 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.368 ns ; fsr[0] ; expdout[0] ; clk ;
- ; N/A ; None ; 13.367 ns ; regs:regs|dram:dram|mem~196 ; paddr[7] ; clk ;
- ; N/A ; None ; 13.364 ns ; regs:regs|dram:dram|mem~134 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.364 ns ; regs:regs|dram:dram|mem~207 ; paddr[7] ; clk ;
- ; N/A ; None ; 13.358 ns ; regs:regs|dram:dram|mem~270 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.354 ns ; regs:regs|dram:dram|mem~159 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.352 ns ; regs:regs|dram:dram|mem~5 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.352 ns ; regs:regs|dram:dram|mem~137 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.350 ns ; regs:regs|dram:dram|mem~14 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.349 ns ; regs:regs|dram:dram|mem~76 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.345 ns ; regs:regs|dram:dram|mem~404 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.343 ns ; regs:regs|dram:dram|mem~266 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.340 ns ; inst[0] ; paddr[0] ; clk ;
- ; N/A ; None ; 13.337 ns ; regs:regs|dram:dram|mem~451 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.336 ns ; regs:regs|dram:dram|mem~30 ; expdout[7] ; clk ;
- ; N/A ; None ; 13.331 ns ; regs:regs|dram:dram|mem~89 ; paddr[7] ; clk ;
- ; N/A ; None ; 13.329 ns ; tmr0[3] ; paddr[7] ; clk ;
- ; N/A ; None ; 13.329 ns ; regs:regs|dram:dram|mem~396 ; paddr[5] ; clk ;
- ; N/A ; None ; 13.327 ns ; status[6] ; paddr[6] ; clk ;
- ; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ; ; ; ; ;
- +-----------------------------------------+-----------------------------------------------------+------------+-----------------------------+------------+------------+
- +----------------------------------------------------------------------+
- ; tpd ;
- +-------+-------------------+-----------------+-----------+------------+
- ; Slack ; Required P2P Time ; Actual P2P Time ; From ; To ;
- +-------+-------------------+-----------------+-----------+------------+
- ; N/A ; None ; 14.660 ns ; expdin[7] ; expdout[7] ;
- ; N/A ; None ; 14.279 ns ; expdin[7] ; paddr[7] ;
- ; N/A ; None ; 13.956 ns ; expdin[2] ; expdout[7] ;
- ; N/A ; None ; 13.827 ns ; expdin[4] ; expdout[7] ;
- ; N/A ; None ; 13.798 ns ; expdin[1] ; expdout[7] ;
- ; N/A ; None ; 13.755 ns ; expdin[0] ; expdout[7] ;
- ; N/A ; None ; 13.747 ns ; expdin[5] ; expdout[7] ;
- ; N/A ; None ; 13.580 ns ; expdin[3] ; expdout[7] ;
- ; N/A ; None ; 13.575 ns ; expdin[2] ; paddr[7] ;
- ; N/A ; None ; 13.523 ns ; expdin[7] ; paddr[3] ;
- ; N/A ; None ; 13.457 ns ; expdin[7] ; paddr[6] ;
- ; N/A ; None ; 13.446 ns ; expdin[4] ; paddr[7] ;
- ; N/A ; None ; 13.417 ns ; expdin[1] ; paddr[7] ;
- ; N/A ; None ; 13.374 ns ; expdin[0] ; paddr[7] ;
- ; N/A ; None ; 13.366 ns ; expdin[5] ; paddr[7] ;
- ; N/A ; None ; 13.355 ns ; expdin[0] ; paddr[1] ;
- ; N/A ; None ; 13.323 ns ; expdin[6] ; expdout[7] ;
- ; N/A ; None ; 13.312 ns ; expdin[2] ; paddr[5] ;
- ; N/A ; None ; 13.250 ns ; expdin[0] ; expdout[0] ;
- ; N/A ; None ; 13.241 ns ; expdin[2] ; paddr[6] ;
- ; N/A ; None ; 13.199 ns ; expdin[3] ; paddr[7] ;
- ; N/A ; None ; 13.192 ns ; expdin[0] ; paddr[5] ;
- ; N/A ; None ; 13.183 ns ; expdin[4] ; paddr[5] ;
- ; N/A ; None ; 13.154 ns ; expdin[1] ; paddr[5] ;
- ; N/A ; None ; 13.112 ns ; expdin[4] ; paddr[6] ;
- ; N/A ; None ; 13.086 ns ; expdin[1] ; paddr[1] ;
- ; N/A ; None ; 13.083 ns ; expdin[1] ; paddr[6] ;
- ; N/A ; None ; 13.082 ns ; expdin[2] ; paddr[3] ;
- ; N/A ; None ; 13.068 ns ; expdin[5] ; paddr[5] ;
- ; N/A ; None ; 13.055 ns ; expdin[5] ; paddr[6] ;
- ; N/A ; None ; 13.053 ns ; expdin[0] ; paddr[6] ;
- ; N/A ; None ; 13.050 ns ; expdin[0] ; paddr[3] ;
- ; N/A ; None ; 13.048 ns ; expdin[1] ; expdout[2] ;
- ; N/A ; None ; 13.023 ns ; expdin[0] ; paddr[0] ;
- ; N/A ; None ; 13.022 ns ; expdin[2] ; expdout[2] ;
- ; N/A ; None ; 12.996 ns ; expdin[1] ; expdout[0] ;
- ; N/A ; None ; 12.951 ns ; expdin[0] ; expdout[2] ;
- ; N/A ; None ; 12.949 ns ; expdin[7] ; expdout[3] ;
- ; N/A ; None ; 12.942 ns ; expdin[6] ; paddr[7] ;
- ; N/A ; None ; 12.939 ns ; expdin[0] ; expdout[1] ;
- ; N/A ; None ; 12.936 ns ; expdin[3] ; paddr[5] ;
- ; N/A ; None ; 12.910 ns ; expdin[2] ; paddr[1] ;
- ; N/A ; None ; 12.899 ns ; expdin[5] ; paddr[1] ;
- ; N/A ; None ; 12.879 ns ; expdin[1] ; paddr[3] ;
- ; N/A ; None ; 12.865 ns ; expdin[3] ; paddr[6] ;
- ; N/A ; None ; 12.798 ns ; expdin[7] ; expdout[6] ;
- ; N/A ; None ; 12.769 ns ; expdin[1] ; paddr[0] ;
- ; N/A ; None ; 12.699 ns ; expdin[1] ; paddr[2] ;
- ; N/A ; None ; 12.673 ns ; expdin[2] ; paddr[2] ;
- ; N/A ; None ; 12.670 ns ; expdin[1] ; expdout[1] ;
- ; N/A ; None ; 12.626 ns ; expdin[3] ; paddr[3] ;
- ; N/A ; None ; 12.602 ns ; expdin[0] ; paddr[2] ;
- ; N/A ; None ; 12.599 ns ; expdin[4] ; expdout[0] ;
- ; N/A ; None ; 12.588 ns ; expdin[2] ; expdout[4] ;
- ; N/A ; None ; 12.582 ns ; expdin[2] ; expdout[6] ;
- ; N/A ; None ; 12.573 ns ; expdin[6] ; paddr[6] ;
- ; N/A ; None ; 12.556 ns ; expdin[0] ; expdout[4] ;
- ; N/A ; None ; 12.508 ns ; expdin[2] ; expdout[3] ;
- ; N/A ; None ; 12.494 ns ; expdin[2] ; expdout[1] ;
- ; N/A ; None ; 12.483 ns ; expdin[5] ; expdout[1] ;
- ; N/A ; None ; 12.478 ns ; expdin[4] ; expdout[4] ;
- ; N/A ; None ; 12.478 ns ; expdin[4] ; paddr[3] ;
- ; N/A ; None ; 12.476 ns ; expdin[0] ; expdout[3] ;
- ; N/A ; None ; 12.453 ns ; expdin[4] ; expdout[6] ;
- ; N/A ; None ; 12.424 ns ; expdin[1] ; expdout[6] ;
- ; N/A ; None ; 12.415 ns ; expdin[6] ; paddr[5] ;
- ; N/A ; None ; 12.404 ns ; expdin[2] ; paddr[4] ;
- ; N/A ; None ; 12.396 ns ; expdin[5] ; expdout[6] ;
- ; N/A ; None ; 12.394 ns ; expdin[0] ; expdout[6] ;
- ; N/A ; None ; 12.372 ns ; expdin[0] ; paddr[4] ;
- ; N/A ; None ; 12.372 ns ; expdin[4] ; paddr[0] ;
- ; N/A ; None ; 12.362 ns ; expdin[1] ; expdout[4] ;
- ; N/A ; None ; 12.305 ns ; expdin[1] ; expdout[3] ;
- ; N/A ; None ; 12.294 ns ; expdin[4] ; paddr[4] ;
- ; N/A ; None ; 12.252 ns ; expdin[2] ; expdout[5] ;
- ; N/A ; None ; 12.206 ns ; expdin[3] ; expdout[6] ;
- ; N/A ; None ; 12.178 ns ; expdin[1] ; paddr[4] ;
- ; N/A ; None ; 12.144 ns ; expdin[3] ; expdout[4] ;
- ; N/A ; None ; 12.132 ns ; expdin[0] ; expdout[5] ;
- ; N/A ; None ; 12.123 ns ; expdin[4] ; expdout[5] ;
- ; N/A ; None ; 12.121 ns ; expdin[6] ; expdout[2] ;
- ; N/A ; None ; 12.094 ns ; expdin[1] ; expdout[5] ;
- ; N/A ; None ; 12.052 ns ; expdin[3] ; expdout[3] ;
- ; N/A ; None ; 12.008 ns ; expdin[5] ; expdout[5] ;
- ; N/A ; None ; 11.960 ns ; expdin[3] ; paddr[4] ;
- ; N/A ; None ; 11.948 ns ; expdin[5] ; expdout[4] ;
- ; N/A ; None ; 11.914 ns ; expdin[6] ; expdout[6] ;
- ; N/A ; None ; 11.904 ns ; expdin[4] ; expdout[3] ;
- ; N/A ; None ; 11.876 ns ; expdin[3] ; expdout[5] ;
- ; N/A ; None ; 11.816 ns ; expdin[3] ; expdout[2] ;
- ; N/A ; None ; 11.772 ns ; expdin[6] ; paddr[2] ;
- ; N/A ; None ; 11.764 ns ; expdin[5] ; paddr[4] ;
- ; N/A ; None ; 11.467 ns ; expdin[3] ; paddr[2] ;
- ; N/A ; None ; 11.355 ns ; expdin[6] ; expdout[5] ;
- +-------+-------------------+-----------------+-----------+------------+
- +-----------------------------------------------------------------------------------------------------------------------------------------------------------------+
- ; th ;
- +-----------------------------------------+-----------------------------------------------------+-----------+------------+-----------------------------+----------+
- ; Minimum Slack ; Required th ; Actual th ; From ; To ; To Clock ;
- +-----------------------------------------+-----------------------------------------------------+-----------+------------+-----------------------------+----------+
- ; N/A ; None ; -2.416 ns ; pdata[6] ; inst[6] ; clk ;
- ; N/A ; None ; -2.471 ns ; portain[5] ; porta[5] ; clk ;
- ; N/A ; None ; -2.507 ns ; reset ; porta[3] ; clk ;
- ; N/A ; None ; -2.514 ns ; reset ; tmr0[0] ; clk ;
- ; N/A ; None ; -2.514 ns ; reset ; tmr0[7] ; clk ;
- ; N/A ; None ; -2.514 ns ; reset ; tmr0[5] ; clk ;
- ; N/A ; None ; -2.514 ns ; reset ; tmr0[1] ; clk ;
- ; N/A ; None ; -2.514 ns ; reset ; tmr0[6] ; clk ;
- ; N/A ; None ; -2.514 ns ; reset ; tmr0[2] ; clk ;
- ; N/A ; None ; -2.514 ns ; reset ; tmr0[4] ; clk ;
- ; N/A ; None ; -2.514 ns ; reset ; tmr0[3] ; clk ;
- ; N/A ; None ; -2.565 ns ; reset ; prescaler[1] ; clk ;
- ; N/A ; None ; -2.565 ns ; reset ; prescaler[0] ; clk ;
- ; N/A ; None ; -2.565 ns ; reset ; stacklevel[1] ; clk ;
- ; N/A ; None ; -2.565 ns ; reset ; prescaler[3] ; clk ;
- ; N/A ; None ; -2.565 ns ; reset ; prescaler[2] ; clk ;
- ; N/A ; None ; -2.565 ns ; reset ; prescaler[4] ; clk ;
- ; N/A ; None ; -2.565 ns ; reset ; stacklevel[0] ; clk ;
- ; N/A ; None ; -2.565 ns ; reset ; prescaler[5] ; clk ;
- ; N/A ; None ; -2.565 ns ; reset ; prescaler[6] ; clk ;
- ; N/A ; None ; -2.565 ns ; reset ; prescaler[7] ; clk ;
- ; N/A ; None ; -2.576 ns ; pdata[0] ; inst[0] ; clk ;
- ; N/A ; None ; -2.578 ns ; reset ; pc[4] ; clk ;
- ; N/A ; None ; -2.590 ns ; reset ; w[4] ; clk ;
- ; N/A ; None ; -2.601 ns ; reset ; status[4] ; clk ;
- ; N/A ; None ; -2.604 ns ; reset ; option[3] ; clk ;
- ; N/A ; None ; -2.615 ns ; pdata[3] ; inst[3] ; clk ;
- ; N/A ; None ; -2.627 ns ; pdata[11] ; inst[11] ; clk ;
- ; N/A ; None ; -2.643 ns ; reset ; option[0] ; clk ;
- ; N/A ; None ; -2.644 ns ; reset ; option[2] ; clk ;
- ; N/A ; None ; -2.656 ns ; portain[4] ; porta[4] ; clk ;
- ; N/A ; None ; -2.671 ns ; reset ; portc[2] ; clk ;
- ; N/A ; None ; -2.671 ns ; reset ; stack1[6] ; clk ;
- ; N/A ; None ; -2.671 ns ; reset ; stack1[8] ; clk ;
- ; N/A ; None ; -2.673 ns ; reset ; pc[9] ; clk ;
- ; N/A ; None ; -2.673 ns ; reset ; pc[10] ; clk ;
- ; N/A ; None ; -2.729 ns ; pdata[8] ; inst[8] ; clk ;
- ; N/A ; None ; -2.761 ns ; portain[0] ; porta[0] ; clk ;
- ; N/A ; None ; -2.784 ns ; pdata[5] ; inst[5] ; clk ;
- ; N/A ; None ; -2.799 ns ; reset ; status[1] ; clk ;
- ; N/A ; None ; -2.799 ns ; reset ; option[5] ; clk ;
- ; N/A ; None ; -2.801 ns ; reset ; status[7] ; clk ;
- ; N/A ; None ; -2.801 ns ; reset ; option[1] ; clk ;
- ; N/A ; None ; -2.816 ns ; reset ; w[7] ; clk ;
- ; N/A ; None ; -2.816 ns ; reset ; w[6] ; clk ;
- ; N/A ; None ; -2.816 ns ; reset ; portb[7] ; clk ;
- ; N/A ; None ; -2.816 ns ; reset ; portb[6] ; clk ;
- ; N/A ; None ; -2.816 ns ; reset ; porta[6] ; clk ;
- ; N/A ; None ; -2.846 ns ; reset ; status[2] ; clk ;
- ; N/A ; None ; -2.854 ns ; reset ; status[3] ; clk ;
- ; N/A ; None ; -2.891 ns ; portain[2] ; porta[2] ; clk ;
- ; N/A ; None ; -2.904 ns ; portain[1] ; porta[1] ; clk ;
- ; N/A ; None ; -2.905 ns ; portain[7] ; porta[7] ; clk ;
- ; N/A ; None ; -2.921 ns ; reset ; portb[0] ; clk ;
- ; N/A ; None ; -2.921 ns ; reset ; fsr[0] ; clk ;
- ; N/A ; None ; -2.921 ns ; reset ; porta[0] ; clk ;
- ; N/A ; None ; -2.921 ns ; reset ; portb[3] ; clk ;
- ; N/A ; None ; -2.953 ns ; reset ; status[0] ; clk ;
- ; N/A ; None ; -2.954 ns ; reset ; w[0] ; clk ;
- ; N/A ; None ; -2.954 ns ; reset ; w[3] ; clk ;
- ; N/A ; None ; -2.954 ns ; reset ; w[1] ; clk ;
- ; N/A ; None ; -2.954 ns ; reset ; w[2] ; clk ;
- ; N/A ; None ; -2.959 ns ; reset ; pc[2] ; clk ;
- ; N/A ; None ; -2.995 ns ; portain[6] ; porta[6] ; clk ;
- ; N/A ; None ; -2.998 ns ; reset ; pc[8] ; clk ;
- ; N/A ; None ; -3.001 ns ; pdata[10] ; inst[10] ; clk ;
- ; N/A ; None ; -3.012 ns ; portain[3] ; porta[3] ; clk ;
- ; N/A ; None ; -3.076 ns ; reset ; stack1[0] ; clk ;
- ; N/A ; None ; -3.076 ns ; reset ; stack1[1] ; clk ;
- ; N/A ; None ; -3.076 ns ; reset ; stack1[3] ; clk ;
- ; N/A ; None ; -3.078 ns ; pdata[2] ; inst[2] ; clk ;
- ; N/A ; None ; -3.080 ns ; pdata[4] ; inst[4] ; clk ;
- ; N/A ; None ; -3.083 ns ; reset ; pc[0] ; clk ;
- ; N/A ; None ; -3.107 ns ; reset ; stack1[5] ; clk ;
- ; N/A ; None ; -3.107 ns ; reset ; stack1[9] ; clk ;
- ; N/A ; None ; -3.107 ns ; reset ; stack1[10] ; clk ;
- ; N/A ; None ; -3.142 ns ; reset ; pc[3] ; clk ;
- ; N/A ; None ; -3.146 ns ; reset ; status[5] ; clk ;
- ; N/A ; None ; -3.147 ns ; pdata[7] ; inst[7] ; clk ;
- ; N/A ; None ; -3.149 ns ; reset ; status[6] ; clk ;
- ; N/A ; None ; -3.185 ns ; pdata[1] ; inst[1] ; clk ;
- ; N/A ; None ; -3.252 ns ; reset ; fsr[3] ; clk ;
- ; N/A ; None ; -3.252 ns ; reset ; fsr[1] ; clk ;
- ; N/A ; None ; -3.252 ns ; reset ; portc[0] ; clk ;
- ; N/A ; None ; -3.252 ns ; reset ; fsr[7] ; clk ;
- ; N/A ; None ; -3.252 ns ; reset ; portc[7] ; clk ;
- ; N/A ; None ; -3.252 ns ; reset ; porta[7] ; clk ;
- ; N/A ; None ; -3.252 ns ; reset ; porta[1] ; clk ;
- ; N/A ; None ; -3.252 ns ; reset ; portc[3] ; clk ;
- ; N/A ; None ; -3.260 ns ; reset ; w[5] ; clk ;
- ; N/A ; None ; -3.260 ns ; reset ; portb[5] ; clk ;
- ; N/A ; None ; -3.260 ns ; reset ; portb[1] ; clk ;
- ; N/A ; None ; -3.260 ns ; reset ; portb[4] ; clk ;
- ; N/A ; None ; -3.260 ns ; reset ; porta[5] ; clk ;
- ; N/A ; None ; -3.260 ns ; reset ; portc[1] ; clk ;
- ; N/A ; None ; -3.260 ns ; reset ; portc[4] ; clk ;
- ; N/A ; None ; -3.260 ns ; reset ; porta[4] ; clk ;
- ; N/A ; None ; -3.290 ns ; reset ; pc[5] ; clk ;
- ; N/A ; None ; -3.290 ns ; reset ; pc[1] ; clk ;
- ; N/A ; None ; -3.352 ns ; reset ; stack1[7] ; clk ;
- ; N/A ; None ; -3.352 ns ; reset ; stack1[2] ; clk ;
- ; N/A ; None ; -3.352 ns ; reset ; stack1[4] ; clk ;
- ; N/A ; None ; -3.365 ns ; reset ; fsr[4] ; clk ;
- ; N/A ; None ; -3.365 ns ; reset ; fsr[5] ; clk ;
- ; N/A ; None ; -3.365 ns ; reset ; fsr[6] ; clk ;
- ; N/A ; None ; -3.365 ns ; reset ; portc[5] ; clk ;
- ; N/A ; None ; -3.365 ns ; reset ; portc[6] ; clk ;
- ; N/A ; None ; -3.386 ns ; pdata[9] ; inst[9] ; clk ;
- ; N/A ; None ; -3.387 ns ; reset ; pc[6] ; clk ;
- ; N/A ; None ; -3.440 ns ; reset ; fsr[2] ; clk ;
- ; N/A ; None ; -3.440 ns ; reset ; portb[2] ; clk ;
- ; N/A ; None ; -3.440 ns ; reset ; porta[2] ; clk ;
- ; N/A ; None ; -3.498 ns ; reset ; pc[7] ; clk ;
- ; N/A ; None ; -3.547 ns ; reset ; inst[8] ; clk ;
- ; N/A ; None ; -3.547 ns ; reset ; inst[11] ; clk ;
- ; N/A ; None ; -3.547 ns ; reset ; inst[10] ; clk ;
- ; N/A ; None ; -3.635 ns ; reset ; inst[9] ; clk ;
- ; N/A ; None ; -3.635 ns ; reset ; inst[6] ; clk ;
- ; N/A ; None ; -3.635 ns ; reset ; inst[7] ; clk ;
- ; N/A ; None ; -3.656 ns ; reset ; stack2[0] ; clk ;
- ; N/A ; None ; -3.656 ns ; reset ; stack2[7] ; clk ;
- ; N/A ; None ; -3.656 ns ; reset ; stack2[1] ; clk ;
- ; N/A ; None ; -3.656 ns ; reset ; stack2[2] ; clk ;
- ; N/A ; None ; -3.656 ns ; reset ; stack2[4] ; clk ;
- ; N/A ; None ; -3.656 ns ; reset ; stack2[3] ; clk ;
- ; N/A ; None ; -3.656 ns ; reset ; stack2[8] ; clk ;
- ; N/A ; None ; -3.656 ns ; reset ; stack2[9] ; clk ;
- ; N/A ; None ; -3.656 ns ; reset ; stack2[10] ; clk ;
- ; N/A ; None ; -3.817 ns ; reset ; inst[5] ; clk ;
- ; N/A ; None ; -3.864 ns ; reset ; inst[0] ; clk ;
- ; N/A ; None ; -3.864 ns ; reset ; inst[4] ; clk ;
- ; N/A ; None ; -3.864 ns ; reset ; inst[3] ; clk ;
- ; N/A ; None ; -3.864 ns ; reset ; inst[1] ; clk ;
- ; N/A ; None ; -3.864 ns ; reset ; inst[2] ; clk ;
- ; N/A ; None ; -3.984 ns ; reset ; stack2[6] ; clk ;
- ; N/A ; None ; -4.212 ns ; reset ; stack2[5] ; clk ;
- ; N/A ; None ; -4.661 ns ; expdin[3] ; regs:regs|dram:dram|mem~451 ; clk ;
- ; N/A ; None ; -5.122 ns ; expdin[3] ; regs:regs|dram:dram|mem~10 ; clk ;
- ; N/A ; None ; -5.141 ns ; expdin[3] ; regs:regs|dram:dram|mem~228 ; clk ;
- ; N/A ; None ; -5.166 ns ; expdin[1] ; regs:regs|dram:dram|mem~217 ; clk ;
- ; N/A ; None ; -5.237 ns ; expdin[3] ; regs:regs|dram:dram|mem~61 ; clk ;
- ; N/A ; None ; -5.238 ns ; expdin[2] ; regs:regs|dram:dram|mem~10 ; clk ;
- ; N/A ; None ; -5.290 ns ; expdin[0] ; regs:regs|dram:dram|mem~216 ; clk ;
- ; N/A ; None ; -5.307 ns ; expdin[6] ; regs:regs|dram:dram|mem~61 ; clk ;
- ; N/A ; None ; -5.330 ns ; expdin[4] ; regs:regs|dram:dram|mem~228 ; clk ;
- ; N/A ; None ; -5.375 ns ; expdin[3] ; regs:regs|dram:dram|mem~379 ; clk ;
- ; N/A ; None ; -5.375 ns ; expdin[3] ; regs:regs|dram:dram|mem~363 ; clk ;
- ; N/A ; None ; -5.427 ns ; expdin[6] ; regs:regs|dram:dram|mem~10 ; clk ;
- ; N/A ; None ; -5.438 ns ; expdin[3] ; regs:regs|dram:dram|mem~235 ; clk ;
- ; N/A ; None ; -5.440 ns ; expdin[3] ; regs:regs|dram:dram|mem~251 ; clk ;
- ; N/A ; None ; -5.443 ns ; expdin[0] ; regs:regs|dram:dram|mem~217 ; clk ;
- ; N/A ; None ; -5.460 ns ; expdin[3] ; portb[3] ; clk ;
- ; N/A ; None ; -5.463 ns ; expdin[5] ; regs:regs|dram:dram|mem~61 ; clk ;
- ; N/A ; None ; -5.473 ns ; expdin[3] ; regs:regs|dram:dram|mem~139 ; clk ;
- ; N/A ; None ; -5.485 ns ; expdin[5] ; regs:regs|dram:dram|mem~228 ; clk ;
- ; N/A ; None ; -5.517 ns ; expdin[1] ; regs:regs|dram:dram|mem~61 ; clk ;
- ; N/A ; None ; -5.526 ns ; expdin[1] ; regs:regs|dram:dram|mem~228 ; clk ;
- ; N/A ; None ; -5.528 ns ; expdin[6] ; regs:regs|dram:dram|mem~14 ; clk ;
- ; N/A ; None ; -5.530 ns ; expdin[3] ; w[3] ; clk ;
- ; N/A ; None ; -5.530 ns ; expdin[6] ; regs:regs|dram:dram|mem~30 ; clk ;
- ; N/A ; None ; -5.539 ns ; expdin[3] ; regs:regs|dram:dram|mem~395 ; clk ;
- ; N/A ; None ; -5.550 ns ; expdin[3] ; regs:regs|dram:dram|mem~523 ; clk ;
- ; N/A ; None ; -5.557 ns ; expdin[0] ; regs:regs|dram:dram|mem~228 ; clk ;
- ; N/A ; None ; -5.599 ns ; expdin[3] ; option[3] ; clk ;
- ; N/A ; None ; -5.606 ns ; expdin[3] ; regs:regs|dram:dram|mem~267 ; clk ;
- ; N/A ; None ; -5.616 ns ; expdin[3] ; regs:regs|dram:dram|mem~151 ; clk ;
- ; N/A ; None ; -5.645 ns ; expdin[6] ; regs:regs|dram:dram|mem~151 ; clk ;
- ; N/A ; None ; -5.663 ns ; expdin[3] ; tmr0[3] ; clk ;
- ; N/A ; None ; -5.669 ns ; expdin[3] ; pc[4] ; clk ;
- ; N/A ; None ; -5.669 ns ; expdin[3] ; regs:regs|dram:dram|mem~107 ; clk ;
- ; N/A ; None ; -5.670 ns ; expdin[3] ; regs:regs|dram:dram|mem~51 ; clk ;
- ; N/A ; None ; -5.670 ns ; expdin[3] ; regs:regs|dram:dram|mem~19 ; clk ;
- ; N/A ; None ; -5.671 ns ; expdin[3] ; regs:regs|dram:dram|mem~539 ; clk ;
- ; N/A ; None ; -5.672 ns ; expdin[3] ; regs:regs|dram:dram|mem~179 ; clk ;
- ; N/A ; None ; -5.674 ns ; expdin[3] ; regs:regs|dram:dram|mem~515 ; clk ;
- ; N/A ; None ; -5.678 ns ; expdin[3] ; regs:regs|dram:dram|mem~531 ; clk ;
- ; N/A ; None ; -5.680 ns ; expdin[3] ; regs:regs|dram:dram|mem~475 ; clk ;
- ; N/A ; None ; -5.687 ns ; expdin[3] ; regs:regs|dram:dram|mem~35 ; clk ;
- ; N/A ; None ; -5.689 ns ; expdin[3] ; regs:regs|dram:dram|mem~59 ; clk ;
- ; N/A ; None ; -5.690 ns ; expdin[1] ; regs:regs|dram:dram|mem~10 ; clk ;
- ; N/A ; None ; -5.691 ns ; expdin[3] ; regs:regs|dram:dram|mem~11 ; clk ;
- ; N/A ; None ; -5.697 ns ; expdin[3] ; regs:regs|dram:dram|mem~43 ; clk ;
- ; N/A ; None ; -5.699 ns ; expdin[6] ; regs:regs|dram:dram|mem~350 ; clk ;
- ; N/A ; None ; -5.703 ns ; expdin[3] ; regs:regs|dram:dram|mem~307 ; clk ;
- ; N/A ; None ; -5.703 ns ; expdin[0] ; regs:regs|dram:dram|mem~61 ; clk ;
- ; N/A ; None ; -5.704 ns ; expdin[3] ; regs:regs|dram:dram|mem~291 ; clk ;
- ; N/A ; None ; -5.709 ns ; expdin[6] ; tmr0[6] ; clk ;
- ; N/A ; None ; -5.710 ns ; expdin[3] ; regs:regs|dram:dram|mem~275 ; clk ;
- ; N/A ; None ; -5.720 ns ; expdin[6] ; regs:regs|dram:dram|mem~230 ; clk ;
- ; N/A ; None ; -5.730 ns ; expdin[3] ; regs:regs|dram:dram|mem~259 ; clk ;
- ; N/A ; None ; -5.733 ns ; expdin[3] ; regs:regs|dram:dram|mem~283 ; clk ;
- ; N/A ; None ; -5.747 ns ; expdin[6] ; regs:regs|dram:dram|mem~238 ; clk ;
- ; N/A ; None ; -5.756 ns ; expdin[3] ; regs:regs|dram:dram|mem~99 ; clk ;
- ; N/A ; None ; -5.758 ns ; expdin[3] ; regs:regs|dram:dram|mem~299 ; clk ;
- ; N/A ; None ; -5.759 ns ; expdin[3] ; regs:regs|dram:dram|mem~163 ; clk ;
- ; N/A ; None ; -5.760 ns ; expdin[3] ; regs:regs|dram:dram|mem~187 ; clk ;
- ; N/A ; None ; -5.773 ns ; expdin[3] ; regs:regs|dram:dram|mem~467 ; clk ;
- ; N/A ; None ; -5.774 ns ; expdin[6] ; regs:regs|dram:dram|mem~286 ; clk ;
- ; N/A ; None ; -5.775 ns ; expdin[3] ; regs:regs|dram:dram|mem~499 ; clk ;
- ; N/A ; None ; -5.775 ns ; expdin[3] ; regs:regs|dram:dram|mem~483 ; clk ;
- ; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ; ; ; ; ;
- +-----------------------------------------+-----------------------------------------------------+-----------+------------+-----------------------------+----------+
- +--------------------------+
- ; Timing Analyzer Messages ;
- +--------------------------+
- Info: *******************************************************************
- Info: Running Quartus II Classic Timing Analyzer
- Info: Version 9.0 Build 132 02/25/2009 SJ Full Version
- Info: Processing started: Mon Mar 08 21:52:30 2010
- Info: Command: quartus_tan --read_settings_files=off --write_settings_files=off cpu -c cpu --timing_analysis_only
- Info: Parallel compilation is enabled and will use 2 of the 2 processors detected
- Warning: Found pins functioning as undefined clocks and/or memory enables
- Info: Assuming node "clk" is an undefined clock
- Info: Clock "clk" has Internal fmax of 105.11 MHz between source register "inst[4]" and destination register "inst[0]" (period= 9.514 ns)
- Info: + Longest register to register delay is 9.330 ns
- Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = LCFF_X18_Y17_N23; Fanout = 14; REG Node = 'inst[4]'
- Info: 2: + IC(0.390 ns) + CELL(0.357 ns) = 0.747 ns; Loc. = LCCOMB_X19_Y17_N28; Fanout = 129; COMB Node = 'fileaddr[0]~9'
- Info: 3: + IC(1.021 ns) + CELL(0.272 ns) = 2.040 ns; Loc. = LCCOMB_X22_Y13_N0; Fanout = 1; COMB Node = 'regs:regs|dram:dram|mem~1045'
- Info: 4: + IC(0.884 ns) + CELL(0.053 ns) = 2.977 ns; Loc. = LCCOMB_X17_Y16_N8; Fanout = 1; COMB Node = 'regs:regs|dram:dram|mem~1049'
- Info: 5: + IC(0.650 ns) + CELL(0.272 ns) = 3.899 ns; Loc. = LCCOMB_X17_Y19_N28; Fanout = 1; COMB Node = 'regs:regs|dram:dram|mem~1061'
- Info: 6: + IC(0.720 ns) + CELL(0.225 ns) = 4.844 ns; Loc. = LCCOMB_X23_Y19_N0; Fanout = 2; COMB Node = 'sbus[7]~50'
- Info: 7: + IC(0.218 ns) + CELL(0.053 ns) = 5.115 ns; Loc. = LCCOMB_X23_Y19_N12; Fanout = 5; COMB Node = 'Mux8~0'
- Info: 8: + IC(0.593 ns) + CELL(0.491 ns) = 6.199 ns; Loc. = LCCOMB_X23_Y18_N14; Fanout = 1; COMB Node = 'alu:alu|Add0~29'
- Info: 9: + IC(0.628 ns) + CELL(0.053 ns) = 6.880 ns; Loc. = LCCOMB_X22_Y17_N26; Fanout = 1; COMB Node = 'alu:alu|Mux1~1'
- Info: 10: + IC(0.265 ns) + CELL(0.366 ns) = 7.511 ns; Loc. = LCCOMB_X22_Y17_N10; Fanout = 78; COMB Node = 'alu:alu|Mux1~3'
- Info: 11: + IC(0.262 ns) + CELL(0.357 ns) = 8.130 ns; Loc. = LCCOMB_X22_Y17_N14; Fanout = 1; COMB Node = 'alu:alu|Equal0~0DUPLICATE'
- Info: 12: + IC(0.206 ns) + CELL(0.053 ns) = 8.389 ns; Loc. = LCCOMB_X22_Y17_N28; Fanout = 12; COMB Node = 'inst[9]~36'
- Info: 13: + IC(0.544 ns) + CELL(0.397 ns) = 9.330 ns; Loc. = LCFF_X18_Y17_N13; Fanout = 17; REG Node = 'inst[0]'
- Info: Total cell delay = 2.949 ns ( 31.61 % )
- Info: Total interconnect delay = 6.381 ns ( 68.39 % )
- Info: - Smallest clock skew is 0.000 ns
- Info: + Shortest clock path from clock "clk" to destination register is 2.456 ns
- Info: 1: + IC(0.000 ns) + CELL(0.854 ns) = 0.854 ns; Loc. = PIN_N20; Fanout = 1; CLK Node = 'clk'
- Info: 2: + IC(0.343 ns) + CELL(0.000 ns) = 1.197 ns; Loc. = CLKCTRL_G3; Fanout = 660; COMB Node = 'clk~clkctrl'
- Info: 3: + IC(0.641 ns) + CELL(0.618 ns) = 2.456 ns; Loc. = LCFF_X18_Y17_N13; Fanout = 17; REG Node = 'inst[0]'
- Info: Total cell delay = 1.472 ns ( 59.93 % )
- Info: Total interconnect delay = 0.984 ns ( 40.07 % )
- Info: - Longest clock path from clock "clk" to source register is 2.456 ns
- Info: 1: + IC(0.000 ns) + CELL(0.854 ns) = 0.854 ns; Loc. = PIN_N20; Fanout = 1; CLK Node = 'clk'
- Info: 2: + IC(0.343 ns) + CELL(0.000 ns) = 1.197 ns; Loc. = CLKCTRL_G3; Fanout = 660; COMB Node = 'clk~clkctrl'
- Info: 3: + IC(0.641 ns) + CELL(0.618 ns) = 2.456 ns; Loc. = LCFF_X18_Y17_N23; Fanout = 14; REG Node = 'inst[4]'
- Info: Total cell delay = 1.472 ns ( 59.93 % )
- Info: Total interconnect delay = 0.984 ns ( 40.07 % )
- Info: + Micro clock to output delay of source is 0.094 ns
- Info: + Micro setup delay of destination is 0.090 ns
- Info: tsu for register "inst[0]" (data pin = "expdin[7]", clock pin = "clk") is 9.458 ns
- Info: + Longest pin to register delay is 11.824 ns
- Info: 1: + IC(0.000 ns) + CELL(0.857 ns) = 0.857 ns; Loc. = PIN_AB7; Fanout = 1; PIN Node = 'expdin[7]'
- Info: 2: + IC(5.000 ns) + CELL(0.378 ns) = 6.235 ns; Loc. = LCCOMB_X18_Y16_N16; Fanout = 1; COMB Node = 'sbus[7]~49'
- Info: 3: + IC(0.875 ns) + CELL(0.228 ns) = 7.338 ns; Loc. = LCCOMB_X23_Y19_N0; Fanout = 2; COMB Node = 'sbus[7]~50'
- Info: 4: + IC(0.218 ns) + CELL(0.053 ns) = 7.609 ns; Loc. = LCCOMB_X23_Y19_N12; Fanout = 5; COMB Node = 'Mux8~0'
- Info: 5: + IC(0.593 ns) + CELL(0.491 ns) = 8.693 ns; Loc. = LCCOMB_X23_Y18_N14; Fanout = 1; COMB Node = 'alu:alu|Add0~29'
- Info: 6: + IC(0.628 ns) + CELL(0.053 ns) = 9.374 ns; Loc. = LCCOMB_X22_Y17_N26; Fanout = 1; COMB Node = 'alu:alu|Mux1~1'
- Info: 7: + IC(0.265 ns) + CELL(0.366 ns) = 10.005 ns; Loc. = LCCOMB_X22_Y17_N10; Fanout = 78; COMB Node = 'alu:alu|Mux1~3'
- Info: 8: + IC(0.262 ns) + CELL(0.357 ns) = 10.624 ns; Loc. = LCCOMB_X22_Y17_N14; Fanout = 1; COMB Node = 'alu:alu|Equal0~0DUPLICATE'
- Info: 9: + IC(0.206 ns) + CELL(0.053 ns) = 10.883 ns; Loc. = LCCOMB_X22_Y17_N28; Fanout = 12; COMB Node = 'inst[9]~36'
- Info: 10: + IC(0.544 ns) + CELL(0.397 ns) = 11.824 ns; Loc. = LCFF_X18_Y17_N13; Fanout = 17; REG Node = 'inst[0]'
- Info: Total cell delay = 3.233 ns ( 27.34 % )
- Info: Total interconnect delay = 8.591 ns ( 72.66 % )
- Info: + Micro setup delay of destination is 0.090 ns
- Info: - Shortest clock path from clock "clk" to destination register is 2.456 ns
- Info: 1: + IC(0.000 ns) + CELL(0.854 ns) = 0.854 ns; Loc. = PIN_N20; Fanout = 1; CLK Node = 'clk'
- Info: 2: + IC(0.343 ns) + CELL(0.000 ns) = 1.197 ns; Loc. = CLKCTRL_G3; Fanout = 660; COMB Node = 'clk~clkctrl'
- Info: 3: + IC(0.641 ns) + CELL(0.618 ns) = 2.456 ns; Loc. = LCFF_X18_Y17_N13; Fanout = 17; REG Node = 'inst[0]'
- Info: Total cell delay = 1.472 ns ( 59.93 % )
- Info: Total interconnect delay = 0.984 ns ( 40.07 % )
- Info: tco from clock "clk" to destination pin "expdout[7]" through register "inst[4]" is 14.716 ns
- Info: + Longest clock path from clock "clk" to source register is 2.456 ns
- Info: 1: + IC(0.000 ns) + CELL(0.854 ns) = 0.854 ns; Loc. = PIN_N20; Fanout = 1; CLK Node = 'clk'
- Info: 2: + IC(0.343 ns) + CELL(0.000 ns) = 1.197 ns; Loc. = CLKCTRL_G3; Fanout = 660; COMB Node = 'clk~clkctrl'
- Info: 3: + IC(0.641 ns) + CELL(0.618 ns) = 2.456 ns; Loc. = LCFF_X18_Y17_N23; Fanout = 14; REG Node = 'inst[4]'
- Info: Total cell delay = 1.472 ns ( 59.93 % )
- Info: Total interconnect delay = 0.984 ns ( 40.07 % )
- Info: + Micro clock to output delay of source is 0.094 ns
- Info: + Longest register to pin delay is 12.166 ns
- Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = LCFF_X18_Y17_N23; Fanout = 14; REG Node = 'inst[4]'
- Info: 2: + IC(0.390 ns) + CELL(0.357 ns) = 0.747 ns; Loc. = LCCOMB_X19_Y17_N28; Fanout = 129; COMB Node = 'fileaddr[0]~9'
- Info: 3: + IC(1.021 ns) + CELL(0.272 ns) = 2.040 ns; Loc. = LCCOMB_X22_Y13_N0; Fanout = 1; COMB Node = 'regs:regs|dram:dram|mem~1045'
- Info: 4: + IC(0.884 ns) + CELL(0.053 ns) = 2.977 ns; Loc. = LCCOMB_X17_Y16_N8; Fanout = 1; COMB Node = 'regs:regs|dram:dram|mem~1049'
- Info: 5: + IC(0.650 ns) + CELL(0.272 ns) = 3.899 ns; Loc. = LCCOMB_X17_Y19_N28; Fanout = 1; COMB Node = 'regs:regs|dram:dram|mem~1061'
- Info: 6: + IC(0.720 ns) + CELL(0.225 ns) = 4.844 ns; Loc. = LCCOMB_X23_Y19_N0; Fanout = 2; COMB Node = 'sbus[7]~50'
- Info: 7: + IC(0.218 ns) + CELL(0.053 ns) = 5.115 ns; Loc. = LCCOMB_X23_Y19_N12; Fanout = 5; COMB Node = 'Mux8~0'
- Info: 8: + IC(0.593 ns) + CELL(0.491 ns) = 6.199 ns; Loc. = LCCOMB_X23_Y18_N14; Fanout = 1; COMB Node = 'alu:alu|Add0~29'
- Info: 9: + IC(0.628 ns) + CELL(0.053 ns) = 6.880 ns; Loc. = LCCOMB_X22_Y17_N26; Fanout = 1; COMB Node = 'alu:alu|Mux1~1'
- Info: 10: + IC(0.265 ns) + CELL(0.366 ns) = 7.511 ns; Loc. = LCCOMB_X22_Y17_N10; Fanout = 78; COMB Node = 'alu:alu|Mux1~3'
- Info: 11: + IC(2.609 ns) + CELL(2.046 ns) = 12.166 ns; Loc. = PIN_AA10; Fanout = 0; PIN Node = 'expdout[7]'
- Info: Total cell delay = 4.188 ns ( 34.42 % )
- Info: Total interconnect delay = 7.978 ns ( 65.58 % )
- Info: Longest tpd from source pin "expdin[7]" to destination pin "expdout[7]" is 14.660 ns
- Info: 1: + IC(0.000 ns) + CELL(0.857 ns) = 0.857 ns; Loc. = PIN_AB7; Fanout = 1; PIN Node = 'expdin[7]'
- Info: 2: + IC(5.000 ns) + CELL(0.378 ns) = 6.235 ns; Loc. = LCCOMB_X18_Y16_N16; Fanout = 1; COMB Node = 'sbus[7]~49'
- Info: 3: + IC(0.875 ns) + CELL(0.228 ns) = 7.338 ns; Loc. = LCCOMB_X23_Y19_N0; Fanout = 2; COMB Node = 'sbus[7]~50'
- Info: 4: + IC(0.218 ns) + CELL(0.053 ns) = 7.609 ns; Loc. = LCCOMB_X23_Y19_N12; Fanout = 5; COMB Node = 'Mux8~0'
- Info: 5: + IC(0.593 ns) + CELL(0.491 ns) = 8.693 ns; Loc. = LCCOMB_X23_Y18_N14; Fanout = 1; COMB Node = 'alu:alu|Add0~29'
- Info: 6: + IC(0.628 ns) + CELL(0.053 ns) = 9.374 ns; Loc. = LCCOMB_X22_Y17_N26; Fanout = 1; COMB Node = 'alu:alu|Mux1~1'
- Info: 7: + IC(0.265 ns) + CELL(0.366 ns) = 10.005 ns; Loc. = LCCOMB_X22_Y17_N10; Fanout = 78; COMB Node = 'alu:alu|Mux1~3'
- Info: 8: + IC(2.609 ns) + CELL(2.046 ns) = 14.660 ns; Loc. = PIN_AA10; Fanout = 0; PIN Node = 'expdout[7]'
- Info: Total cell delay = 4.472 ns ( 30.50 % )
- Info: Total interconnect delay = 10.188 ns ( 69.50 % )
- Info: th for register "inst[6]" (data pin = "pdata[6]", clock pin = "clk") is -2.416 ns
- Info: + Longest clock path from clock "clk" to destination register is 2.473 ns
- Info: 1: + IC(0.000 ns) + CELL(0.854 ns) = 0.854 ns; Loc. = PIN_N20; Fanout = 1; CLK Node = 'clk'
- Info: 2: + IC(0.343 ns) + CELL(0.000 ns) = 1.197 ns; Loc. = CLKCTRL_G3; Fanout = 660; COMB Node = 'clk~clkctrl'
- Info: 3: + IC(0.658 ns) + CELL(0.618 ns) = 2.473 ns; Loc. = LCFF_X23_Y17_N3; Fanout = 34; REG Node = 'inst[6]'
- Info: Total cell delay = 1.472 ns ( 59.52 % )
- Info: Total interconnect delay = 1.001 ns ( 40.48 % )
- Info: + Micro hold delay of destination is 0.149 ns
- Info: - Shortest pin to register delay is 5.038 ns
- Info: 1: + IC(0.000 ns) + CELL(0.780 ns) = 0.780 ns; Loc. = PIN_L7; Fanout = 1; PIN Node = 'pdata[6]'
- Info: 2: + IC(3.949 ns) + CELL(0.309 ns) = 5.038 ns; Loc. = LCFF_X23_Y17_N3; Fanout = 34; REG Node = 'inst[6]'
- Info: Total cell delay = 1.089 ns ( 21.62 % )
- Info: Total interconnect delay = 3.949 ns ( 78.38 % )
- Info: Quartus II Classic Timing Analyzer was successful. 0 errors, 1 warning
- Info: Peak virtual memory: 148 megabytes
- Info: Processing ended: Mon Mar 08 21:52:32 2010
- Info: Elapsed time: 00:00:02
- Info: Total CPU time (on all processors): 00:00:02