examp1.tan.qmsg
上传用户:jinxingdao
上传日期:2021-04-27
资源大小:415k
文件大小:203k
源码类别:

扫描程序

开发平台:

VHDL

  1. { "Info" "IQEXE_SEPARATOR" "" "Info: *******************************************************************" {  } {  } 3 0 "*******************************************************************" 0 0 "" 0}
  2. { "Info" "IQEXE_START_BANNER_PRODUCT" "Classic Timing Analyzer Quartus II " "Info: Running Quartus II Classic Timing Analyzer" { { "Info" "IQEXE_START_BANNER_VERSION" "Version 7.2 Build 151 09/26/2007 SJ Full Version " "Info: Version 7.2 Build 151 09/26/2007 SJ Full Version" {  } {  } 0 0 "%1!s!" 0 0 "" 0} { "Info" "IQEXE_START_BANNER_TIME" "Fri Jan 22 09:53:26 2010 " "Info: Processing started: Fri Jan 22 09:53:26 2010" {  } {  } 0 0 "Processing started: %1!s!" 0 0 "" 0}  } {  } 4 0 "Running %2!s! %1!s!" 0 0 "" 0}
  3. { "Info" "IQEXE_START_BANNER_COMMANDLINE" "quartus_tan --read_settings_files=off --write_settings_files=off examp1 -c examp1 " "Info: Command: quartus_tan --read_settings_files=off --write_settings_files=off examp1 -c examp1" {  } {  } 0 0 "Command: %1!s!" 0 0 "" 0}
  4. { "Info" "IDAT_DAT_STARTED" "" "Info: Started post-fitting delay annotation" {  } {  } 0 0 "Started post-fitting delay annotation" 0 0 "" 0}
  5. { "Info" "IDAT_DAT_COMPLETED" "" "Info: Delay annotation completed successfully" {  } {  } 0 0 "Delay annotation completed successfully" 0 0 "" 0}
  6. { "Warning" "WTAN_NO_CLOCKS" "" "Warning: Found pins functioning as undefined clocks and/or memory enables" { { "Info" "ITAN_NODE_MAP_TO_CLK" "CLK " "Info: Assuming node "CLK" is an undefined clock" {  } { { "examp1.bdf" "" { Schematic "F:/gtt2/examp1.bdf" { { 400 -288 -120 416 "CLK" "" } { 712 280 360 728 "clk" "" } { 1016 280 344 1032 "CLK" "" } { 1304 288 352 1320 "CLK" "" } { 1552 280 344 1568 "CLK" "" } { 1824 296 360 1840 "CLK" "" } { 2088 312 376 2104 "CLK" "" } { 664 1368 1424 680 "CLK" "" } { 728 776 840 744 "CLK" "" } { 1000 744 808 1016 "CLK" "" } { 1280 768 832 1296 "CLK" "" } { 1536 784 848 1552 "CLK" "" } { 1792 800 864 1808 "CLK" "" } { 2056 800 864 2072 "CLK" "" } { 864 1392 1456 880 "clk" "" } { 1072 1416 1456 1088 "clk" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "CLK" } } } }  } 0 0 "Assuming node "%1!s!" is an undefined clock" 0 0 "" 0} { "Info" "ITAN_NODE_MAP_TO_CLK" "SIGNAL " "Info: Assuming node "SIGNAL" is an undefined clock" {  } { { "examp1.bdf" "" { Schematic "F:/gtt2/examp1.bdf" { { 384 -288 -120 400 "SIGNAL" "" } { 696 1352 1424 712 "SIGNAL" "" } { 896 1392 1456 912 "signal" "" } { 1104 1400 1456 1120 "signal" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "SIGNAL" } } } }  } 0 0 "Assuming node "%1!s!" is an undefined clock" 0 0 "" 0}  } {  } 0 0 "Found pins functioning as undefined clocks and/or memory enables" 0 0 "" 0}
  7. { "Warning" "WTAN_RIPPLE_OR_GATED_CLOCKS_FOUND" "34 " "Warning: Found 34 node(s) in clock paths which may be acting as ripple and/or gated clocks -- node(s) analyzed as buffer(s) resulting in clock skew" { { "Info" "ITAN_GATED_CLK" "74160:inst14|49~22 " "Info: Detected gated clock "74160:inst14|49~22" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst14|49~22" } } } }  } 0 0 "Detected gated clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst14|9 " "Info: Detected ripple clock "74160:inst14|9" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst14|9" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst14|6 " "Info: Detected ripple clock "74160:inst14|6" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 64 1032 1096 144 "6" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst14|6" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_GATED_CLK" "74160:inst13|49~22 " "Info: Detected gated clock "74160:inst13|49~22" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst13|49~22" } } } }  } 0 0 "Detected gated clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst13|9 " "Info: Detected ripple clock "74160:inst13|9" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst13|9" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst13|6 " "Info: Detected ripple clock "74160:inst13|6" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 64 1032 1096 144 "6" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst13|6" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_GATED_CLK" "74160:inst12|49~22 " "Info: Detected gated clock "74160:inst12|49~22" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst12|49~22" } } } }  } 0 0 "Detected gated clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst12|9 " "Info: Detected ripple clock "74160:inst12|9" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst12|9" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst12|6 " "Info: Detected ripple clock "74160:inst12|6" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 64 1032 1096 144 "6" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst12|6" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_GATED_CLK" "74160:inst10|49~22 " "Info: Detected gated clock "74160:inst10|49~22" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst10|49~22" } } } }  } 0 0 "Detected gated clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst10|9 " "Info: Detected ripple clock "74160:inst10|9" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst10|9" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst10|6 " "Info: Detected ripple clock "74160:inst10|6" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 64 1032 1096 144 "6" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst10|6" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_GATED_CLK" "74160:inst9|49~22 " "Info: Detected gated clock "74160:inst9|49~22" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst9|49~22" } } } }  } 0 0 "Detected gated clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst9|9 " "Info: Detected ripple clock "74160:inst9|9" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst9|9" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst9|6 " "Info: Detected ripple clock "74160:inst9|6" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 64 1032 1096 144 "6" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst9|6" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_GATED_CLK" "74160:inst8|49~22 " "Info: Detected gated clock "74160:inst8|49~22" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst8|49~22" } } } }  } 0 0 "Detected gated clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst8|9 " "Info: Detected ripple clock "74160:inst8|9" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst8|9" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst8|6 " "Info: Detected ripple clock "74160:inst8|6" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 64 1032 1096 144 "6" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst8|6" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_GATED_CLK" "74160:inst7|49~22 " "Info: Detected gated clock "74160:inst7|49~22" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst7|49~22" } } } }  } 0 0 "Detected gated clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst7|9 " "Info: Detected ripple clock "74160:inst7|9" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst7|9" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst7|6 " "Info: Detected ripple clock "74160:inst7|6" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 64 1032 1096 144 "6" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst7|6" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_GATED_CLK" "74160:inst6|49~22 " "Info: Detected gated clock "74160:inst6|49~22" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst6|49~22" } } } }  } 0 0 "Detected gated clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst6|9 " "Info: Detected ripple clock "74160:inst6|9" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst6|9" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst6|6 " "Info: Detected ripple clock "74160:inst6|6" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 64 1032 1096 144 "6" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst6|6" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_GATED_CLK" "74160:inst3|49~22 " "Info: Detected gated clock "74160:inst3|49~22" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst3|49~22" } } } }  } 0 0 "Detected gated clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst3|9 " "Info: Detected ripple clock "74160:inst3|9" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst3|9" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst3|6 " "Info: Detected ripple clock "74160:inst3|6" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 64 1032 1096 144 "6" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst3|6" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_GATED_CLK" "74160:inst2|49~22 " "Info: Detected gated clock "74160:inst2|49~22" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst2|49~22" } } } }  } 0 0 "Detected gated clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst2|9 " "Info: Detected ripple clock "74160:inst2|9" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst2|9" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst2|6 " "Info: Detected ripple clock "74160:inst2|6" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 64 1032 1096 144 "6" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst2|6" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_GATED_CLK" "74160:inst|49~22 " "Info: Detected gated clock "74160:inst|49~22" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst|49~22" } } } }  } 0 0 "Detected gated clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst|9 " "Info: Detected ripple clock "74160:inst|9" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst|9" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_GATED_CLK" "inst4 " "Info: Detected gated clock "inst4" as buffer" {  } { { "examp1.bdf" "" { Schematic "F:/gtt2/examp1.bdf" { { 376 -112 -48 424 "inst4" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "inst4" } } } }  } 0 0 "Detected gated clock "%1!s!" as buffer" 0 0 "" 0} { "Info" "ITAN_RIPPLE_CLK" "74160:inst|6 " "Info: Detected ripple clock "74160:inst|6" as buffer" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 64 1032 1096 144 "6" "" } } } } { "d:/quratus/quartus/bin/Assignment Editor.qase" "" { Assignment "d:/quratus/quartus/bin/Assignment Editor.qase" 1 { { 0 "74160:inst|6" } } } }  } 0 0 "Detected ripple clock "%1!s!" as buffer" 0 0 "" 0}  } {  } 0 0 "Found %1!d! node(s) in clock paths which may be acting as ripple and/or gated clocks -- node(s) analyzed as buffer(s) resulting in clock skew" 0 0 "" 0}
  8. { "Info" "ITDB_FULL_CLOCK_REG_RESULT" "CLK register 74160:inst15|9 register 74273:19|16 11.35 MHz 88.1 ns Internal " "Info: Clock "CLK" has Internal fmax of 11.35 MHz between source register "74160:inst15|9" and destination register "74273:19|16" (period= 88.1 ns)" { { "Info" "ITDB_FULL_DATA_PATH_RESULT" "1.800 ns + Longest register register " "Info: + Longest register to register delay is 1.800 ns" { { "Info" "ITDB_NODE_DELAY" "IC(0.000 ns) + CELL(0.000 ns) 0.000 ns 74160:inst15|9 1 REG LC1_C13 5 " "Info: 1: + IC(0.000 ns) + CELL(0.000 ns) = 0.000 ns; Loc. = LC1_C13; Fanout = 5; REG Node = '74160:inst15|9'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "" { 74160:inst15|9 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(0.600 ns) + CELL(1.200 ns) 1.800 ns 74273:19|16 2 REG LC8_C13 2 " "Info: 2: + IC(0.600 ns) + CELL(1.200 ns) = 1.800 ns; Loc. = LC8_C13; Fanout = 2; REG Node = '74273:19|16'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "1.800 ns" { 74160:inst15|9 74273:19|16 } "NODE_NAME" } } { "74273.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74273.bdf" { { 408 320 384 488 "16" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_TOTAL_CELL_DELAY" "1.200 ns ( 66.67 % ) " "Info: Total cell delay = 1.200 ns ( 66.67 % )" {  } {  } 0 0 "Total cell delay = %1!s! %2!s!" 0 0 "" 0} { "Info" "ITDB_TOTAL_IC_DELAY" "0.600 ns ( 33.33 % ) " "Info: Total interconnect delay = 0.600 ns ( 33.33 % )" {  } {  } 0 0 "Total interconnect delay = %1!s! %2!s!" 0 0 "" 0}  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "1.800 ns" { 74160:inst15|9 74273:19|16 } "NODE_NAME" } } { "d:/quratus/quartus/bin/Technology_Viewer.qrui" "" { "TechnologyMapViewer" "d:/quratus/quartus/bin/Technology_Viewer.qrui" "1.800 ns" { 74160:inst15|9 {} 74273:19|16 {} } { 0.000ns 0.600ns } { 0.000ns 1.200ns } "" } }  } 0 0 "%2!c! %3!s! %4!s! to %5!s! delay is %1!s!" 0 0 "" 0} { "Info" "ITDB_FULL_CLOCK_SKEW_RESULT" "-82.700 ns - Smallest " "Info: - Smallest clock skew is -82.700 ns" { { "Info" "ITDB_FULL_CLOCK_PATH_RESULT" "CLK destination 5.300 ns + Shortest register " "Info: + Shortest clock path from clock "CLK" to destination register is 5.300 ns" { { "Info" "ITDB_NODE_DELAY" "IC(0.000 ns) + CELL(2.800 ns) 2.800 ns CLK 1 CLK PIN_79 52 " "Info: 1: + IC(0.000 ns) + CELL(2.800 ns) = 2.800 ns; Loc. = PIN_79; Fanout = 52; CLK Node = 'CLK'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "" { CLK } "NODE_NAME" } } { "examp1.bdf" "" { Schematic "F:/gtt2/examp1.bdf" { { 400 -288 -120 416 "CLK" "" } { 712 280 360 728 "clk" "" } { 1016 280 344 1032 "CLK" "" } { 1304 288 352 1320 "CLK" "" } { 1552 280 344 1568 "CLK" "" } { 1824 296 360 1840 "CLK" "" } { 2088 312 376 2104 "CLK" "" } { 664 1368 1424 680 "CLK" "" } { 728 776 840 744 "CLK" "" } { 1000 744 808 1016 "CLK" "" } { 1280 768 832 1296 "CLK" "" } { 1536 784 848 1552 "CLK" "" } { 1792 800 864 1808 "CLK" "" } { 2056 800 864 2072 "CLK" "" } { 864 1392 1456 880 "clk" "" } { 1072 1416 1456 1088 "clk" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(2.500 ns) + CELL(0.000 ns) 5.300 ns 74273:19|16 2 REG LC8_C13 2 " "Info: 2: + IC(2.500 ns) + CELL(0.000 ns) = 5.300 ns; Loc. = LC8_C13; Fanout = 2; REG Node = '74273:19|16'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "2.500 ns" { CLK 74273:19|16 } "NODE_NAME" } } { "74273.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74273.bdf" { { 408 320 384 488 "16" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_TOTAL_CELL_DELAY" "2.800 ns ( 52.83 % ) " "Info: Total cell delay = 2.800 ns ( 52.83 % )" {  } {  } 0 0 "Total cell delay = %1!s! %2!s!" 0 0 "" 0} { "Info" "ITDB_TOTAL_IC_DELAY" "2.500 ns ( 47.17 % ) " "Info: Total interconnect delay = 2.500 ns ( 47.17 % )" {  } {  } 0 0 "Total interconnect delay = %1!s! %2!s!" 0 0 "" 0}  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "5.300 ns" { CLK 74273:19|16 } "NODE_NAME" } } { "d:/quratus/quartus/bin/Technology_Viewer.qrui" "" { "TechnologyMapViewer" "d:/quratus/quartus/bin/Technology_Viewer.qrui" "5.300 ns" { CLK {} CLK~out {} 74273:19|16 {} } { 0.000ns 0.000ns 2.500ns } { 0.000ns 2.800ns 0.000ns } "" } }  } 0 0 "%4!c! %5!s! clock path from clock "%1!s!" to %2!s! %6!s! is %3!s!" 0 0 "" 0} { "Info" "ITDB_FULL_CLOCK_PATH_RESULT" "CLK source 88.000 ns - Longest register " "Info: - Longest clock path from clock "CLK" to source register is 88.000 ns" { { "Info" "ITDB_NODE_DELAY" "IC(0.000 ns) + CELL(2.800 ns) 2.800 ns CLK 1 CLK PIN_79 52 " "Info: 1: + IC(0.000 ns) + CELL(2.800 ns) = 2.800 ns; Loc. = PIN_79; Fanout = 52; CLK Node = 'CLK'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "" { CLK } "NODE_NAME" } } { "examp1.bdf" "" { Schematic "F:/gtt2/examp1.bdf" { { 400 -288 -120 416 "CLK" "" } { 712 280 360 728 "clk" "" } { 1016 280 344 1032 "CLK" "" } { 1304 288 352 1320 "CLK" "" } { 1552 280 344 1568 "CLK" "" } { 1824 296 360 1840 "CLK" "" } { 2088 312 376 2104 "CLK" "" } { 664 1368 1424 680 "CLK" "" } { 728 776 840 744 "CLK" "" } { 1000 744 808 1016 "CLK" "" } { 1280 768 832 1296 "CLK" "" } { 1536 784 848 1552 "CLK" "" } { 1792 800 864 1808 "CLK" "" } { 2056 800 864 2072 "CLK" "" } { 864 1392 1456 880 "clk" "" } { 1072 1416 1456 1088 "clk" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(1.600 ns) + CELL(1.800 ns) 6.200 ns inst4 2 COMB LC2_B5 4 " "Info: 2: + IC(1.600 ns) + CELL(1.800 ns) = 6.200 ns; Loc. = LC2_B5; Fanout = 4; COMB Node = 'inst4'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "3.400 ns" { CLK inst4 } "NODE_NAME" } } { "examp1.bdf" "" { Schematic "F:/gtt2/examp1.bdf" { { 376 -112 -48 424 "inst4" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(2.200 ns) + CELL(1.100 ns) 9.500 ns 74160:inst|9 3 REG LC8_B7 5 " "Info: 3: + IC(2.200 ns) + CELL(1.100 ns) = 9.500 ns; Loc. = LC8_B7; Fanout = 5; REG Node = '74160:inst|9'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "3.300 ns" { inst4 74160:inst|9 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(0.600 ns) + CELL(2.300 ns) 12.400 ns 74160:inst|49~22 4 COMB LC1_B7 5 " "Info: 4: + IC(0.600 ns) + CELL(2.300 ns) = 12.400 ns; Loc. = LC1_B7; Fanout = 5; COMB Node = '74160:inst|49~22'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "2.900 ns" { 74160:inst|9 74160:inst|49~22 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(3.100 ns) + CELL(1.100 ns) 16.600 ns 74160:inst2|9 5 REG LC5_A9 5 " "Info: 5: + IC(3.100 ns) + CELL(1.100 ns) = 16.600 ns; Loc. = LC5_A9; Fanout = 5; REG Node = '74160:inst2|9'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "4.200 ns" { 74160:inst|49~22 74160:inst2|9 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(0.600 ns) + CELL(2.300 ns) 19.500 ns 74160:inst2|49~22 6 COMB LC7_A9 5 " "Info: 6: + IC(0.600 ns) + CELL(2.300 ns) = 19.500 ns; Loc. = LC7_A9; Fanout = 5; COMB Node = '74160:inst2|49~22'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "2.900 ns" { 74160:inst2|9 74160:inst2|49~22 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(3.200 ns) + CELL(1.100 ns) 23.800 ns 74160:inst3|9 7 REG LC6_C11 5 " "Info: 7: + IC(3.200 ns) + CELL(1.100 ns) = 23.800 ns; Loc. = LC6_C11; Fanout = 5; REG Node = '74160:inst3|9'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "4.300 ns" { 74160:inst2|49~22 74160:inst3|9 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(0.600 ns) + CELL(2.300 ns) 26.700 ns 74160:inst3|49~22 8 COMB LC2_C11 5 " "Info: 8: + IC(0.600 ns) + CELL(2.300 ns) = 26.700 ns; Loc. = LC2_C11; Fanout = 5; COMB Node = '74160:inst3|49~22'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "2.900 ns" { 74160:inst3|9 74160:inst3|49~22 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(2.200 ns) + CELL(1.100 ns) 30.000 ns 74160:inst6|9 9 REG LC1_C6 5 " "Info: 9: + IC(2.200 ns) + CELL(1.100 ns) = 30.000 ns; Loc. = LC1_C6; Fanout = 5; REG Node = '74160:inst6|9'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "3.300 ns" { 74160:inst3|49~22 74160:inst6|9 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(0.600 ns) + CELL(2.300 ns) 32.900 ns 74160:inst6|49~22 10 COMB LC5_C6 5 " "Info: 10: + IC(0.600 ns) + CELL(2.300 ns) = 32.900 ns; Loc. = LC5_C6; Fanout = 5; COMB Node = '74160:inst6|49~22'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "2.900 ns" { 74160:inst6|9 74160:inst6|49~22 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(3.700 ns) + CELL(1.100 ns) 37.700 ns 74160:inst7|9 11 REG LC5_B22 5 " "Info: 11: + IC(3.700 ns) + CELL(1.100 ns) = 37.700 ns; Loc. = LC5_B22; Fanout = 5; REG Node = '74160:inst7|9'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "4.800 ns" { 74160:inst6|49~22 74160:inst7|9 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(0.600 ns) + CELL(2.300 ns) 40.600 ns 74160:inst7|49~22 12 COMB LC1_B22 5 " "Info: 12: + IC(0.600 ns) + CELL(2.300 ns) = 40.600 ns; Loc. = LC1_B22; Fanout = 5; COMB Node = '74160:inst7|49~22'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "2.900 ns" { 74160:inst7|9 74160:inst7|49~22 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(2.800 ns) + CELL(1.100 ns) 44.500 ns 74160:inst8|9 13 REG LC2_B8 5 " "Info: 13: + IC(2.800 ns) + CELL(1.100 ns) = 44.500 ns; Loc. = LC2_B8; Fanout = 5; REG Node = '74160:inst8|9'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "3.900 ns" { 74160:inst7|49~22 74160:inst8|9 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(2.700 ns) + CELL(2.300 ns) 49.500 ns 74160:inst8|49~22 14 COMB LC2_B12 5 " "Info: 14: + IC(2.700 ns) + CELL(2.300 ns) = 49.500 ns; Loc. = LC2_B12; Fanout = 5; COMB Node = '74160:inst8|49~22'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "5.000 ns" { 74160:inst8|9 74160:inst8|49~22 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(2.600 ns) + CELL(1.100 ns) 53.200 ns 74160:inst9|9 15 REG LC6_B6 5 " "Info: 15: + IC(2.600 ns) + CELL(1.100 ns) = 53.200 ns; Loc. = LC6_B6; Fanout = 5; REG Node = '74160:inst9|9'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "3.700 ns" { 74160:inst8|49~22 74160:inst9|9 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(0.600 ns) + CELL(2.300 ns) 56.100 ns 74160:inst9|49~22 16 COMB LC7_B6 5 " "Info: 16: + IC(0.600 ns) + CELL(2.300 ns) = 56.100 ns; Loc. = LC7_B6; Fanout = 5; COMB Node = '74160:inst9|49~22'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "2.900 ns" { 74160:inst9|9 74160:inst9|49~22 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(2.700 ns) + CELL(1.100 ns) 59.900 ns 74160:inst10|9 17 REG LC2_B17 5 " "Info: 17: + IC(2.700 ns) + CELL(1.100 ns) = 59.900 ns; Loc. = LC2_B17; Fanout = 5; REG Node = '74160:inst10|9'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "3.800 ns" { 74160:inst9|49~22 74160:inst10|9 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(0.600 ns) + CELL(2.300 ns) 62.800 ns 74160:inst10|49~22 18 COMB LC8_B17 5 " "Info: 18: + IC(0.600 ns) + CELL(2.300 ns) = 62.800 ns; Loc. = LC8_B17; Fanout = 5; COMB Node = '74160:inst10|49~22'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "2.900 ns" { 74160:inst10|9 74160:inst10|49~22 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(3.100 ns) + CELL(1.100 ns) 67.000 ns 74160:inst12|9 19 REG LC4_A20 5 " "Info: 19: + IC(3.100 ns) + CELL(1.100 ns) = 67.000 ns; Loc. = LC4_A20; Fanout = 5; REG Node = '74160:inst12|9'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "4.200 ns" { 74160:inst10|49~22 74160:inst12|9 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(0.600 ns) + CELL(2.300 ns) 69.900 ns 74160:inst12|49~22 20 COMB LC7_A20 5 " "Info: 20: + IC(0.600 ns) + CELL(2.300 ns) = 69.900 ns; Loc. = LC7_A20; Fanout = 5; COMB Node = '74160:inst12|49~22'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "2.900 ns" { 74160:inst12|9 74160:inst12|49~22 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(2.600 ns) + CELL(1.100 ns) 73.600 ns 74160:inst13|9 21 REG LC8_A16 5 " "Info: 21: + IC(2.600 ns) + CELL(1.100 ns) = 73.600 ns; Loc. = LC8_A16; Fanout = 5; REG Node = '74160:inst13|9'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "3.700 ns" { 74160:inst12|49~22 74160:inst13|9 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(0.600 ns) + CELL(2.300 ns) 76.500 ns 74160:inst13|49~22 22 COMB LC3_A16 5 " "Info: 22: + IC(0.600 ns) + CELL(2.300 ns) = 76.500 ns; Loc. = LC3_A16; Fanout = 5; COMB Node = '74160:inst13|49~22'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "2.900 ns" { 74160:inst13|9 74160:inst13|49~22 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(2.300 ns) + CELL(1.100 ns) 79.900 ns 74160:inst14|9 23 REG LC2_A13 5 " "Info: 23: + IC(2.300 ns) + CELL(1.100 ns) = 79.900 ns; Loc. = LC2_A13; Fanout = 5; REG Node = '74160:inst14|9'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "3.400 ns" { 74160:inst13|49~22 74160:inst14|9 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(2.400 ns) + CELL(2.300 ns) 84.600 ns 74160:inst14|49~22 24 COMB LC2_A18 5 " "Info: 24: + IC(2.400 ns) + CELL(2.300 ns) = 84.600 ns; Loc. = LC2_A18; Fanout = 5; COMB Node = '74160:inst14|49~22'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "4.700 ns" { 74160:inst14|9 74160:inst14|49~22 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 720 680 744 760 "49" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_NODE_DELAY" "IC(3.400 ns) + CELL(0.000 ns) 88.000 ns 74160:inst15|9 25 REG LC1_C13 5 " "Info: 25: + IC(3.400 ns) + CELL(0.000 ns) = 88.000 ns; Loc. = LC1_C13; Fanout = 5; REG Node = '74160:inst15|9'" {  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "3.400 ns" { 74160:inst14|49~22 74160:inst15|9 } "NODE_NAME" } } { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } }  } 0 0 "%4!d!: + %1!s! = %2!s!; Loc. = %6!s!; Fanout = %7!d!; %5!s! Node = '%3!s!'" 0 0 "" 0} { "Info" "ITDB_TOTAL_CELL_DELAY" "42.000 ns ( 47.73 % ) " "Info: Total cell delay = 42.000 ns ( 47.73 % )" {  } {  } 0 0 "Total cell delay = %1!s! %2!s!" 0 0 "" 0} { "Info" "ITDB_TOTAL_IC_DELAY" "46.000 ns ( 52.27 % ) " "Info: Total interconnect delay = 46.000 ns ( 52.27 % )" {  } {  } 0 0 "Total interconnect delay = %1!s! %2!s!" 0 0 "" 0}  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "88.000 ns" { CLK inst4 74160:inst|9 74160:inst|49~22 74160:inst2|9 74160:inst2|49~22 74160:inst3|9 74160:inst3|49~22 74160:inst6|9 74160:inst6|49~22 74160:inst7|9 74160:inst7|49~22 74160:inst8|9 74160:inst8|49~22 74160:inst9|9 74160:inst9|49~22 74160:inst10|9 74160:inst10|49~22 74160:inst12|9 74160:inst12|49~22 74160:inst13|9 74160:inst13|49~22 74160:inst14|9 74160:inst14|49~22 74160:inst15|9 } "NODE_NAME" } } { "d:/quratus/quartus/bin/Technology_Viewer.qrui" "" { "TechnologyMapViewer" "d:/quratus/quartus/bin/Technology_Viewer.qrui" "88.000 ns" { CLK {} CLK~out {} inst4 {} 74160:inst|9 {} 74160:inst|49~22 {} 74160:inst2|9 {} 74160:inst2|49~22 {} 74160:inst3|9 {} 74160:inst3|49~22 {} 74160:inst6|9 {} 74160:inst6|49~22 {} 74160:inst7|9 {} 74160:inst7|49~22 {} 74160:inst8|9 {} 74160:inst8|49~22 {} 74160:inst9|9 {} 74160:inst9|49~22 {} 74160:inst10|9 {} 74160:inst10|49~22 {} 74160:inst12|9 {} 74160:inst12|49~22 {} 74160:inst13|9 {} 74160:inst13|49~22 {} 74160:inst14|9 {} 74160:inst14|49~22 {} 74160:inst15|9 {} } { 0.000ns 0.000ns 1.600ns 2.200ns 0.600ns 3.100ns 0.600ns 3.200ns 0.600ns 2.200ns 0.600ns 3.700ns 0.600ns 2.800ns 2.700ns 2.600ns 0.600ns 2.700ns 0.600ns 3.100ns 0.600ns 2.600ns 0.600ns 2.300ns 2.400ns 3.400ns } { 0.000ns 2.800ns 1.800ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 0.000ns } "" } }  } 0 0 "%4!c! %5!s! clock path from clock "%1!s!" to %2!s! %6!s! is %3!s!" 0 0 "" 0}  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "5.300 ns" { CLK 74273:19|16 } "NODE_NAME" } } { "d:/quratus/quartus/bin/Technology_Viewer.qrui" "" { "TechnologyMapViewer" "d:/quratus/quartus/bin/Technology_Viewer.qrui" "5.300 ns" { CLK {} CLK~out {} 74273:19|16 {} } { 0.000ns 0.000ns 2.500ns } { 0.000ns 2.800ns 0.000ns } "" } } { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "88.000 ns" { CLK inst4 74160:inst|9 74160:inst|49~22 74160:inst2|9 74160:inst2|49~22 74160:inst3|9 74160:inst3|49~22 74160:inst6|9 74160:inst6|49~22 74160:inst7|9 74160:inst7|49~22 74160:inst8|9 74160:inst8|49~22 74160:inst9|9 74160:inst9|49~22 74160:inst10|9 74160:inst10|49~22 74160:inst12|9 74160:inst12|49~22 74160:inst13|9 74160:inst13|49~22 74160:inst14|9 74160:inst14|49~22 74160:inst15|9 } "NODE_NAME" } } { "d:/quratus/quartus/bin/Technology_Viewer.qrui" "" { "TechnologyMapViewer" "d:/quratus/quartus/bin/Technology_Viewer.qrui" "88.000 ns" { CLK {} CLK~out {} inst4 {} 74160:inst|9 {} 74160:inst|49~22 {} 74160:inst2|9 {} 74160:inst2|49~22 {} 74160:inst3|9 {} 74160:inst3|49~22 {} 74160:inst6|9 {} 74160:inst6|49~22 {} 74160:inst7|9 {} 74160:inst7|49~22 {} 74160:inst8|9 {} 74160:inst8|49~22 {} 74160:inst9|9 {} 74160:inst9|49~22 {} 74160:inst10|9 {} 74160:inst10|49~22 {} 74160:inst12|9 {} 74160:inst12|49~22 {} 74160:inst13|9 {} 74160:inst13|49~22 {} 74160:inst14|9 {} 74160:inst14|49~22 {} 74160:inst15|9 {} } { 0.000ns 0.000ns 1.600ns 2.200ns 0.600ns 3.100ns 0.600ns 3.200ns 0.600ns 2.200ns 0.600ns 3.700ns 0.600ns 2.800ns 2.700ns 2.600ns 0.600ns 2.700ns 0.600ns 3.100ns 0.600ns 2.600ns 0.600ns 2.300ns 2.400ns 3.400ns } { 0.000ns 2.800ns 1.800ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 0.000ns } "" } }  } 0 0 "%2!c! %3!s! clock skew is %1!s!" 0 0 "" 0} { "Info" "ITDB_FULL_TCO_DELAY" "1.100 ns + " "Info: + Micro clock to output delay of source is 1.100 ns" {  } { { "74160.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74160.bdf" { { 784 1032 1096 864 "9" "" } } } }  } 0 0 "%2!c! Micro clock to output delay of source is %1!s!" 0 0 "" 0} { "Info" "ITDB_FULL_TSU_DELAY" "2.500 ns + " "Info: + Micro setup delay of destination is 2.500 ns" {  } { { "74273.bdf" "" { Schematic "d:/quratus/quartus/libraries/others/maxplus2/74273.bdf" { { 408 320 384 488 "16" "" } } } }  } 0 0 "%2!c! Micro setup delay of destination is %1!s!" 0 0 "" 0}  } { { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "1.800 ns" { 74160:inst15|9 74273:19|16 } "NODE_NAME" } } { "d:/quratus/quartus/bin/Technology_Viewer.qrui" "" { "TechnologyMapViewer" "d:/quratus/quartus/bin/Technology_Viewer.qrui" "1.800 ns" { 74160:inst15|9 {} 74273:19|16 {} } { 0.000ns 0.600ns } { 0.000ns 1.200ns } "" } } { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "5.300 ns" { CLK 74273:19|16 } "NODE_NAME" } } { "d:/quratus/quartus/bin/Technology_Viewer.qrui" "" { "TechnologyMapViewer" "d:/quratus/quartus/bin/Technology_Viewer.qrui" "5.300 ns" { CLK {} CLK~out {} 74273:19|16 {} } { 0.000ns 0.000ns 2.500ns } { 0.000ns 2.800ns 0.000ns } "" } } { "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" { Floorplan "d:/quratus/quartus/bin/TimingClosureFloorplan.fld" "" "88.000 ns" { CLK inst4 74160:inst|9 74160:inst|49~22 74160:inst2|9 74160:inst2|49~22 74160:inst3|9 74160:inst3|49~22 74160:inst6|9 74160:inst6|49~22 74160:inst7|9 74160:inst7|49~22 74160:inst8|9 74160:inst8|49~22 74160:inst9|9 74160:inst9|49~22 74160:inst10|9 74160:inst10|49~22 74160:inst12|9 74160:inst12|49~22 74160:inst13|9 74160:inst13|49~22 74160:inst14|9 74160:inst14|49~22 74160:inst15|9 } "NODE_NAME" } } { "d:/quratus/quartus/bin/Technology_Viewer.qrui" "" { "TechnologyMapViewer" "d:/quratus/quartus/bin/Technology_Viewer.qrui" "88.000 ns" { CLK {} CLK~out {} inst4 {} 74160:inst|9 {} 74160:inst|49~22 {} 74160:inst2|9 {} 74160:inst2|49~22 {} 74160:inst3|9 {} 74160:inst3|49~22 {} 74160:inst6|9 {} 74160:inst6|49~22 {} 74160:inst7|9 {} 74160:inst7|49~22 {} 74160:inst8|9 {} 74160:inst8|49~22 {} 74160:inst9|9 {} 74160:inst9|49~22 {} 74160:inst10|9 {} 74160:inst10|49~22 {} 74160:inst12|9 {} 74160:inst12|49~22 {} 74160:inst13|9 {} 74160:inst13|49~22 {} 74160:inst14|9 {} 74160:inst14|49~22 {} 74160:inst15|9 {} } { 0.000ns 0.000ns 1.600ns 2.200ns 0.600ns 3.100ns 0.600ns 3.200ns 0.600ns 2.200ns 0.600ns 3.700ns 0.600ns 2.800ns 2.700ns 2.600ns 0.600ns 2.700ns 0.600ns 3.100ns 0.600ns 2.600ns 0.600ns 2.300ns 2.400ns 3.400ns } { 0.000ns 2.800ns 1.800ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 1.100ns 2.300ns 0.000ns } "" } }  } 0 0 "Clock "%1!s!" has %8!s! fmax of %6!s! between source %2!s! "%3!s!" and destination %4!s! "%5!s!" (period= %7!s!)" 0 0 "" 0}