Memcfg.inc
上传用户:mhstny
上传日期:2022-08-05
资源大小:793k
文件大小:2k
源码类别:

微处理器开发

开发平台:

Unix_Linux

  1. ;************************************************ 
  2. ; NAME    : MEMCFG.A
  3. ; DESC   : Memory bank configuration file
  4. ; Revision: 02.28.2002 ver 0.0
  5. ;************************************************
  6. ;Memory Area
  7. ;GCS6 16bit(16MB) SDRAM(0x0c000000-0x0cffffff)
  8. ;GCS7 16bit(16MB) SDRAM(0x0d000000-0x0dffffff)
  9. ;          or
  10. ;GCS6 32bit(32MB) SDRAM(0x0c000000-0x0dffffff)
  11.  
  12. ;BWSCON
  13. DW8 EQU (0x0)
  14. DW16 EQU (0x1)
  15. DW32 EQU (0x2)
  16. WAIT EQU (0x1<<2)
  17. UBLB EQU (0x1<<3)
  18. ASSERT :DEF:BUSWIDTH
  19.     [ BUSWIDTH=16
  20. B1_BWSCON EQU (DW16)
  21. B2_BWSCON EQU (DW16)
  22. B3_BWSCON EQU (DW16)
  23. B4_BWSCON EQU (DW16)
  24. B5_BWSCON EQU (DW16)
  25. B6_BWSCON EQU (DW16)
  26. B7_BWSCON EQU (DW16)
  27.     | ;BUSWIDTH=32
  28. B1_BWSCON EQU (DW32)
  29. B2_BWSCON EQU (DW16)
  30. B3_BWSCON EQU (DW16)
  31. B4_BWSCON EQU (DW16)
  32. B5_BWSCON EQU (DW16)
  33. B6_BWSCON EQU (DW32)
  34. B7_BWSCON EQU (DW32)
  35.     ]
  36. ;BANK0CON 
  37. B0_Tacs EQU 0x0 ;0clk
  38. B0_Tcos EQU 0x0 ;0clk
  39. B0_Tacc EQU 0x7 ;14clk
  40. B0_Tcoh EQU 0x0 ;0clk
  41. B0_Tah EQU 0x0 ;0clk
  42. B0_Tacp EQU 0x0
  43. B0_PMC EQU 0x0 ;normal
  44. ;BANK1CON
  45. B1_Tacs EQU 0x0 ;0clk
  46. B1_Tcos EQU 0x0 ;0clk
  47. B1_Tacc EQU 0x7 ;14clk
  48. B1_Tcoh EQU 0x0 ;0clk
  49. B1_Tah EQU 0x0 ;0clk
  50. B1_Tacp EQU 0x0
  51. B1_PMC EQU 0x0 ;normal
  52. ;Bank 2 parameter
  53. B2_Tacs EQU 0x0 ;0clk
  54. B2_Tcos EQU 0x0 ;0clk
  55. B2_Tacc EQU 0x7 ;14clk
  56. B2_Tcoh EQU 0x0 ;0clk
  57. B2_Tah EQU 0x0 ;0clk
  58. B2_Tacp EQU 0x0
  59. B2_PMC EQU 0x0 ;normal
  60. ;Bank 3 parameter
  61. B3_Tacs EQU 0x0 ;0clk
  62. B3_Tcos EQU 0x0 ;0clk
  63. B3_Tacc EQU 0x7 ;14clk
  64. B3_Tcoh EQU 0x0 ;0clk
  65. B3_Tah EQU 0x0 ;0clk
  66. B3_Tacp EQU 0x0
  67. B3_PMC EQU 0x0 ;normal
  68. ;Bank 4 parameter
  69. B4_Tacs EQU 0x0 ;0clk
  70. B4_Tcos EQU 0x0 ;0clk
  71. B4_Tacc EQU 0x7 ;14clk
  72. B4_Tcoh EQU 0x0 ;0clk
  73. B4_Tah EQU 0x0 ;0clk
  74. B4_Tacp EQU 0x0
  75. B4_PMC EQU 0x0 ;normal
  76. ;Bank 5 parameter
  77. B5_Tacs EQU 0x0 ;0clk
  78. B5_Tcos EQU 0x0 ;0clk
  79. B5_Tacc EQU 0x7 ;14clk
  80. B5_Tcoh EQU 0x0 ;0clk
  81. B5_Tah EQU 0x0 ;0clk
  82. B5_Tacp EQU 0x0
  83. B5_PMC EQU 0x0 ;normal
  84. ;Bank 6 parameter
  85. B6_MT EQU 0x3 ;SDRAM
  86. ;B6_Trcd EQU 0x0 ;2clk
  87. B6_Trcd EQU 0x1 ;3clk
  88. B6_SCAN EQU 0x1 ;9bit
  89. ;Bank 7 parameter
  90. B7_MT EQU 0x3 ;SDRAM
  91. ;B7_Trcd EQU 0x0 ;2clk
  92. B7_Trcd EQU 0x1 ;3clk
  93. B7_SCAN EQU 0x1 ;9bit
  94. ;REFRESH parameter
  95. REFEN EQU 0x1 ;Refresh enable
  96. TREFMD EQU 0x0 ;CBR(CAS before RAS)/Auto refresh
  97. Trp EQU 0x0 ;2clk
  98. Trc EQU 0x3 ;7clk
  99. Tchr EQU 0x2 ;3clk
  100. REFCNT EQU 1113 ;period=15.6us, HCLK=60Mhz, (2048+1-15.6*60)
  101. END