add_sub_v88.tdf
上传用户:whms_168
上传日期:2022-08-09
资源大小:592k
文件大小:2k
源码类别:

VHDL/FPGA/Verilog

开发平台:

Others

  1. --lpm_add_sub DEVICE_FAMILY="MAX II" LPM_DIRECTION="SUB" LPM_WIDTH=1 cout dataa datab result
  2. --VERSION_BEGIN 5.1 cbx_cycloneii 2005:08:30:10:31:44:SJ cbx_lpm_add_sub 2005:09:30:12:13:06:SJ cbx_mgl 2005:10:09:07:39:04:SJ cbx_stratix 2005:10:07:15:53:08:SJ cbx_stratixii 2005:07:27:05:50:56:SJ  VERSION_END
  3. --  Copyright (C) 1991-2005 Altera Corporation
  4. --  Your use of Altera Corporation's design tools, logic functions 
  5. --  and other software and tools, and its AMPP partner logic 
  6. --  functions, and any output files any of the foregoing 
  7. --  (including device programming or simulation files), and any 
  8. --  associated documentation or information are expressly subject 
  9. --  to the terms and conditions of the Altera Program License 
  10. --  Subscription Agreement, Altera MegaCore Function License 
  11. --  Agreement, or other applicable license agreement, including, 
  12. --  without limitation, that your use is for the sole purpose of 
  13. --  programming logic devices manufactured by Altera and sold by 
  14. --  Altera or its authorized distributors.  Please refer to the 
  15. --  applicable agreement for further details.
  16. --synthesis_resources = 
  17. SUBDESIGN add_sub_v88
  18. cout : output;
  19. dataa[0..0] : input;
  20. datab[0..0] : input;
  21. result[0..0] : output;
  22. VARIABLE 
  23. carry_eqn[0..0] : WIRE;
  24. cin_wire : WIRE;
  25. datab_node[0..0] : WIRE;
  26. sum_eqn[0..0] : WIRE;
  27. BEGIN 
  28. carry_eqn[] = ( ((dataa[0..0] & datab_node[0..0]) # ((dataa[0..0] # datab_node[0..0]) & cin_wire)));
  29. cin_wire = B"1";
  30. cout = carry_eqn[0..0];
  31. datab_node[] = (! datab[]);
  32. result[] = sum_eqn[];
  33. sum_eqn[] = ( ((dataa[0..0] $ datab_node[0..0]) $ cin_wire));
  34. END;
  35. --VALID FILE