Light.asm.rpt
上传用户:sunkay99
上传日期:2022-08-09
资源大小:204k
文件大小:6k
源码类别:

VHDL/FPGA/Verilog

开发平台:

Others

  1. Assembler report for Light
  2. Thu Jun 11 23:37:35 2009
  3. Quartus II Version 8.0 Build 215 05/29/2008 SJ Full Version
  4. ---------------------
  5. ; Table of Contents ;
  6. ---------------------
  7.   1. Legal Notice
  8.   2. Assembler Summary
  9.   3. Assembler Settings
  10.   4. Assembler Generated Files
  11.   5. Assembler Device Options: E:/FPGA/ALTERA/570-Source/LED8/Light.pof
  12.   6. Assembler Messages
  13. ----------------
  14. ; Legal Notice ;
  15. ----------------
  16. Copyright (C) 1991-2008 Altera Corporation
  17. Your use of Altera Corporation's design tools, logic functions 
  18. and other software and tools, and its AMPP partner logic 
  19. functions, and any output files from any of the foregoing 
  20. (including device programming or simulation files), and any 
  21. associated documentation or information are expressly subject 
  22. to the terms and conditions of the Altera Program License 
  23. Subscription Agreement, Altera MegaCore Function License 
  24. Agreement, or other applicable license agreement, including, 
  25. without limitation, that your use is for the sole purpose of 
  26. programming logic devices manufactured by Altera and sold by 
  27. Altera or its authorized distributors.  Please refer to the 
  28. applicable agreement for further details.
  29. +---------------------------------------------------------------+
  30. ; Assembler Summary                                             ;
  31. +-----------------------+---------------------------------------+
  32. ; Assembler Status      ; Successful - Thu Jun 11 23:37:35 2009 ;
  33. ; Revision Name         ; Light                                 ;
  34. ; Top-level Entity Name ; Light                                 ;
  35. ; Family                ; MAX II                                ;
  36. ; Device                ; EPM570T100C5                          ;
  37. +-----------------------+---------------------------------------+
  38. +---------------------------------------------------------------------------------------------------------+
  39. ; Assembler Settings                                                                                      ;
  40. +-----------------------------------------------------------------------------+-----------+---------------+
  41. ; Option                                                                      ; Setting   ; Default Value ;
  42. +-----------------------------------------------------------------------------+-----------+---------------+
  43. ; Use smart compilation                                                       ; Off       ; Off           ;
  44. ; Maximum processors allowed for parallel compilation                         ; 1         ; 1             ;
  45. ; Compression mode                                                            ; Off       ; Off           ;
  46. ; Clock source for configuration device                                       ; Internal  ; Internal      ;
  47. ; Clock frequency of the configuration device                                 ; 10 MHZ    ; 10 MHz        ;
  48. ; Divide clock frequency by                                                   ; 1         ; 1             ;
  49. ; Auto user code                                                              ; Off       ; Off           ;
  50. ; Security bit                                                                ; Off       ; Off           ;
  51. ; Use configuration device                                                    ; On        ; On            ;
  52. ; Configuration device                                                        ; Auto      ; Auto          ;
  53. ; Configuration device auto user code                                         ; Off       ; Off           ;
  54. ; Generate Tabular Text File (.ttf) For Target Device                         ; Off       ; Off           ;
  55. ; Generate Raw Binary File (.rbf) For Target Device                           ; Off       ; Off           ;
  56. ; Generate Hexadecimal (Intel-Format) Output File (.hexout) for Target Device ; Off       ; Off           ;
  57. ; Hexadecimal Output File start address                                       ; 0         ; 0             ;
  58. ; Hexadecimal Output File count direction                                     ; Up        ; Up            ;
  59. ; Generate Serial Vector Format File (.svf) for Target Device                 ; Off       ; Off           ;
  60. ; Generate a JEDEC STAPL Format File (.jam) for Target Device                 ; Off       ; Off           ;
  61. ; Generate a compressed Jam STAPL Byte Code 2.0 File (.jbc) for Target Device ; Off       ; Off           ;
  62. ; Generate a compressed Jam STAPL Byte Code 2.0 File (.jbc) for Target Device ; On        ; On            ;
  63. ; In-System Programming Default Clamp State                                   ; Tri-state ; Tri-state     ;
  64. +-----------------------------------------------------------------------------+-----------+---------------+
  65. +------------------------------------------+
  66. ; Assembler Generated Files                ;
  67. +------------------------------------------+
  68. ; File Name                                ;
  69. +------------------------------------------+
  70. ; E:/FPGA/ALTERA/570-Source/LED8/Light.pof ;
  71. +------------------------------------------+
  72. +--------------------------------------------------------------------+
  73. ; Assembler Device Options: E:/FPGA/ALTERA/570-Source/LED8/Light.pof ;
  74. +----------------+---------------------------------------------------+
  75. ; Option         ; Setting                                           ;
  76. +----------------+---------------------------------------------------+
  77. ; Device         ; EPM570T100C5                                      ;
  78. ; JTAG usercode  ; 0xFFFFFFFF                                        ;
  79. ; Checksum       ; 0x00336F7A                                        ;
  80. +----------------+---------------------------------------------------+
  81. +--------------------+
  82. ; Assembler Messages ;
  83. +--------------------+
  84. Info: *******************************************************************
  85. Info: Running Quartus II Assembler
  86.     Info: Version 8.0 Build 215 05/29/2008 SJ Full Version
  87.     Info: Processing started: Thu Jun 11 23:37:34 2009
  88. Info: Command: quartus_asm --read_settings_files=off --write_settings_files=off Light -c Light
  89. Info: Writing out detailed assembly data for power analysis
  90. Info: Assembler is generating device programming files
  91. Info: Quartus II Assembler was successful. 0 errors, 0 warnings
  92.     Info: Peak virtual memory: 137 megabytes
  93.     Info: Processing ended: Thu Jun 11 23:37:35 2009
  94.     Info: Elapsed time: 00:00:01
  95.     Info: Total CPU time (on all processors): 00:00:01