Light.map.rpt
上传用户:sunkay99
上传日期:2022-08-09
资源大小:204k
文件大小:17k
源码类别:

VHDL/FPGA/Verilog

开发平台:

Others

  1. Analysis & Synthesis report for Light
  2. Thu Jun 11 23:37:29 2009
  3. Quartus II Version 8.0 Build 215 05/29/2008 SJ Full Version
  4. ---------------------
  5. ; Table of Contents ;
  6. ---------------------
  7.   1. Legal Notice
  8.   2. Analysis & Synthesis Summary
  9.   3. Analysis & Synthesis Settings
  10.   4. Analysis & Synthesis Source Files Read
  11.   5. Analysis & Synthesis Resource Usage Summary
  12.   6. Analysis & Synthesis Resource Utilization by Entity
  13.   7. General Register Statistics
  14.   8. Multiplexer Restructuring Statistics (Restructuring Performed)
  15.   9. Analysis & Synthesis Messages
  16. ----------------
  17. ; Legal Notice ;
  18. ----------------
  19. Copyright (C) 1991-2008 Altera Corporation
  20. Your use of Altera Corporation's design tools, logic functions 
  21. and other software and tools, and its AMPP partner logic 
  22. functions, and any output files from any of the foregoing 
  23. (including device programming or simulation files), and any 
  24. associated documentation or information are expressly subject 
  25. to the terms and conditions of the Altera Program License 
  26. Subscription Agreement, Altera MegaCore Function License 
  27. Agreement, or other applicable license agreement, including, 
  28. without limitation, that your use is for the sole purpose of 
  29. programming logic devices manufactured by Altera and sold by 
  30. Altera or its authorized distributors.  Please refer to the 
  31. applicable agreement for further details.
  32. +------------------------------------------------------------------------+
  33. ; Analysis & Synthesis Summary                                           ;
  34. +-----------------------------+------------------------------------------+
  35. ; Analysis & Synthesis Status ; Successful - Thu Jun 11 23:37:29 2009    ;
  36. ; Quartus II Version          ; 8.0 Build 215 05/29/2008 SJ Full Version ;
  37. ; Revision Name               ; Light                                    ;
  38. ; Top-level Entity Name       ; Light                                    ;
  39. ; Family                      ; MAX II                                   ;
  40. ; Total logic elements        ; 77                                       ;
  41. ; Total pins                  ; 10                                       ;
  42. ; Total virtual pins          ; 0                                        ;
  43. ; Total memory bits           ; 0                                        ;
  44. ; DSP block 9-bit elements    ; 0                                        ;
  45. ; Total PLLs                  ; 0                                        ;
  46. ; Total DLLs                  ; 0                                        ;
  47. +-----------------------------+------------------------------------------+
  48. +--------------------------------------------------------------------------------------------------------+
  49. ; Analysis & Synthesis Settings                                                                          ;
  50. +--------------------------------------------------------------+--------------------+--------------------+
  51. ; Option                                                       ; Setting            ; Default Value      ;
  52. +--------------------------------------------------------------+--------------------+--------------------+
  53. ; Device                                                       ; EPM570T100C5       ;                    ;
  54. ; Top-level entity name                                        ; Light              ; Light              ;
  55. ; Family name                                                  ; MAX II             ; Stratix            ;
  56. ; Use smart compilation                                        ; Off                ; Off                ;
  57. ; Maximum processors allowed for parallel compilation          ; 1                  ; 1                  ;
  58. ; Restructure Multiplexers                                     ; Auto               ; Auto               ;
  59. ; Create Debugging Nodes for IP Cores                          ; Off                ; Off                ;
  60. ; Preserve fewer node names                                    ; On                 ; On                 ;
  61. ; Disable OpenCore Plus hardware evaluation                    ; Off                ; Off                ;
  62. ; Verilog Version                                              ; Verilog_2001       ; Verilog_2001       ;
  63. ; VHDL Version                                                 ; VHDL93             ; VHDL93             ;
  64. ; State Machine Processing                                     ; Auto               ; Auto               ;
  65. ; Safe State Machine                                           ; Off                ; Off                ;
  66. ; Extract Verilog State Machines                               ; On                 ; On                 ;
  67. ; Extract VHDL State Machines                                  ; On                 ; On                 ;
  68. ; Ignore Verilog initial constructs                            ; Off                ; Off                ;
  69. ; Iteration limit for constant Verilog loops                   ; 5000               ; 5000               ;
  70. ; Iteration limit for non-constant Verilog loops               ; 250                ; 250                ;
  71. ; Add Pass-Through Logic to Inferred RAMs                      ; On                 ; On                 ;
  72. ; Parallel Synthesis                                           ; Off                ; Off                ;
  73. ; NOT Gate Push-Back                                           ; On                 ; On                 ;
  74. ; Power-Up Don't Care                                          ; On                 ; On                 ;
  75. ; Remove Redundant Logic Cells                                 ; Off                ; Off                ;
  76. ; Remove Duplicate Registers                                   ; On                 ; On                 ;
  77. ; Ignore CARRY Buffers                                         ; Off                ; Off                ;
  78. ; Ignore CASCADE Buffers                                       ; Off                ; Off                ;
  79. ; Ignore GLOBAL Buffers                                        ; Off                ; Off                ;
  80. ; Ignore ROW GLOBAL Buffers                                    ; Off                ; Off                ;
  81. ; Ignore LCELL Buffers                                         ; Off                ; Off                ;
  82. ; Ignore SOFT Buffers                                          ; On                 ; On                 ;
  83. ; Limit AHDL Integers to 32 Bits                               ; Off                ; Off                ;
  84. ; Optimization Technique                                       ; Balanced           ; Balanced           ;
  85. ; Carry Chain Length                                           ; 70                 ; 70                 ;
  86. ; Auto Carry Chains                                            ; On                 ; On                 ;
  87. ; Auto Open-Drain Pins                                         ; On                 ; On                 ;
  88. ; Perform WYSIWYG Primitive Resynthesis                        ; Off                ; Off                ;
  89. ; Perform gate-level register retiming                         ; Off                ; Off                ;
  90. ; Allow register retiming to trade off Tsu/Tco with Fmax       ; On                 ; On                 ;
  91. ; Auto Shift Register Replacement                              ; Auto               ; Auto               ;
  92. ; Auto Clock Enable Replacement                                ; On                 ; On                 ;
  93. ; Allow Synchronous Control Signals                            ; On                 ; On                 ;
  94. ; Force Use of Synchronous Clear Signals                       ; Off                ; Off                ;
  95. ; Auto Resource Sharing                                        ; Off                ; Off                ;
  96. ; Ignore translate_off and synthesis_off directives            ; Off                ; Off                ;
  97. ; Show Parameter Settings Tables in Synthesis Report           ; On                 ; On                 ;
  98. ; Ignore Maximum Fan-Out Assignments                           ; Off                ; Off                ;
  99. ; Synchronization Register Chain Length                        ; 2                  ; 2                  ;
  100. ; PowerPlay Power Optimization                                 ; Normal compilation ; Normal compilation ;
  101. ; HDL message level                                            ; Level2             ; Level2             ;
  102. ; Suppress Register Optimization Related Messages              ; Off                ; Off                ;
  103. ; Number of Removed Registers Reported in Synthesis Report     ; 100                ; 100                ;
  104. ; Number of Inverted Registers Reported in Synthesis Report    ; 100                ; 100                ;
  105. ; Clock MUX Protection                                         ; On                 ; On                 ;
  106. ; Block Design Naming                                          ; Auto               ; Auto               ;
  107. ; Synthesis Effort                                             ; Auto               ; Auto               ;
  108. ; Shift Register Replacement - Allow Asynchronous Clear Signal ; On                 ; On                 ;
  109. +--------------------------------------------------------------+--------------------+--------------------+
  110. +-----------------------------------------------------------------------------------------------------------+
  111. ; Analysis & Synthesis Source Files Read                                                                    ;
  112. +----------------------------------+-----------------+-----------+------------------------------------------+
  113. ; File Name with User-Entered Path ; Used in Netlist ; File Type ; File Name with Absolute Path             ;
  114. +----------------------------------+-----------------+-----------+------------------------------------------+
  115. ; Light.vhd                        ; yes             ; Other     ; E:/FPGA/ALTERA/570-Source/LED8/Light.vhd ;
  116. +----------------------------------+-----------------+-----------+------------------------------------------+
  117. +-------------------------------------------------------+
  118. ; Analysis & Synthesis Resource Usage Summary           ;
  119. +---------------------------------------------+---------+
  120. ; Resource                                    ; Usage   ;
  121. +---------------------------------------------+---------+
  122. ; Total logic elements                        ; 77      ;
  123. ;     -- Combinational with no register       ; 39      ;
  124. ;     -- Register only                        ; 4       ;
  125. ;     -- Combinational with a register        ; 34      ;
  126. ;                                             ;         ;
  127. ; Logic element usage by number of LUT inputs ;         ;
  128. ;     -- 4 input functions                    ; 29      ;
  129. ;     -- 3 input functions                    ; 4       ;
  130. ;     -- 2 input functions                    ; 35      ;
  131. ;     -- 1 input functions                    ; 5       ;
  132. ;     -- 0 input functions                    ; 0       ;
  133. ;                                             ;         ;
  134. ; Logic elements by mode                      ;         ;
  135. ;     -- normal mode                          ; 61      ;
  136. ;     -- arithmetic mode                      ; 16      ;
  137. ;     -- qfbk mode                            ; 0       ;
  138. ;     -- register cascade mode                ; 0       ;
  139. ;     -- synchronous clear/load mode          ; 0       ;
  140. ;     -- asynchronous clear/load mode         ; 0       ;
  141. ;                                             ;         ;
  142. ; Total registers                             ; 38      ;
  143. ; Total logic cells in carry chains           ; 18      ;
  144. ; I/O pins                                    ; 10      ;
  145. ; Maximum fan-out node                        ; flag[2] ;
  146. ; Maximum fan-out                             ; 17      ;
  147. ; Total fan-out                               ; 255     ;
  148. ; Average fan-out                             ; 2.93    ;
  149. +---------------------------------------------+---------+
  150. +------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  151. ; Analysis & Synthesis Resource Utilization by Entity                                                                                                                                                                                                                    ;
  152. +----------------------------+-------------+--------------+-------------+--------------+---------+-----------+-----------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+--------------+
  153. ; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; DSP 36x36 ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ; Library Name ;
  154. +----------------------------+-------------+--------------+-------------+--------------+---------+-----------+-----------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+--------------+
  155. ; |Light                     ; 77 (77)     ; 38           ; 0           ; 0            ; 0       ; 0         ; 0         ; 10   ; 0            ; 39 (39)      ; 4 (4)             ; 34 (34)          ; 18 (18)         ; 0 (0)      ; |Light              ;              ;
  156. +----------------------------+-------------+--------------+-------------+--------------+---------+-----------+-----------+------+--------------+--------------+-------------------+------------------+-----------------+------------+---------------------+--------------+
  157. Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
  158. +------------------------------------------------------+
  159. ; General Register Statistics                          ;
  160. +----------------------------------------------+-------+
  161. ; Statistic                                    ; Value ;
  162. +----------------------------------------------+-------+
  163. ; Total registers                              ; 38    ;
  164. ; Number of registers using Synchronous Clear  ; 0     ;
  165. ; Number of registers using Synchronous Load   ; 0     ;
  166. ; Number of registers using Asynchronous Clear ; 0     ;
  167. ; Number of registers using Asynchronous Load  ; 0     ;
  168. ; Number of registers using Clock Enable       ; 2     ;
  169. ; Number of registers using Preset             ; 0     ;
  170. +----------------------------------------------+-------+
  171. +------------------------------------------------------------------------------------------------------------------------------------------+
  172. ; Multiplexer Restructuring Statistics (Restructuring Performed)                                                                           ;
  173. +--------------------+-----------+---------------+----------------------+------------------------+------------+----------------------------+
  174. ; Multiplexer Inputs ; Bus Width ; Baseline Area ; Area if Restructured ; Saving if Restructured ; Registered ; Example Multiplexer Output ;
  175. +--------------------+-----------+---------------+----------------------+------------------------+------------+----------------------------+
  176. ; 5:1                ; 2 bits    ; 6 LEs         ; 4 LEs                ; 2 LEs                  ; Yes        ; |Light|light[1]~reg0       ;
  177. +--------------------+-----------+---------------+----------------------+------------------------+------------+----------------------------+
  178. +-------------------------------+
  179. ; Analysis & Synthesis Messages ;
  180. +-------------------------------+
  181. Info: *******************************************************************
  182. Info: Running Quartus II Analysis & Synthesis
  183.     Info: Version 8.0 Build 215 05/29/2008 SJ Full Version
  184.     Info: Processing started: Thu Jun 11 23:37:26 2009
  185. Info: Command: quartus_map --read_settings_files=on --write_settings_files=off Light -c Light
  186. Warning: Using design file Light.vhd, which is not specified as a design file for the current project, but contains definitions for 2 design units and 1 entities in project
  187.     Info: Found design unit 1: light-behv
  188.     Info: Found entity 1: Light
  189. Info: Elaborating entity "Light" for the top level hierarchy
  190. Warning: Clock multiplexers are found and protected
  191.     Warning: Found clock multiplexer clk~3
  192. Warning: Design contains 1 input pin(s) that do not drive logic
  193.     Warning (15610): No output dependent on input pin "GCLKP2"
  194. Info: Implemented 87 device resources after synthesis - the final resource count might be different
  195.     Info: Implemented 2 input pins
  196.     Info: Implemented 8 output pins
  197.     Info: Implemented 77 logic cells
  198. Info: Quartus II Analysis & Synthesis was successful. 0 errors, 5 warnings
  199.     Info: Peak virtual memory: 175 megabytes
  200.     Info: Processing ended: Thu Jun 11 23:37:29 2009
  201.     Info: Elapsed time: 00:00:03
  202.     Info: Total CPU time (on all processors): 00:00:02