add32bit.hif
上传用户:huang_5966
上传日期:2022-08-09
资源大小:439k
文件大小:3k
源码类别:

VHDL/FPGA/Verilog

开发平台:

VHDL

  1. HIF003
  2. --
  3. -- Copyright (C) 1988-2000 Altera Corporation
  4. -- Any megafunction design, and related net list (encrypted or decrypted),
  5. -- support information, device programming or simulation file, and any other
  6. -- associated documentation or information provided by Altera or a partner
  7. -- under Altera's Megafunction Partnership Program may be used only to
  8. -- program PLD devices (but not masked PLD devices) from Altera.  Any other
  9. -- use of such megafunction design, net list, support information, device
  10. -- programming or simulation file, or any other related documentation or
  11. -- information is prohibited for any other purpose, including, but not
  12. -- limited to modification, reverse engineering, de-compiling, or use with
  13. -- any other silicon devices, unless such use is explicitly licensed under
  14. -- a separate agreement with Altera or a megafunction partner.  Title to
  15. -- the intellectual property, including patents, copyrights, trademarks,
  16. -- trade secrets, or maskworks, embodied in any such megafunction design,
  17. -- net list, support information, device programming or simulation file, or
  18. -- any other related documentation or information provided by Altera or a
  19. -- megafunction partner, remains with Altera, the megafunction partner, or
  20. -- their respective licensors.  No other licenses, including any licenses
  21. -- needed under any third party's intellectual property, are provided herein.
  22. --
  23. -- Warning: do not edit this file!
  24. --
  25. FILES
  26. {
  27. add1bit.gdf
  28. {
  29. add1bit [] []
  30. {
  31. 2 [] [];
  32. }
  33. }
  34. add8bit.gdf
  35. {
  36. add8bit [] []
  37. {
  38. 1 [] [];
  39. }
  40. }
  41. add32bit.gdf
  42. {
  43. add32bit [] []
  44. {
  45. 0 [] [];
  46. }
  47. }
  48. }
  49. TREE
  50. {
  51. add32bit::(0,0):(0): add32bit.gdf
  52. {
  53. add8bit::(0,0):(7): add8bit.gdf
  54. {
  55. add1bit:2:(0,0):(5): add1bit.gdf;
  56. add1bit:2:(0,0):(12): add1bit.gdf;
  57. add1bit:2:(0,0):(11): add1bit.gdf;
  58. add1bit:2:(0,0):(10): add1bit.gdf;
  59. add1bit:2:(0,0):(9): add1bit.gdf;
  60. add1bit:2:(0,0):(8): add1bit.gdf;
  61. add1bit:2:(0,0):(7): add1bit.gdf;
  62. add1bit:2:(0,0):(6): add1bit.gdf;
  63. }
  64. add8bit::(0,0):(6): add8bit.gdf
  65. {
  66. add1bit:2:(0,0):(5): add1bit.gdf;
  67. add1bit:2:(0,0):(12): add1bit.gdf;
  68. add1bit:2:(0,0):(11): add1bit.gdf;
  69. add1bit:2:(0,0):(10): add1bit.gdf;
  70. add1bit:2:(0,0):(9): add1bit.gdf;
  71. add1bit:2:(0,0):(8): add1bit.gdf;
  72. add1bit:2:(0,0):(7): add1bit.gdf;
  73. add1bit:2:(0,0):(6): add1bit.gdf;
  74. }
  75. add8bit::(0,0):(5): add8bit.gdf
  76. {
  77. add1bit:2:(0,0):(5): add1bit.gdf;
  78. add1bit:2:(0,0):(12): add1bit.gdf;
  79. add1bit:2:(0,0):(11): add1bit.gdf;
  80. add1bit:2:(0,0):(10): add1bit.gdf;
  81. add1bit:2:(0,0):(9): add1bit.gdf;
  82. add1bit:2:(0,0):(8): add1bit.gdf;
  83. add1bit:2:(0,0):(7): add1bit.gdf;
  84. add1bit:2:(0,0):(6): add1bit.gdf;
  85. }
  86. add8bit::(0,0):(4): add8bit.gdf
  87. {
  88. add1bit:2:(0,0):(5): add1bit.gdf;
  89. add1bit:2:(0,0):(12): add1bit.gdf;
  90. add1bit:2:(0,0):(11): add1bit.gdf;
  91. add1bit:2:(0,0):(10): add1bit.gdf;
  92. add1bit:2:(0,0):(9): add1bit.gdf;
  93. add1bit:2:(0,0):(8): add1bit.gdf;
  94. add1bit:2:(0,0):(7): add1bit.gdf;
  95. add1bit:2:(0,0):(6): add1bit.gdf;
  96. }
  97. }
  98. }