pipecu.pin
上传用户:huang_5966
上传日期:2022-08-09
资源大小:439k
文件大小:5k
源码类别:

VHDL/FPGA/Verilog

开发平台:

VHDL

  1. -- Copyright (C) 1988-2000 Altera Corporation
  2. -- Any megafunction design, and related net list (encrypted or decrypted),
  3. -- support information, device programming or simulation file, and any other
  4. -- associated documentation or information provided by Altera or a partner
  5. -- under Altera's Megafunction Partnership Program may be used only to
  6. -- program PLD devices (but not masked PLD devices) from Altera.  Any other
  7. -- use of such megafunction design, net list, support information, device
  8. -- programming or simulation file, or any other related documentation or
  9. -- information is prohibited for any other purpose, including, but not
  10. -- limited to modification, reverse engineering, de-compiling, or use with
  11. -- any other silicon devices, unless such use is explicitly licensed under
  12. -- a separate agreement with Altera or a megafunction partner.  Title to
  13. -- the intellectual property, including patents, copyrights, trademarks,
  14. -- trade secrets, or maskworks, embodied in any such megafunction design,
  15. -- net list, support information, device programming or simulation file, or
  16. -- any other related documentation or information provided by Altera or a
  17. -- megafunction partner, remains with Altera, the megafunction partner, or
  18. -- their respective licensors.  No other licenses, including any licenses
  19. -- needed under any third party's intellectual property, are provided herein.
  20. N.C. = No Connect. This pin has no internal connection to the device.
  21. VCCINT = Dedicated power pin, which MUST be connected to VCC (5.0 volts).
  22. VCCIO = Dedicated power pin, which MUST be connected to VCC (5.0 volts).
  23. GNDINT = Dedicated ground pin or unused dedicated input, which MUST be connected to GND.
  24. GNDIO = Dedicated ground pin, which MUST be connected to GND.
  25. RESERVED = Unused I/O pin, which MUST be left unconnected.
  26. ----------------------------------------------------------------------------
  27. CHIP "pipecu" ASSIGNED TO AN EPF10K10LC84-3
  28. FUNC0                            : 1
  29. OP0                              : 2
  30. RS3                              : 3
  31. VCCINT                           : 4
  32. RESERVED                         : 5
  33. EDESR4                           : 6
  34. RESERVED                         : 7
  35. RT3                              : 8
  36. EDESR3                           : 9
  37. RT2                              : 10
  38. EDESR2                           : 11
  39. DATA0                            : 12
  40. DCLK                             : 13
  41. nCE                              : 14
  42. TDI                              : 15
  43. RESERVED                         : 16
  44. FWDA0                            : 17
  45. RESERVED                         : 18
  46. RESERVED                         : 19
  47. VCCINT                           : 20
  48. OP4                              : 21
  49. SHIFT                            : 22
  50. FUNC2                            : 23
  51. OP1                              : 24
  52. OP5                              : 25
  53. GNDINT                           : 26
  54. MDESR4                           : 27
  55. EDESR0                           : 28
  56. MM2REG                           : 29
  57. MDESR0                           : 30
  58. MSEL0                            : 31
  59. MSEL1                            : 32
  60. VCCINT                           : 33
  61. nCONFIG                          : 34
  62. RT1                              : 35
  63. MDESR3                           : 36
  64. RS2                              : 37
  65. MDESR2                           : 38
  66. RT0                              : 39
  67. VCCINT                           : 40
  68. GNDINT                           : 41
  69. OP3                              : 42
  70. FUNC1                            : 43
  71. OP2                              : 44
  72. VCCINT                           : 45
  73. GNDINT                           : 46
  74. REGRT                            : 47
  75. FWDB0                            : 48
  76. ALUC1                            : 49
  77. JUMP                             : 50
  78. M2REG                            : 51
  79. RS0                              : 52
  80. EDESR1                           : 53
  81. RS1                              : 54
  82. nSTATUS                          : 55
  83. TRST                             : 56
  84. TMS                              : 57
  85. WMEM                             : 58
  86. EWREG                            : 59
  87. FWDB1                            : 60
  88. FWDA1                            : 61
  89. EM2REG                           : 62
  90. VCCINT                           : 63
  91. RSRTEQU                          : 64
  92. BRANCH                           : 65
  93. SEXT                             : 66
  94. ALUC2                            : 67
  95. GNDINT                           : 68
  96. ALUIMM                           : 69
  97. WREG                             : 70
  98. ALUC3                            : 71
  99. RESERVED                         : 72
  100. WPCIR                            : 73
  101. TDO                              : 74
  102. nCEO                             : 75
  103. CONF_DONE                        : 76
  104. TCK                              : 77
  105. RT4                              : 78
  106. RS4                              : 79
  107. MWREG                            : 80
  108. MDESR1                           : 81
  109. GNDINT                           : 82
  110. ALUC0                            : 83
  111. FUNC5                            : 84