regfile.hif
上传用户:huang_5966
上传日期:2022-08-09
资源大小:439k
文件大小:3k
源码类别:

VHDL/FPGA/Verilog

开发平台:

VHDL

  1. HIF003
  2. --
  3. -- Copyright (C) 1988-2000 Altera Corporation
  4. -- Any megafunction design, and related net list (encrypted or decrypted),
  5. -- support information, device programming or simulation file, and any other
  6. -- associated documentation or information provided by Altera or a partner
  7. -- under Altera's Megafunction Partnership Program may be used only to
  8. -- program PLD devices (but not masked PLD devices) from Altera.  Any other
  9. -- use of such megafunction design, net list, support information, device
  10. -- programming or simulation file, or any other related documentation or
  11. -- information is prohibited for any other purpose, including, but not
  12. -- limited to modification, reverse engineering, de-compiling, or use with
  13. -- any other silicon devices, unless such use is explicitly licensed under
  14. -- a separate agreement with Altera or a megafunction partner.  Title to
  15. -- the intellectual property, including patents, copyrights, trademarks,
  16. -- trade secrets, or maskworks, embodied in any such megafunction design,
  17. -- net list, support information, device programming or simulation file, or
  18. -- any other related documentation or information provided by Altera or a
  19. -- megafunction partner, remains with Altera, the megafunction partner, or
  20. -- their respective licensors.  No other licenses, including any licenses
  21. -- needed under any third party's intellectual property, are provided herein.
  22. --
  23. -- Warning: do not edit this file!
  24. --
  25. FILES
  26. {
  27. }
  28. TREE
  29. {
  30. regfile::(0,0):(0): regfile.gdf
  31. {
  32. dec3e::(0,0):(4): dec3e.gdf;
  33. mux8x32::(0,0):(2): mux8x32.gdf
  34. {
  35. lpm_mux::(0,0):(4): lpm_mux.tdf;
  36. }
  37. mux8x32::(0,0):(3): mux8x32.gdf
  38. {
  39. lpm_mux::(0,0):(4): lpm_mux.tdf;
  40. }
  41. reg32x8::(0,0):(1): reg32x8.gdf
  42. {
  43. dffe32::(0,0):(1): dffe32.gdf
  44. {
  45. dffe8::(0,0):(8): dffe8.gdf;
  46. dffe8::(0,0):(7): dffe8.gdf;
  47. dffe8::(0,0):(6): dffe8.gdf;
  48. dffe8::(0,0):(5): dffe8.gdf;
  49. }
  50. dffe32::(0,0):(2): dffe32.gdf
  51. {
  52. dffe8::(0,0):(8): dffe8.gdf;
  53. dffe8::(0,0):(7): dffe8.gdf;
  54. dffe8::(0,0):(6): dffe8.gdf;
  55. dffe8::(0,0):(5): dffe8.gdf;
  56. }
  57. dffe32::(0,0):(4): dffe32.gdf
  58. {
  59. dffe8::(0,0):(8): dffe8.gdf;
  60. dffe8::(0,0):(7): dffe8.gdf;
  61. dffe8::(0,0):(6): dffe8.gdf;
  62. dffe8::(0,0):(5): dffe8.gdf;
  63. }
  64. dffe32::(0,0):(5): dffe32.gdf
  65. {
  66. dffe8::(0,0):(8): dffe8.gdf;
  67. dffe8::(0,0):(7): dffe8.gdf;
  68. dffe8::(0,0):(6): dffe8.gdf;
  69. dffe8::(0,0):(5): dffe8.gdf;
  70. }
  71. dffe32::(0,0):(6): dffe32.gdf
  72. {
  73. dffe8::(0,0):(8): dffe8.gdf;
  74. dffe8::(0,0):(7): dffe8.gdf;
  75. dffe8::(0,0):(6): dffe8.gdf;
  76. dffe8::(0,0):(5): dffe8.gdf;
  77. }
  78. dffe32::(0,0):(7): dffe32.gdf
  79. {
  80. dffe8::(0,0):(8): dffe8.gdf;
  81. dffe8::(0,0):(7): dffe8.gdf;
  82. dffe8::(0,0):(6): dffe8.gdf;
  83. dffe8::(0,0):(5): dffe8.gdf;
  84. }
  85. dffe32::(0,0):(3): dffe32.gdf
  86. {
  87. dffe8::(0,0):(8): dffe8.gdf;
  88. dffe8::(0,0):(7): dffe8.gdf;
  89. dffe8::(0,0):(6): dffe8.gdf;
  90. dffe8::(0,0):(5): dffe8.gdf;
  91. }
  92. }
  93. }
  94. }