as32.hif
资源名称:mips.rar [点击查看]
上传用户:huang_5966
上传日期:2022-08-09
资源大小:439k
文件大小:3k
源码类别:
VHDL/FPGA/Verilog
开发平台:
VHDL
- HIF003
- --
- -- Copyright (C) 1988-2000 Altera Corporation
- -- Any megafunction design, and related net list (encrypted or decrypted),
- -- support information, device programming or simulation file, and any other
- -- associated documentation or information provided by Altera or a partner
- -- under Altera's Megafunction Partnership Program may be used only to
- -- program PLD devices (but not masked PLD devices) from Altera. Any other
- -- use of such megafunction design, net list, support information, device
- -- programming or simulation file, or any other related documentation or
- -- information is prohibited for any other purpose, including, but not
- -- limited to modification, reverse engineering, de-compiling, or use with
- -- any other silicon devices, unless such use is explicitly licensed under
- -- a separate agreement with Altera or a megafunction partner. Title to
- -- the intellectual property, including patents, copyrights, trademarks,
- -- trade secrets, or maskworks, embodied in any such megafunction design,
- -- net list, support information, device programming or simulation file, or
- -- any other related documentation or information provided by Altera or a
- -- megafunction partner, remains with Altera, the megafunction partner, or
- -- their respective licensors. No other licenses, including any licenses
- -- needed under any third party's intellectual property, are provided herein.
- --
- -- Warning: do not edit this file!
- --
- FILES
- {
- add1bit.gdf
- {
- add1bit [] []
- {
- 4 [] [];
- }
- }
- add8bit.gdf
- {
- add8bit [] []
- {
- 3 [] [];
- }
- }
- add32bit.gdf
- {
- add32bit [] []
- {
- 2 [] [];
- }
- }
- add32ci.gdf
- {
- add32ci [] []
- {
- 1 [] [];
- }
- }
- as32.gdf
- {
- as32 [] []
- {
- 0 [] [];
- }
- }
- }
- TREE
- {
- as32::(0,0):(0): as32.gdf
- {
- add32bit:2:(0,0):(7): add32bit.gdf
- {
- add8bit:3:(0,0):(4): add8bit.gdf
- {
- add1bit:4:(0,0):(5): add1bit.gdf;
- add1bit:4:(0,0):(12): add1bit.gdf;
- add1bit:4:(0,0):(11): add1bit.gdf;
- add1bit:4:(0,0):(10): add1bit.gdf;
- add1bit:4:(0,0):(9): add1bit.gdf;
- add1bit:4:(0,0):(8): add1bit.gdf;
- add1bit:4:(0,0):(7): add1bit.gdf;
- add1bit:4:(0,0):(6): add1bit.gdf;
- }
- add8bit:3:(0,0):(7): add8bit.gdf
- {
- add1bit:4:(0,0):(5): add1bit.gdf;
- add1bit:4:(0,0):(12): add1bit.gdf;
- add1bit:4:(0,0):(11): add1bit.gdf;
- add1bit:4:(0,0):(10): add1bit.gdf;
- add1bit:4:(0,0):(9): add1bit.gdf;
- add1bit:4:(0,0):(8): add1bit.gdf;
- add1bit:4:(0,0):(7): add1bit.gdf;
- add1bit:4:(0,0):(6): add1bit.gdf;
- }
- add8bit:3:(0,0):(6): add8bit.gdf
- {
- add1bit:4:(0,0):(5): add1bit.gdf;
- add1bit:4:(0,0):(12): add1bit.gdf;
- add1bit:4:(0,0):(11): add1bit.gdf;
- add1bit:4:(0,0):(10): add1bit.gdf;
- add1bit:4:(0,0):(9): add1bit.gdf;
- add1bit:4:(0,0):(8): add1bit.gdf;
- add1bit:4:(0,0):(7): add1bit.gdf;
- add1bit:4:(0,0):(6): add1bit.gdf;
- }
- add8bit:3:(0,0):(5): add8bit.gdf
- {
- add1bit:4:(0,0):(5): add1bit.gdf;
- add1bit:4:(0,0):(12): add1bit.gdf;
- add1bit:4:(0,0):(11): add1bit.gdf;
- add1bit:4:(0,0):(10): add1bit.gdf;
- add1bit:4:(0,0):(9): add1bit.gdf;
- add1bit:4:(0,0):(8): add1bit.gdf;
- add1bit:4:(0,0):(7): add1bit.gdf;
- add1bit:4:(0,0):(6): add1bit.gdf;
- }
- }
- }
- }