add8bit.fit
上传用户:huang_5966
上传日期:2022-08-09
资源大小:439k
文件大小:7k
源码类别:

VHDL/FPGA/Verilog

开发平台:

VHDL

  1. -- MAX+plus II Compiler Fit File      
  2. -- Version 10.0 9/14/2000             
  3. -- Compiled: 12/02/2008 16:46:33      
  4. -- Copyright (C) 1988-2000 Altera Corporation
  5. -- Any megafunction design, and related net list (encrypted or decrypted),
  6. -- support information, device programming or simulation file, and any other
  7. -- associated documentation or information provided by Altera or a partner
  8. -- under Altera's Megafunction Partnership Program may be used only to
  9. -- program PLD devices (but not masked PLD devices) from Altera.  Any other
  10. -- use of such megafunction design, net list, support information, device
  11. -- programming or simulation file, or any other related documentation or
  12. -- information is prohibited for any other purpose, including, but not
  13. -- limited to modification, reverse engineering, de-compiling, or use with
  14. -- any other silicon devices, unless such use is explicitly licensed under
  15. -- a separate agreement with Altera or a megafunction partner.  Title to
  16. -- the intellectual property, including patents, copyrights, trademarks,
  17. -- trade secrets, or maskworks, embodied in any such megafunction design,
  18. -- net list, support information, device programming or simulation file, or
  19. -- any other related documentation or information provided by Altera or a
  20. -- megafunction partner, remains with Altera, the megafunction partner, or
  21. -- their respective licensors.  No other licenses, including any licenses
  22. -- needed under any third party's intellectual property, are provided herein.
  23. CHIP "add8bit"
  24. BEGIN
  25.     DEVICE = "EPF10K10LC84-3";
  26.     "A0"                           : INPUT_PIN  = 2      ;
  27.     "A1"                           : INPUT_PIN  = 1      ;
  28.     "A2"                           : INPUT_PIN  = 43     ;
  29.     "A3"                           : INPUT_PIN  = 25     ;
  30.     "A4"                           : INPUT_PIN  = 19     ;
  31.     "A5"                           : INPUT_PIN  = 18     ;
  32.     "A6"                           : INPUT_PIN  = 73     ;
  33.     "A7"                           : INPUT_PIN  = 16     ;
  34.     "B0"                           : INPUT_PIN  = 44     ;
  35.     "B1"                           : INPUT_PIN  = 84     ;
  36.     "B2"                           : INPUT_PIN  = 21     ;
  37.     "B3"                           : INPUT_PIN  = 24     ;
  38.     "B4"                           : INPUT_PIN  = 48     ;
  39.     "B5"                           : INPUT_PIN  = 17     ;
  40.     "B6"                           : INPUT_PIN  = 54     ;
  41.     "B7"                           : INPUT_PIN  = 70     ;
  42.     "CI"                           : INPUT_PIN  = 42     ;
  43.     "CO"                           : OUTPUT_PIN = 72     ;
  44.     "S0"                           : OUTPUT_PIN = 66     ;
  45.     "S1"                           : OUTPUT_PIN = 67     ;
  46.     "S2"                           : OUTPUT_PIN = 65     ;
  47.     "S3"                           : OUTPUT_PIN = 64     ;
  48.     "S4"                           : OUTPUT_PIN = 53     ;
  49.     "S5"                           : OUTPUT_PIN = 52     ;
  50.     "S6"                           : OUTPUT_PIN = 71     ;
  51.     "S7"                           : OUTPUT_PIN = 69     ;
  52.     "|add1bit:5|:6"                : LOCATION   = LC3_B13;  -- |add1bit:5|S
  53.     "|add1bit:5|:11"               : LOCATION   = LC4_B13;  -- |add1bit:5|CO
  54.     "|add1bit:6|:6"                : LOCATION   = LC1_B13;  -- |add1bit:6|S
  55.     "|add1bit:6|:11"               : LOCATION   = LC6_B13;  -- |add1bit:6|CO
  56.     "|add1bit:7|:6"                : LOCATION   = LC5_B13;  -- |add1bit:7|S
  57.     "|add1bit:7|:11"               : LOCATION   = LC8_B13;  -- |add1bit:7|CO
  58.     "|add1bit:8|:6"                : LOCATION   = LC7_B13;  -- |add1bit:8|S
  59.     "|add1bit:8|:11"               : LOCATION   = LC2_B13;  -- |add1bit:8|CO
  60.     "|add1bit:9|:6"                : LOCATION   = LC1_A20;  -- |add1bit:9|S
  61.     "|add1bit:9|:11"               : LOCATION   = LC5_A20;  -- |add1bit:9|CO
  62.     "|add1bit:10|:6"               : LOCATION   = LC3_A20;  -- |add1bit:10|S
  63.     "|add1bit:10|:11"              : LOCATION   = LC6_A20;  -- |add1bit:10|CO
  64.     "|add1bit:11|:6"               : LOCATION   = LC4_A20;  -- |add1bit:11|S
  65.     "|add1bit:11|:11"              : LOCATION   = LC8_A20;  -- |add1bit:11|CO
  66.     "|add1bit:12|:6"               : LOCATION   = LC7_A20;  -- |add1bit:12|S
  67.     "|add1bit:12|:11"              : LOCATION   = LC2_A20;  -- |add1bit:12|CO
  68. END;
  69. INTERNAL_INFO "add8bit"
  70. BEGIN
  71. DEVICE = EPF10K10LC84-3;
  72.     LC3_B13 : LORAX = "1:MSW2R1C13,G2R1->OH2R1P66|";
  73.     LC1_B13 : LORAX = "1:MSW0R1C12,HHR22R1->OH0R1P67|";
  74.     LC5_B13 : LORAX = "1:MSW4R1C12,HHR41R1->OH4R1P65|";
  75.     LC7_B13 : LORAX = "1:MSW6R1C13,G53R1->OH6R1P64|";
  76.     LC2_B13 : LORAX = "1:MSW1R1C12,V5C12,HHR8R0,PA14R0C19->LC1_A20,->LC5_A20|";
  77.     LC1_A20 : LORAX = "1:MSW0R0C19,V1C19->OV2C19P53|";
  78.     LC3_A20 : LORAX = "1:MSW3R0C18,V9C18->OV2C18P52|";
  79.     LC4_A20 : LORAX = "1:MSW3R0C19,HHR13R0->OH3R0P71|";
  80.     LC7_A20 : LORAX = "1:MSW7R0C18,HHR46R0->OH7R0P69|";
  81.     LC2_A20 : LORAX = "1:MSW2R0C18,HHR3R0->OH2R0P72|";
  82.     OD1P2   : LORAX = "1:FB1|2:FH1R1,PA13R1C12->LC3_B13,->LC4_B13||";
  83.     OD4P1   : LORAX = "1:FB4|2:CH0R1,PA19R1C12->LC1_B13,->LC6_B13||";
  84.     OD5P43  : LORAX = "1:FB5|2:CH1R1,PA7R1C12->LC5_B13,->LC8_B13||";
  85.     OH15R1P25 : LORAX = "1:G39R1,PA11R1C12->LC7_B13,->LC2_B13|";
  86.     OH14R0P19 : LORAX = "1:G44R0,PA6R0C19->LC1_A20,->LC5_A20|";
  87.     OH12R0P18 : LORAX = "1:G40R0,PA19R0C19->LC3_A20,->LC6_A20|";
  88.     OH0R0P73 : LORAX = "1:G10R0,PA11R0C19->LC4_A20,->LC8_A20|";
  89.     OH8R0P16 : LORAX = "1:G13R0,PA0R0C19->LC7_A20,->LC2_A20|";
  90.     OD2P44  : LORAX = "1:FB2|2:FH2R1,PA6R1C12->LC3_B13,->LC4_B13||";
  91.     OD0P84  : LORAX = "1:FB0|2:FH0R1,PA0R1C12->LC1_B13,->LC6_B13||";
  92.     OH8R1P21 : LORAX = "1:G13R1,PA4R1C12->LC5_B13,->LC8_B13|";
  93.     OH13R1P24 : LORAX = "1:G14R1,PA20R1C12->LC7_B13,->LC2_B13|";
  94.     OV3C14P48 : LORAX = "1:V18C14,HHR40R0,PA9R0C19->LC1_A20,->LC5_A20|";
  95.     OH10R0P17 : LORAX = "1:G41R0,PA13R0C19->LC3_A20,->LC6_A20|";
  96.     OV2C20P54 : LORAX = "1:V14C20,HHR43R0,PA18R0C19->LC4_A20,->LC8_A20|";
  97.     OH4R0P70 : LORAX = "1:G47R0,PA3R0C19->LC7_A20,->LC2_A20|";
  98.     OD3P42  : LORAX = "1:FB3|2:FH3R1,PA5R1C12->LC3_B13,->LC4_B13||";
  99. LC3_B13 : LORAX2 = "X, OD3P42, OD1P2, OD2P44";
  100. LC4_B13 : LORAX2 = "X, OD3P42, OD2P44, OD1P2";
  101. LC1_B13 : LORAX2 = "X, OD0P84, OD4P1, LC4_B13";
  102. LC6_B13 : LORAX2 = "X, OD0P84, OD4P1, LC4_B13";
  103. LC5_B13 : LORAX2 = "X, OD5P43, OH8R1P21, LC6_B13";
  104. LC8_B13 : LORAX2 = "X, OD5P43, OH8R1P21, LC6_B13";
  105. LC7_B13 : LORAX2 = "X, OH15R1P25, OH13R1P24, LC8_B13";
  106. LC2_B13 : LORAX2 = "X, OH15R1P25, OH13R1P24, LC8_B13";
  107. LC1_A20 : LORAX2 = "X, OH14R0P19, OV3C14P48, LC2_B13";
  108. LC5_A20 : LORAX2 = "X, OH14R0P19, OV3C14P48, LC2_B13";
  109. LC3_A20 : LORAX2 = "X, OH12R0P18, OH10R0P17, LC5_A20";
  110. LC6_A20 : LORAX2 = "X, OH12R0P18, OH10R0P17, LC5_A20";
  111. LC4_A20 : LORAX2 = "X, OH0R0P73, OV2C20P54, LC6_A20";
  112. LC8_A20 : LORAX2 = "X, OH0R0P73, OV2C20P54, LC6_A20";
  113. LC7_A20 : LORAX2 = "X, OH8R0P16, OH4R0P70, LC8_A20";
  114. LC2_A20 : LORAX2 = "X, OH8R0P16, OH4R0P70, LC8_A20";
  115. END;