add8bit.rpt
上传用户:huang_5966
上传日期:2022-08-09
资源大小:439k
文件大小:26k
源码类别:

VHDL/FPGA/Verilog

开发平台:

VHDL

  1. Project Information         e:doucumentsprojectsmips_1080379086add8bit.rpt
  2. MAX+plus II Compiler Report File
  3. Version 10.0 9/14/2000
  4. Compiled: 12/02/2008 16:46:33
  5. Copyright (C) 1988-2000 Altera Corporation
  6. Any megafunction design, and related net list (encrypted or decrypted),
  7. support information, device programming or simulation file, and any other
  8. associated documentation or information provided by Altera or a partner
  9. under Altera's Megafunction Partnership Program may be used only to
  10. program PLD devices (but not masked PLD devices) from Altera.  Any other
  11. use of such megafunction design, net list, support information, device
  12. programming or simulation file, or any other related documentation or
  13. information is prohibited for any other purpose, including, but not
  14. limited to modification, reverse engineering, de-compiling, or use with
  15. any other silicon devices, unless such use is explicitly licensed under
  16. a separate agreement with Altera or a megafunction partner.  Title to
  17. the intellectual property, including patents, copyrights, trademarks,
  18. trade secrets, or maskworks, embodied in any such megafunction design,
  19. net list, support information, device programming or simulation file, or
  20. any other related documentation or information provided by Altera or a
  21. megafunction partner, remains with Altera, the megafunction partner, or
  22. their respective licensors.  No other licenses, including any licenses
  23. needed under any third party's intellectual property, are provided herein.
  24. ***** Project compilation was successful
  25. ** DEVICE SUMMARY **
  26. Chip/                     Input Output Bidir  Memory  Memory    LCs
  27. POF       Device          Pins  Pins   Pins   Bits % Utilized  LCs  % Utilized
  28. add8bit   EPF10K10LC84-3   17     9      0    0         0  %    16       2  %
  29. User Pins:                 17     9      0  
  30. Project Information         e:doucumentsprojectsmips_1080379086add8bit.rpt
  31. ** FILE HIERARCHY **
  32. |add1bit:5|
  33. |add1bit:12|
  34. |add1bit:11|
  35. |add1bit:10|
  36. |add1bit:9|
  37. |add1bit:8|
  38. |add1bit:7|
  39. |add1bit:6|
  40. Device-Specific Information:e:doucumentsprojectsmips_1080379086add8bit.rpt
  41. add8bit
  42. ***** Logic for device 'add8bit' compiled without errors.
  43. Device: EPF10K10LC84-3
  44. FLEX 10K Configuration Scheme: Passive Serial
  45. Device Options:
  46.     User-Supplied Start-Up Clock               = OFF
  47.     Auto-Restart Configuration on Frame Error  = OFF
  48.     Release Clears Before Tri-States           = OFF
  49.     Enable Chip_Wide Reset                     = OFF
  50.     Enable Chip-Wide Output Enable             = OFF
  51.     Enable INIT_DONE Output                    = OFF
  52.     JTAG User Code                             = 7f
  53.                                                                          ^     
  54.                                                                          C     
  55.                 R  R  R  R  R  R  R     R           R     R  R  R  R     O     
  56.                 E  E  E  E  E  E  E     E           E     E  E  E  E     N     
  57.                 S  S  S  S  S  S  S  V  S           S  G  S  S  S  S     F     
  58.                 E  E  E  E  E  E  E  C  E           E  N  E  E  E  E     _  ^  
  59.                 R  R  R  R  R  R  R  C  R           R  D  R  R  R  R  #  D  n  
  60.                 V  V  V  V  V  V  V  I  V           V  I  V  V  V  V  T  O  C  
  61.                 E  E  E  E  E  E  E  N  E  A  A  B  E  N  E  E  E  E  C  N  E  
  62.                 D  D  D  D  D  D  D  T  D  0  1  1  D  T  D  D  D  D  K  E  O  
  63.               -----------------------------------------------------------------_ 
  64.             /  11 10  9  8  7  6  5  4  3  2  1 84 83 82 81 80 79 78 77 76 75   | 
  65.     ^DATA0 | 12                                                              74 | #TDO 
  66.      ^DCLK | 13                                                              73 | A6 
  67.       ^nCE | 14                                                              72 | CO 
  68.       #TDI | 15                                                              71 | S6 
  69.         A7 | 16                                                              70 | B7 
  70.         B5 | 17                                                              69 | S7 
  71.         A5 | 18                                                              68 | GNDINT 
  72.         A4 | 19                                                              67 | S1 
  73.     VCCINT | 20                                                              66 | S0 
  74.         B2 | 21                                                              65 | S2 
  75.   RESERVED | 22                        EPF10K10LC84-3                        64 | S3 
  76.   RESERVED | 23                                                              63 | VCCINT 
  77.         B3 | 24                                                              62 | RESERVED 
  78.         A3 | 25                                                              61 | RESERVED 
  79.     GNDINT | 26                                                              60 | RESERVED 
  80.   RESERVED | 27                                                              59 | RESERVED 
  81.   RESERVED | 28                                                              58 | RESERVED 
  82.   RESERVED | 29                                                              57 | #TMS 
  83.   RESERVED | 30                                                              56 | #TRST 
  84.     ^MSEL0 | 31                                                              55 | ^nSTATUS 
  85.     ^MSEL1 | 32                                                              54 | B6 
  86.            |_  33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53  _| 
  87.              ------------------------------------------------------------------ 
  88.                 V  ^  R  R  R  R  R  V  G  C  A  B  V  G  R  B  R  R  R  S  S  
  89.                 C  n  E  E  E  E  E  C  N  I  2  0  C  N  E  4  E  E  E  5  4  
  90.                 C  C  S  S  S  S  S  C  D           C  D  S     S  S  S        
  91.                 I  O  E  E  E  E  E  I  I           I  I  E     E  E  E        
  92.                 N  N  R  R  R  R  R  N  N           N  N  R     R  R  R        
  93.                 T  F  V  V  V  V  V  T  T           T  T  V     V  V  V        
  94.                    I  E  E  E  E  E                       E     E  E  E        
  95.                    G  D  D  D  D  D                       D     D  D  D        
  96.                                                                                
  97.                                                                                
  98. N.C. = No Connect. This pin has no internal connection to the device.
  99. VCCINT = Dedicated power pin, which MUST be connected to VCC (5.0 volts).
  100. VCCIO = Dedicated power pin, which MUST be connected to VCC (5.0 volts).
  101. GNDINT = Dedicated ground pin or unused dedicated input, which MUST be connected to GND.
  102. GNDIO = Dedicated ground pin, which MUST be connected to GND.
  103. RESERVED = Unused I/O pin, which MUST be left unconnected.
  104. ^ = Dedicated configuration pin.
  105. + = Reserved configuration pin, which is tri-stated during user mode.
  106. * = Reserved configuration pin, which drives out in user mode.
  107. PDn = Power Down pin. 
  108. @ = Special-purpose pin. 
  109. # = JTAG Boundary-Scan Testing/In-System Programming or Configuration Pin. The JTAG inputs TMS and TDI should be tied to VCC and TCK should be tied to GND when not in use.
  110. & = JTAG pin used for I/O. When used as user I/O, JTAG pins must be kept stable before and during configuration.  JTAG pin stability prevents accidental loading of JTAG instructions.
  111. Device-Specific Information:e:doucumentsprojectsmips_1080379086add8bit.rpt
  112. add8bit
  113. ** RESOURCE USAGE **
  114. Logic                Column       Row                                   
  115. Array                Interconnect Interconnect         Clears/     External  
  116. Block   Logic Cells  Driven       Driven       Clocks  Presets   Interconnect
  117. A20      8/ 8(100%)   2/ 8( 25%)   3/ 8( 37%)    0/2    0/2       9/22( 40%)   
  118. B13      8/ 8(100%)   1/ 8( 12%)   4/ 8( 50%)    0/2    0/2       9/22( 40%)   
  119. Embedded             Column       Row                                   
  120. Array     Embedded   Interconnect Interconnect         Read/      External  
  121. Block     Cells      Driven       Driven       Clocks  Write    Interconnect
  122. Total dedicated input pins used:                 6/6      (100%)
  123. Total I/O pins used:                            20/53     ( 37%)
  124. Total logic cells used:                         16/576    (  2%)
  125. Total embedded cells used:                       0/24     (  0%)
  126. Total EABs used:                                 0/3      (  0%)
  127. Average fan-in:                                 3.00/4    ( 75%)
  128. Total fan-in:                                  48/2304    (  2%)
  129. Total input pins required:                      17
  130. Total input I/O cell registers required:         0
  131. Total output pins required:                      9
  132. Total output I/O cell registers required:        0
  133. Total buried I/O cell registers required:        0
  134. Total bidirectional pins required:               0
  135. Total reserved pins required                     0
  136. Total logic cells required:                     16
  137. Total flipflops required:                        0
  138. Total packed registers required:                 0
  139. Total logic cells in carry chains:               0
  140. Total number of carry chains:                    0
  141. Total logic cells in cascade chains:             0
  142. Total number of cascade chains:                  0
  143. Total single-pin Clock Enables required:         0
  144. Total single-pin Output Enables required:        0
  145. Synthesized logic cells:                         0/ 576   (  0%)
  146. Logic Cell and Embedded Cell Counts
  147. Column:  01  02  03  04  05  06  07  08  09  10  11  12  EA  13  14  15  16  17  18  19  20  21  22  23  24  Total(LC/EC)
  148.  A:      0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   8   0   0   0   0      8/0  
  149.  B:      0   0   0   0   0   0   0   0   0   0   0   0   0   8   0   0   0   0   0   0   0   0   0   0   0      8/0  
  150.  C:      0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0      0/0  
  151. Total:   0   0   0   0   0   0   0   0   0   0   0   0   0   8   0   0   0   0   0   0   8   0   0   0   0     16/0  
  152. Device-Specific Information:e:doucumentsprojectsmips_1080379086add8bit.rpt
  153. add8bit
  154. ** INPUTS **
  155.                                                     Fan-In    Fan-Out
  156.  Pin     LC     EC   Row  Col  Primitive    Code      INP  FBK  OUT  FBK  Name
  157.    2      -     -    -    --      INPUT                0    0    0    2  A0
  158.    1      -     -    -    --      INPUT                0    0    0    2  A1
  159.   43      -     -    -    --      INPUT                0    0    0    2  A2
  160.   25      -     -    B    --      INPUT                0    0    0    2  A3
  161.   19      -     -    A    --      INPUT                0    0    0    2  A4
  162.   18      -     -    A    --      INPUT                0    0    0    2  A5
  163.   73      -     -    A    --      INPUT                0    0    0    2  A6
  164.   16      -     -    A    --      INPUT                0    0    0    2  A7
  165.   44      -     -    -    --      INPUT                0    0    0    2  B0
  166.   84      -     -    -    --      INPUT                0    0    0    2  B1
  167.   21      -     -    B    --      INPUT                0    0    0    2  B2
  168.   24      -     -    B    --      INPUT                0    0    0    2  B3
  169.   48      -     -    -    15      INPUT                0    0    0    2  B4
  170.   17      -     -    A    --      INPUT                0    0    0    2  B5
  171.   54      -     -    -    21      INPUT                0    0    0    2  B6
  172.   70      -     -    A    --      INPUT                0    0    0    2  B7
  173.   42      -     -    -    --      INPUT                0    0    0    2  CI
  174. Code:
  175. s = Synthesized pin or logic cell
  176. + = Synchronous flipflop
  177. / = Slow slew-rate output
  178. ! = NOT gate push-back
  179. r = Fitter-inserted logic cell
  180. @ = Uses single-pin Clock Enable
  181. & = Uses single-pin Output Enable
  182. Device-Specific Information:e:doucumentsprojectsmips_1080379086add8bit.rpt
  183. add8bit
  184. ** OUTPUTS **
  185.        Fed By Fed By                                Fan-In    Fan-Out
  186.  Pin     LC     EC   Row  Col  Primitive    Code      INP  FBK  OUT  FBK  Name
  187.   72      -     -    A    --     OUTPUT                0    1    0    0  CO
  188.   66      -     -    B    --     OUTPUT                0    1    0    0  S0
  189.   67      -     -    B    --     OUTPUT                0    1    0    0  S1
  190.   65      -     -    B    --     OUTPUT                0    1    0    0  S2
  191.   64      -     -    B    --     OUTPUT                0    1    0    0  S3
  192.   53      -     -    -    20     OUTPUT                0    1    0    0  S4
  193.   52      -     -    -    19     OUTPUT                0    1    0    0  S5
  194.   71      -     -    A    --     OUTPUT                0    1    0    0  S6
  195.   69      -     -    A    --     OUTPUT                0    1    0    0  S7
  196. Code:
  197. s = Synthesized pin or logic cell
  198. + = Synchronous flipflop
  199. / = Slow slew-rate output
  200. ! = NOT gate push-back
  201. r = Fitter-inserted logic cell
  202. @ = Uses single-pin Clock Enable
  203. & = Uses single-pin Output Enable
  204. Device-Specific Information:e:doucumentsprojectsmips_1080379086add8bit.rpt
  205. add8bit
  206. ** BURIED LOGIC **
  207.                                                     Fan-In    Fan-Out
  208.  IOC     LC     EC   Row  Col  Primitive    Code      INP  FBK  OUT  FBK  Name
  209.    -      3     -    B    13        OR2                3    0    1    0  |add1bit:5|S (|add1bit:5|:6)
  210.    -      4     -    B    13        OR2                3    0    0    2  |add1bit:5|CO (|add1bit:5|:11)
  211.    -      1     -    B    13        OR2                2    1    1    0  |add1bit:6|S (|add1bit:6|:6)
  212.    -      6     -    B    13        OR2                2    1    0    2  |add1bit:6|CO (|add1bit:6|:11)
  213.    -      5     -    B    13        OR2                2    1    1    0  |add1bit:7|S (|add1bit:7|:6)
  214.    -      8     -    B    13        OR2                2    1    0    2  |add1bit:7|CO (|add1bit:7|:11)
  215.    -      7     -    B    13        OR2                2    1    1    0  |add1bit:8|S (|add1bit:8|:6)
  216.    -      2     -    B    13        OR2                2    1    0    2  |add1bit:8|CO (|add1bit:8|:11)
  217.    -      1     -    A    20        OR2                2    1    1    0  |add1bit:9|S (|add1bit:9|:6)
  218.    -      5     -    A    20        OR2                2    1    0    2  |add1bit:9|CO (|add1bit:9|:11)
  219.    -      3     -    A    20        OR2                2    1    1    0  |add1bit:10|S (|add1bit:10|:6)
  220.    -      6     -    A    20        OR2                2    1    0    2  |add1bit:10|CO (|add1bit:10|:11)
  221.    -      4     -    A    20        OR2                2    1    1    0  |add1bit:11|S (|add1bit:11|:6)
  222.    -      8     -    A    20        OR2                2    1    0    2  |add1bit:11|CO (|add1bit:11|:11)
  223.    -      7     -    A    20        OR2                2    1    1    0  |add1bit:12|S (|add1bit:12|:6)
  224.    -      2     -    A    20        OR2                2    1    1    0  |add1bit:12|CO (|add1bit:12|:11)
  225. Code:
  226. s = Synthesized pin or logic cell
  227. + = Synchronous flipflop
  228. / = Slow slew-rate output
  229. ! = NOT gate push-back
  230. r = Fitter-inserted logic cell
  231. p = Packed register
  232. Device-Specific Information:e:doucumentsprojectsmips_1080379086add8bit.rpt
  233. add8bit
  234. ** FASTTRACK INTERCONNECT UTILIZATION **
  235. Row FastTrack Interconnect:
  236.           Global         Left Half-      Right Half-
  237.          FastTrack       FastTrack       FastTrack 
  238. Row     Interconnect    Interconnect    Interconnect    Input Pins     Output Pins     Bidir Pins
  239. A:       6/ 96(  6%)     0/ 48(  0%)     6/ 48( 12%)    6/16( 37%)      3/16( 18%)     0/16(  0%)
  240. B:       5/ 96(  5%)     0/ 48(  0%)     2/ 48(  4%)    3/16( 18%)      4/16( 25%)     0/16(  0%)
  241. C:       0/ 96(  0%)     0/ 48(  0%)     0/ 48(  0%)    0/16(  0%)      0/16(  0%)     0/16(  0%)
  242. Column FastTrack Interconnect:
  243.          FastTrack                                 
  244. Column  Interconnect    Input Pins     Output Pins     Bidir Pins
  245. 01:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  246. 02:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  247. 03:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  248. 04:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  249. 05:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  250. 06:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  251. 07:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  252. 08:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  253. 09:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  254. 10:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  255. 11:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  256. 12:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  257. 13:      1/24(  4%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  258. 14:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  259. 15:      1/24(  4%)     1/4( 25%)      0/4(  0%)       0/4(  0%)
  260. 16:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  261. 17:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  262. 18:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  263. 19:      1/24(  4%)     0/4(  0%)      1/4( 25%)       0/4(  0%)
  264. 20:      1/24(  4%)     0/4(  0%)      1/4( 25%)       0/4(  0%)
  265. 21:      1/24(  4%)     1/4( 25%)      0/4(  0%)       0/4(  0%)
  266. 22:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  267. 23:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  268. 24:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  269. EA:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
  270. Device-Specific Information:e:doucumentsprojectsmips_1080379086add8bit.rpt
  271. add8bit
  272. ** EQUATIONS **
  273. A0       : INPUT;
  274. A1       : INPUT;
  275. A2       : INPUT;
  276. A3       : INPUT;
  277. A4       : INPUT;
  278. A5       : INPUT;
  279. A6       : INPUT;
  280. A7       : INPUT;
  281. B0       : INPUT;
  282. B1       : INPUT;
  283. B2       : INPUT;
  284. B3       : INPUT;
  285. B4       : INPUT;
  286. B5       : INPUT;
  287. B6       : INPUT;
  288. B7       : INPUT;
  289. CI       : INPUT;
  290. -- Node name is 'CO' 
  291. -- Equation name is 'CO', type is output 
  292. CO       =  _LC2_A20;
  293. -- Node name is 'S0' 
  294. -- Equation name is 'S0', type is output 
  295. S0       =  _LC3_B13;
  296. -- Node name is 'S1' 
  297. -- Equation name is 'S1', type is output 
  298. S1       =  _LC1_B13;
  299. -- Node name is 'S2' 
  300. -- Equation name is 'S2', type is output 
  301. S2       =  _LC5_B13;
  302. -- Node name is 'S3' 
  303. -- Equation name is 'S3', type is output 
  304. S3       =  _LC7_B13;
  305. -- Node name is 'S4' 
  306. -- Equation name is 'S4', type is output 
  307. S4       =  _LC1_A20;
  308. -- Node name is 'S5' 
  309. -- Equation name is 'S5', type is output 
  310. S5       =  _LC3_A20;
  311. -- Node name is 'S6' 
  312. -- Equation name is 'S6', type is output 
  313. S6       =  _LC4_A20;
  314. -- Node name is 'S7' 
  315. -- Equation name is 'S7', type is output 
  316. S7       =  _LC7_A20;
  317. -- Node name is '|add1bit:5|:11' = '|add1bit:5|CO' 
  318. -- Equation name is '_LC4_B13', type is buried 
  319. _LC4_B13 = LCELL( _EQ001);
  320.   _EQ001 =  A0 &  B0
  321.          #  A0 &  CI
  322.          #  B0 &  CI;
  323. -- Node name is '|add1bit:5|:6' = '|add1bit:5|S' 
  324. -- Equation name is '_LC3_B13', type is buried 
  325. _LC3_B13 = LCELL( _EQ002);
  326.   _EQ002 =  A0 &  B0 &  CI
  327.          #  A0 & !B0 & !CI
  328.          # !A0 &  B0 & !CI
  329.          # !A0 & !B0 &  CI;
  330. -- Node name is '|add1bit:6|:11' = '|add1bit:6|CO' 
  331. -- Equation name is '_LC6_B13', type is buried 
  332. _LC6_B13 = LCELL( _EQ003);
  333.   _EQ003 =  A1 &  _LC4_B13
  334.          #  B1 &  _LC4_B13
  335.          #  A1 &  B1;
  336. -- Node name is '|add1bit:6|:6' = '|add1bit:6|S' 
  337. -- Equation name is '_LC1_B13', type is buried 
  338. _LC1_B13 = LCELL( _EQ004);
  339.   _EQ004 =  A1 &  B1 &  _LC4_B13
  340.          # !A1 & !B1 &  _LC4_B13
  341.          #  A1 & !B1 & !_LC4_B13
  342.          # !A1 &  B1 & !_LC4_B13;
  343. -- Node name is '|add1bit:7|:11' = '|add1bit:7|CO' 
  344. -- Equation name is '_LC8_B13', type is buried 
  345. _LC8_B13 = LCELL( _EQ005);
  346.   _EQ005 =  B2 &  _LC6_B13
  347.          #  A2 &  _LC6_B13
  348.          #  A2 &  B2;
  349. -- Node name is '|add1bit:7|:6' = '|add1bit:7|S' 
  350. -- Equation name is '_LC5_B13', type is buried 
  351. _LC5_B13 = LCELL( _EQ006);
  352.   _EQ006 =  A2 &  B2 &  _LC6_B13
  353.          # !A2 & !B2 &  _LC6_B13
  354.          # !A2 &  B2 & !_LC6_B13
  355.          #  A2 & !B2 & !_LC6_B13;
  356. -- Node name is '|add1bit:8|:11' = '|add1bit:8|CO' 
  357. -- Equation name is '_LC2_B13', type is buried 
  358. _LC2_B13 = LCELL( _EQ007);
  359.   _EQ007 =  B3 &  _LC8_B13
  360.          #  A3 &  _LC8_B13
  361.          #  A3 &  B3;
  362. -- Node name is '|add1bit:8|:6' = '|add1bit:8|S' 
  363. -- Equation name is '_LC7_B13', type is buried 
  364. _LC7_B13 = LCELL( _EQ008);
  365.   _EQ008 =  A3 &  B3 &  _LC8_B13
  366.          # !A3 & !B3 &  _LC8_B13
  367.          # !A3 &  B3 & !_LC8_B13
  368.          #  A3 & !B3 & !_LC8_B13;
  369. -- Node name is '|add1bit:9|:11' = '|add1bit:9|CO' 
  370. -- Equation name is '_LC5_A20', type is buried 
  371. _LC5_A20 = LCELL( _EQ009);
  372.   _EQ009 =  B4 &  _LC2_B13
  373.          #  A4 &  _LC2_B13
  374.          #  A4 &  B4;
  375. -- Node name is '|add1bit:9|:6' = '|add1bit:9|S' 
  376. -- Equation name is '_LC1_A20', type is buried 
  377. _LC1_A20 = LCELL( _EQ010);
  378.   _EQ010 =  A4 &  B4 &  _LC2_B13
  379.          # !A4 & !B4 &  _LC2_B13
  380.          # !A4 &  B4 & !_LC2_B13
  381.          #  A4 & !B4 & !_LC2_B13;
  382. -- Node name is '|add1bit:10|:11' = '|add1bit:10|CO' 
  383. -- Equation name is '_LC6_A20', type is buried 
  384. _LC6_A20 = LCELL( _EQ011);
  385.   _EQ011 =  B5 &  _LC5_A20
  386.          #  A5 &  _LC5_A20
  387.          #  A5 &  B5;
  388. -- Node name is '|add1bit:10|:6' = '|add1bit:10|S' 
  389. -- Equation name is '_LC3_A20', type is buried 
  390. _LC3_A20 = LCELL( _EQ012);
  391.   _EQ012 =  A5 &  B5 &  _LC5_A20
  392.          # !A5 & !B5 &  _LC5_A20
  393.          # !A5 &  B5 & !_LC5_A20
  394.          #  A5 & !B5 & !_LC5_A20;
  395. -- Node name is '|add1bit:11|:11' = '|add1bit:11|CO' 
  396. -- Equation name is '_LC8_A20', type is buried 
  397. _LC8_A20 = LCELL( _EQ013);
  398.   _EQ013 =  B6 &  _LC6_A20
  399.          #  A6 &  _LC6_A20
  400.          #  A6 &  B6;
  401. -- Node name is '|add1bit:11|:6' = '|add1bit:11|S' 
  402. -- Equation name is '_LC4_A20', type is buried 
  403. _LC4_A20 = LCELL( _EQ014);
  404.   _EQ014 =  A6 &  B6 &  _LC6_A20
  405.          # !A6 & !B6 &  _LC6_A20
  406.          # !A6 &  B6 & !_LC6_A20
  407.          #  A6 & !B6 & !_LC6_A20;
  408. -- Node name is '|add1bit:12|:11' = '|add1bit:12|CO' 
  409. -- Equation name is '_LC2_A20', type is buried 
  410. _LC2_A20 = LCELL( _EQ015);
  411.   _EQ015 =  B7 &  _LC8_A20
  412.          #  A7 &  _LC8_A20
  413.          #  A7 &  B7;
  414. -- Node name is '|add1bit:12|:6' = '|add1bit:12|S' 
  415. -- Equation name is '_LC7_A20', type is buried 
  416. _LC7_A20 = LCELL( _EQ016);
  417.   _EQ016 =  A7 &  B7 &  _LC8_A20
  418.          # !A7 & !B7 &  _LC8_A20
  419.          # !A7 &  B7 & !_LC8_A20
  420.          #  A7 & !B7 & !_LC8_A20;
  421. Project Information         e:doucumentsprojectsmips_1080379086add8bit.rpt
  422. ** COMPILATION SETTINGS & TIMES **
  423. Processing Menu Commands
  424. ------------------------
  425. Design Doctor                             = off
  426. Logic Synthesis:
  427.    Synthesis Type Used                    = Multi-Level
  428.    Default Synthesis Style                = NORMAL
  429.       Logic option settings in 'NORMAL' style for 'FLEX10K' family
  430.       CARRY_CHAIN                         = ignore
  431.       CARRY_CHAIN_LENGTH                  = 32
  432.       CASCADE_CHAIN                       = ignore
  433.       CASCADE_CHAIN_LENGTH                = 2
  434.       DECOMPOSE_GATES                     = on
  435.       DUPLICATE_LOGIC_EXTRACTION          = on
  436.       MINIMIZATION                        = full
  437.       MULTI_LEVEL_FACTORING               = on
  438.       NOT_GATE_PUSH_BACK                  = on
  439.       REDUCE_LOGIC                        = on
  440.       REFACTORIZATION                     = on
  441.       REGISTER_OPTIMIZATION               = on
  442.       RESYNTHESIZE_NETWORK                = on
  443.       SLOW_SLEW_RATE                      = off
  444.       SUBFACTOR_EXTRACTION                = on
  445.       IGNORE_SOFT_BUFFERS                 = on
  446.       USE_LPM_FOR_AHDL_OPERATORS          = off
  447.    Other logic synthesis settings:
  448.       Automatic Global Clock              = on
  449.       Automatic Global Clear              = on
  450.       Automatic Global Preset             = on
  451.       Automatic Global Output Enable      = on
  452.       Automatic Fast I/O                  = off
  453.       Automatic Register Packing          = off
  454.       Automatic Open-Drain Pins           = on
  455.       Automatic Implement in EAB          = off
  456.       Optimize                            = 5
  457. Default Timing Specifications: None
  458. Cut All Bidir Feedback Timing Paths       = on
  459. Cut All Clear & Preset Timing Paths       = on
  460. Ignore Timing Assignments                 = on
  461. Functional SNF Extractor                  = off
  462. Linked SNF Extractor                      = off
  463. Timing SNF Extractor                      = on
  464. Optimize Timing SNF                       = off
  465. Generate AHDL TDO File                    = off
  466. Fitter Settings                           = NORMAL
  467. Use Quartus Fitter                        = on
  468. Smart Recompile                           = off
  469. Total Recompile                           = off
  470. Interfaces Menu Commands
  471. ------------------------
  472. EDIF Netlist Writer                       = off
  473. Verilog Netlist Writer                    = off
  474. VHDL Netlist Writer                       = off
  475. Compilation Times
  476. -----------------
  477.    Compiler Netlist Extractor             00:00:00
  478.    Database Builder                       00:00:00
  479.    Logic Synthesizer                      00:00:00
  480.    Partitioner                            00:00:00
  481.    Fitter                                 00:00:01
  482.    Timing SNF Extractor                   00:00:00
  483.    Assembler                              00:00:00
  484.    --------------------------             --------
  485.    Total Time                             00:00:01
  486. Memory Allocated
  487. -----------------
  488. Peak memory allocated during compilation  = 10,873K