8253down.tan.summary
上传用户:xuqufe
上传日期:2022-08-10
资源大小:2378k
文件大小:5k
源码类别:

VHDL/FPGA/Verilog

开发平台:

VHDL

  1. --------------------------------------------------------------------------------------
  2. Timing Analyzer Summary
  3. --------------------------------------------------------------------------------------
  4. Type           : Worst-case tsu
  5. Slack          : N/A
  6. Required Time  : None
  7. Actual Time    : 8.637 ns
  8. From           : RE
  9. To             : I8253f:inst|cnt0[10]~_emulated
  10. From Clock     : --
  11. To Clock       : clk0
  12. Failed Paths   : 0
  13. Type           : Worst-case tco
  14. Slack          : N/A
  15. Required Time  : None
  16. Actual Time    : 33.246 ns
  17. From           : I8253f:inst|buffer[5]
  18. To             : HEX2[0]
  19. From Clock     : A1
  20. To Clock       : --
  21. Failed Paths   : 0
  22. Type           : Worst-case tpd
  23. Slack          : N/A
  24. Required Time  : None
  25. Actual Time    : 14.666 ns
  26. From           : RE
  27. To             : HEX2[0]
  28. From Clock     : --
  29. To Clock       : --
  30. Failed Paths   : 0
  31. Type           : Worst-case th
  32. Slack          : N/A
  33. Required Time  : None
  34. Actual Time    : 12.441 ns
  35. From           : GATE0
  36. To             : I8253f:inst|buffer[13]
  37. From Clock     : --
  38. To Clock       : A1
  39. Failed Paths   : 0
  40. Type           : Clock Setup: 'RE'
  41. Slack          : N/A
  42. Required Time  : None
  43. Actual Time    : 24.59 MHz ( period = 40.672 ns )
  44. From           : I8253f:inst|buffer[5]
  45. To             : I8253f:inst|lock[15]
  46. From Clock     : RE
  47. To Clock       : RE
  48. Failed Paths   : 0
  49. Type           : Clock Setup: 'WR'
  50. Slack          : N/A
  51. Required Time  : None
  52. Actual Time    : 24.59 MHz ( period = 40.672 ns )
  53. From           : I8253f:inst|buffer[5]
  54. To             : I8253f:inst|lock[15]
  55. From Clock     : WR
  56. To Clock       : WR
  57. Failed Paths   : 0
  58. Type           : Clock Setup: 'CS'
  59. Slack          : N/A
  60. Required Time  : None
  61. Actual Time    : 24.59 MHz ( period = 40.672 ns )
  62. From           : I8253f:inst|buffer[5]
  63. To             : I8253f:inst|lock[15]
  64. From Clock     : CS
  65. To Clock       : CS
  66. Failed Paths   : 0
  67. Type           : Clock Setup: 'A1'
  68. Slack          : N/A
  69. Required Time  : None
  70. Actual Time    : 24.59 MHz ( period = 40.672 ns )
  71. From           : I8253f:inst|buffer[5]
  72. To             : I8253f:inst|lock[15]
  73. From Clock     : A1
  74. To Clock       : A1
  75. Failed Paths   : 0
  76. Type           : Clock Setup: 'A0'
  77. Slack          : N/A
  78. Required Time  : None
  79. Actual Time    : 24.59 MHz ( period = 40.672 ns )
  80. From           : I8253f:inst|buffer[5]
  81. To             : I8253f:inst|lock[15]
  82. From Clock     : A0
  83. To Clock       : A0
  84. Failed Paths   : 0
  85. Type           : Clock Setup: 'clk0'
  86. Slack          : N/A
  87. Required Time  : None
  88. Actual Time    : 48.47 MHz ( period = 20.631 ns )
  89. From           : I8253f:inst|buffer[5]
  90. To             : I8253f:inst|cnt0[10]~_emulated
  91. From Clock     : clk0
  92. To Clock       : clk0
  93. Failed Paths   : 0
  94. Type           : Clock Setup: 'GATE0'
  95. Slack          : N/A
  96. Required Time  : None
  97. Actual Time    : Restricted to 420.17 MHz ( period = 2.380 ns )
  98. From           : I8253f:inst|edge0
  99. To             : I8253f:inst|edge0
  100. From Clock     : GATE0
  101. To Clock       : GATE0
  102. Failed Paths   : 0
  103. Type           : Clock Hold: 'A1'
  104. Slack          : Not operational: Clock Skew > Data Delay
  105. Required Time  : None
  106. Actual Time    : N/A
  107. From           : I8253f:inst|set0[10]
  108. To             : I8253f:inst|cnt0[10]~latch
  109. From Clock     : A1
  110. To Clock       : A1
  111. Failed Paths   : 738
  112. Type           : Clock Hold: 'A0'
  113. Slack          : Not operational: Clock Skew > Data Delay
  114. Required Time  : None
  115. Actual Time    : N/A
  116. From           : I8253f:inst|set0[10]
  117. To             : I8253f:inst|cnt0[10]~latch
  118. From Clock     : A0
  119. To Clock       : A0
  120. Failed Paths   : 733
  121. Type           : Clock Hold: 'CS'
  122. Slack          : Not operational: Clock Skew > Data Delay
  123. Required Time  : None
  124. Actual Time    : N/A
  125. From           : I8253f:inst|set0[10]
  126. To             : I8253f:inst|cnt0[10]~latch
  127. From Clock     : CS
  128. To Clock       : CS
  129. Failed Paths   : 719
  130. Type           : Clock Hold: 'WR'
  131. Slack          : Not operational: Clock Skew > Data Delay
  132. Required Time  : None
  133. Actual Time    : N/A
  134. From           : I8253f:inst|set0[10]
  135. To             : I8253f:inst|cnt0[10]~latch
  136. From Clock     : WR
  137. To Clock       : WR
  138. Failed Paths   : 719
  139. Type           : Clock Hold: 'RE'
  140. Slack          : Not operational: Clock Skew > Data Delay
  141. Required Time  : None
  142. Actual Time    : N/A
  143. From           : I8253f:inst|set0[10]
  144. To             : I8253f:inst|cnt0[10]~latch
  145. From Clock     : RE
  146. To Clock       : RE
  147. Failed Paths   : 719
  148. Type           : Clock Hold: 'clk0'
  149. Slack          : Not operational: Clock Skew > Data Delay
  150. Required Time  : None
  151. Actual Time    : N/A
  152. From           : I8253f:inst|cnt0[12]~_emulated
  153. To             : I8253f:inst|buffer[12]
  154. From Clock     : clk0
  155. To Clock       : clk0
  156. Failed Paths   : 17
  157. Type           : Total number of failed paths
  158. Slack          : 
  159. Required Time  : 
  160. Actual Time    : 
  161. From           : 
  162. To             : 
  163. From Clock     : 
  164. To Clock       : 
  165. Failed Paths   : 3645
  166. --------------------------------------------------------------------------------------