8253down.hier_info
上传用户:xuqufe
上传日期:2022-08-10
资源大小:2378k
文件大小:10k
源码类别:

VHDL/FPGA/Verilog

开发平台:

VHDL

  1. |8253down
  2. CLK <= clkout[0].DB_MAX_OUTPUT_PORT_TYPE
  3. GATE0 => I8253f:inst.gate0
  4. CS => I8253f:inst.CS
  5. RE => I8253f:inst.RD
  6. WR => I8253f:inst.WR
  7. A1 => I8253f:inst.A1
  8. A0 => I8253f:inst.A0
  9. clk0 => I8253f:inst.clk0
  10. DATAIN[0] => I8253f:inst.datain[0]
  11. DATAIN[1] => I8253f:inst.datain[1]
  12. DATAIN[2] => I8253f:inst.datain[2]
  13. DATAIN[3] => I8253f:inst.datain[3]
  14. DATAIN[4] => I8253f:inst.datain[4]
  15. DATAIN[5] => I8253f:inst.datain[5]
  16. DATAIN[6] => I8253f:inst.datain[6]
  17. DATAIN[7] => I8253f:inst.datain[7]
  18. cntout[0] <= cnt0[0].DB_MAX_OUTPUT_PORT_TYPE
  19. cntout[1] <= cnt0[1].DB_MAX_OUTPUT_PORT_TYPE
  20. cntout[2] <= cnt0[2].DB_MAX_OUTPUT_PORT_TYPE
  21. cntout[3] <= cnt0[3].DB_MAX_OUTPUT_PORT_TYPE
  22. cntout[4] <= cnt0[4].DB_MAX_OUTPUT_PORT_TYPE
  23. cntout[5] <= cnt0[5].DB_MAX_OUTPUT_PORT_TYPE
  24. cntout[6] <= cnt0[6].DB_MAX_OUTPUT_PORT_TYPE
  25. cntout[7] <= cnt0[7].DB_MAX_OUTPUT_PORT_TYPE
  26. cntout[8] <= cnt0[8].DB_MAX_OUTPUT_PORT_TYPE
  27. cntout[9] <= cnt0[9].DB_MAX_OUTPUT_PORT_TYPE
  28. cntout[10] <= cnt0[10].DB_MAX_OUTPUT_PORT_TYPE
  29. cntout[11] <= cnt0[11].DB_MAX_OUTPUT_PORT_TYPE
  30. cntout[12] <= cnt0[12].DB_MAX_OUTPUT_PORT_TYPE
  31. cntout[13] <= cnt0[13].DB_MAX_OUTPUT_PORT_TYPE
  32. cntout[14] <= cnt0[14].DB_MAX_OUTPUT_PORT_TYPE
  33. cntout[15] <= cnt0[15].DB_MAX_OUTPUT_PORT_TYPE
  34. DATAOUT[0] <= I8253f:inst.dataout[0]
  35. DATAOUT[1] <= I8253f:inst.dataout[1]
  36. DATAOUT[2] <= I8253f:inst.dataout[2]
  37. DATAOUT[3] <= I8253f:inst.dataout[3]
  38. DATAOUT[4] <= I8253f:inst.dataout[4]
  39. DATAOUT[5] <= I8253f:inst.dataout[5]
  40. DATAOUT[6] <= I8253f:inst.dataout[6]
  41. DATAOUT[7] <= I8253f:inst.dataout[7]
  42. HEX0[0] <= segout:inst10.out[0]
  43. HEX0[1] <= segout:inst10.out[1]
  44. HEX0[2] <= segout:inst10.out[2]
  45. HEX0[3] <= segout:inst10.out[3]
  46. HEX0[4] <= segout:inst10.out[4]
  47. HEX0[5] <= segout:inst10.out[5]
  48. HEX0[6] <= segout:inst10.out[6]
  49. HEX1[0] <= segout:inst12.out[0]
  50. HEX1[1] <= segout:inst12.out[1]
  51. HEX1[2] <= segout:inst12.out[2]
  52. HEX1[3] <= segout:inst12.out[3]
  53. HEX1[4] <= segout:inst12.out[4]
  54. HEX1[5] <= segout:inst12.out[5]
  55. HEX1[6] <= segout:inst12.out[6]
  56. HEX2[0] <= segout:inst11.out[0]
  57. HEX2[1] <= segout:inst11.out[1]
  58. HEX2[2] <= segout:inst11.out[2]
  59. HEX2[3] <= segout:inst11.out[3]
  60. HEX2[4] <= segout:inst11.out[4]
  61. HEX2[5] <= segout:inst11.out[5]
  62. HEX2[6] <= segout:inst11.out[6]
  63. HEX3[0] <= segout:inst13.out[0]
  64. HEX3[1] <= segout:inst13.out[1]
  65. HEX3[2] <= segout:inst13.out[2]
  66. HEX3[3] <= segout:inst13.out[3]
  67. HEX3[4] <= segout:inst13.out[4]
  68. HEX3[5] <= segout:inst13.out[5]
  69. HEX3[6] <= segout:inst13.out[6]
  70. |8253down|I8253f:inst
  71. datain[0] => cmd[0].DATAIN
  72. datain[0] => Mux80.IN2
  73. datain[0] => Mux80.IN3
  74. datain[0] => Mux71.IN2
  75. datain[0] => Mux71.IN3
  76. datain[0] => Mux62.IN2
  77. datain[0] => Mux62.IN3
  78. datain[0] => Mux53.IN2
  79. datain[0] => Mux53.IN3
  80. datain[0] => Mux44.IN2
  81. datain[0] => Mux44.IN3
  82. datain[0] => Mux7.IN2
  83. datain[0] => Mux7.IN3
  84. datain[1] => cmd[1].DATAIN
  85. datain[1] => Mux81.IN2
  86. datain[1] => Mux81.IN3
  87. datain[1] => Mux73.IN2
  88. datain[1] => Mux73.IN3
  89. datain[1] => Mux63.IN2
  90. datain[1] => Mux63.IN3
  91. datain[1] => Mux55.IN2
  92. datain[1] => Mux55.IN3
  93. datain[1] => Mux45.IN2
  94. datain[1] => Mux45.IN3
  95. datain[1] => Mux6.IN2
  96. datain[1] => Mux6.IN3
  97. datain[2] => cmd[2].DATAIN
  98. datain[2] => Mux82.IN2
  99. datain[2] => Mux82.IN3
  100. datain[2] => Mux74.IN2
  101. datain[2] => Mux74.IN3
  102. datain[2] => Mux64.IN2
  103. datain[2] => Mux64.IN3
  104. datain[2] => Mux56.IN2
  105. datain[2] => Mux56.IN3
  106. datain[2] => Mux46.IN2
  107. datain[2] => Mux46.IN3
  108. datain[2] => Mux5.IN2
  109. datain[2] => Mux5.IN3
  110. datain[3] => cmd[3].DATAIN
  111. datain[3] => Mux83.IN2
  112. datain[3] => Mux83.IN3
  113. datain[3] => Mux75.IN2
  114. datain[3] => Mux75.IN3
  115. datain[3] => Mux65.IN2
  116. datain[3] => Mux65.IN3
  117. datain[3] => Mux57.IN2
  118. datain[3] => Mux57.IN3
  119. datain[3] => Mux47.IN2
  120. datain[3] => Mux47.IN3
  121. datain[3] => Mux4.IN2
  122. datain[3] => Mux4.IN3
  123. datain[4] => cmd[4].DATAIN
  124. datain[4] => Mux84.IN2
  125. datain[4] => Mux84.IN3
  126. datain[4] => Mux76.IN2
  127. datain[4] => Mux76.IN3
  128. datain[4] => Mux66.IN2
  129. datain[4] => Mux66.IN3
  130. datain[4] => Mux58.IN2
  131. datain[4] => Mux58.IN3
  132. datain[4] => Mux48.IN2
  133. datain[4] => Mux48.IN3
  134. datain[4] => Mux3.IN2
  135. datain[4] => Mux3.IN3
  136. datain[5] => cmd[5].DATAIN
  137. datain[5] => Mux85.IN2
  138. datain[5] => Mux85.IN3
  139. datain[5] => Mux77.IN2
  140. datain[5] => Mux77.IN3
  141. datain[5] => Mux67.IN2
  142. datain[5] => Mux67.IN3
  143. datain[5] => Mux59.IN2
  144. datain[5] => Mux59.IN3
  145. datain[5] => Mux49.IN2
  146. datain[5] => Mux49.IN3
  147. datain[5] => Mux2.IN2
  148. datain[5] => Mux2.IN3
  149. datain[6] => cmd[6].DATAIN
  150. datain[6] => Mux86.IN2
  151. datain[6] => Mux86.IN3
  152. datain[6] => Mux78.IN2
  153. datain[6] => Mux78.IN3
  154. datain[6] => Mux68.IN2
  155. datain[6] => Mux68.IN3
  156. datain[6] => Mux60.IN2
  157. datain[6] => Mux60.IN3
  158. datain[6] => Mux50.IN2
  159. datain[6] => Mux50.IN3
  160. datain[6] => Mux0.IN2
  161. datain[6] => Mux0.IN3
  162. datain[7] => cmd[7].DATAIN
  163. datain[7] => Mux87.IN2
  164. datain[7] => Mux87.IN3
  165. datain[7] => Mux79.IN2
  166. datain[7] => Mux79.IN3
  167. datain[7] => Mux69.IN2
  168. datain[7] => Mux69.IN3
  169. datain[7] => Mux61.IN2
  170. datain[7] => Mux61.IN3
  171. datain[7] => Mux51.IN2
  172. datain[7] => Mux51.IN3
  173. datain[7] => Mux43.IN2
  174. datain[7] => Mux43.IN3
  175. dataout[0] <= dataout[0]$latch.DB_MAX_OUTPUT_PORT_TYPE
  176. dataout[1] <= dataout[1]$latch.DB_MAX_OUTPUT_PORT_TYPE
  177. dataout[2] <= dataout[2]$latch.DB_MAX_OUTPUT_PORT_TYPE
  178. dataout[3] <= dataout[3]$latch.DB_MAX_OUTPUT_PORT_TYPE
  179. dataout[4] <= dataout[4]$latch.DB_MAX_OUTPUT_PORT_TYPE
  180. dataout[5] <= dataout[5]$latch.DB_MAX_OUTPUT_PORT_TYPE
  181. dataout[6] <= dataout[6]$latch.DB_MAX_OUTPUT_PORT_TYPE
  182. dataout[7] <= dataout[7]$latch.DB_MAX_OUTPUT_PORT_TYPE
  183. gate0 => edge0.CLK
  184. gate0 => edge0a.IN0
  185. gate0 => all_gate0~7.IN1
  186. gate0 => all_gate0~5.IN0
  187. gate0 => all_gate0~3.IN0
  188. gate0 => all_set0~3.IN0
  189. gate0 => all_set0~6.IN1
  190. gate0 => start0~0.IN0
  191. gate1 => edge1.CLK
  192. gate1 => edge1a.IN0
  193. gate1 => all_gate1~7.IN1
  194. gate1 => all_gate1~5.IN0
  195. gate1 => start1~0.IN1
  196. gate2 => edge2.CLK
  197. gate2 => edge2a.IN0
  198. gate2 => all_gate2~8.IN1
  199. gate2 => all_gate2~6.IN0
  200. gate2 => all_gate2~3.IN1
  201. gate2 => start2~0.IN1
  202. reset => all_set2.IN0
  203. reset => all_set1.IN1
  204. reset => all_set0.IN0
  205. CS => Decoder0.IN0
  206. RD => Decoder0.IN1
  207. WR => Decoder0.IN2
  208. A1 => Decoder0.IN3
  209. A0 => Decoder0.IN4
  210. clk0 => cnt0[15]~reg0.CLK
  211. clk0 => cnt0[14]~reg0.CLK
  212. clk0 => cnt0[13]~reg0.CLK
  213. clk0 => cnt0[12]~reg0.CLK
  214. clk0 => cnt0[11]~reg0.CLK
  215. clk0 => cnt0[10]~reg0.CLK
  216. clk0 => cnt0[9]~reg0.CLK
  217. clk0 => cnt0[8]~reg0.CLK
  218. clk0 => cnt0[7]~reg0.CLK
  219. clk0 => cnt0[6]~reg0.CLK
  220. clk0 => cnt0[5]~reg0.CLK
  221. clk0 => cnt0[4]~reg0.CLK
  222. clk0 => cnt0[3]~reg0.CLK
  223. clk0 => cnt0[2]~reg0.CLK
  224. clk0 => cnt0[1]~reg0.CLK
  225. clk0 => cnt0[0]~reg0.CLK
  226. clk1 => cnt1[15].CLK
  227. clk1 => cnt1[14].CLK
  228. clk1 => cnt1[13].CLK
  229. clk1 => cnt1[12].CLK
  230. clk1 => cnt1[11].CLK
  231. clk1 => cnt1[10].CLK
  232. clk1 => cnt1[9].CLK
  233. clk1 => cnt1[8].CLK
  234. clk1 => cnt1[7].CLK
  235. clk1 => cnt1[6].CLK
  236. clk1 => cnt1[5].CLK
  237. clk1 => cnt1[4].CLK
  238. clk1 => cnt1[3].CLK
  239. clk1 => cnt1[2].CLK
  240. clk1 => cnt1[1].CLK
  241. clk1 => cnt1[0].CLK
  242. clk2 => cnt2[15].CLK
  243. clk2 => cnt2[14].CLK
  244. clk2 => cnt2[13].CLK
  245. clk2 => cnt2[12].CLK
  246. clk2 => cnt2[11].CLK
  247. clk2 => cnt2[10].CLK
  248. clk2 => cnt2[9].CLK
  249. clk2 => cnt2[8].CLK
  250. clk2 => cnt2[7].CLK
  251. clk2 => cnt2[6].CLK
  252. clk2 => cnt2[5].CLK
  253. clk2 => cnt2[4].CLK
  254. clk2 => cnt2[3].CLK
  255. clk2 => cnt2[2].CLK
  256. clk2 => cnt2[1].CLK
  257. clk2 => cnt2[0].CLK
  258. clk_out[0] <= clk_out[0]$latch.DB_MAX_OUTPUT_PORT_TYPE
  259. clk_out[1] <= clk_out[1]$latch.DB_MAX_OUTPUT_PORT_TYPE
  260. clk_out[2] <= clk_out[2]$latch.DB_MAX_OUTPUT_PORT_TYPE
  261. cnt0[0] <= cnt0[0]~reg0.DB_MAX_OUTPUT_PORT_TYPE
  262. cnt0[1] <= cnt0[1]~reg0.DB_MAX_OUTPUT_PORT_TYPE
  263. cnt0[2] <= cnt0[2]~reg0.DB_MAX_OUTPUT_PORT_TYPE
  264. cnt0[3] <= cnt0[3]~reg0.DB_MAX_OUTPUT_PORT_TYPE
  265. cnt0[4] <= cnt0[4]~reg0.DB_MAX_OUTPUT_PORT_TYPE
  266. cnt0[5] <= cnt0[5]~reg0.DB_MAX_OUTPUT_PORT_TYPE
  267. cnt0[6] <= cnt0[6]~reg0.DB_MAX_OUTPUT_PORT_TYPE
  268. cnt0[7] <= cnt0[7]~reg0.DB_MAX_OUTPUT_PORT_TYPE
  269. cnt0[8] <= cnt0[8]~reg0.DB_MAX_OUTPUT_PORT_TYPE
  270. cnt0[9] <= cnt0[9]~reg0.DB_MAX_OUTPUT_PORT_TYPE
  271. cnt0[10] <= cnt0[10]~reg0.DB_MAX_OUTPUT_PORT_TYPE
  272. cnt0[11] <= cnt0[11]~reg0.DB_MAX_OUTPUT_PORT_TYPE
  273. cnt0[12] <= cnt0[12]~reg0.DB_MAX_OUTPUT_PORT_TYPE
  274. cnt0[13] <= cnt0[13]~reg0.DB_MAX_OUTPUT_PORT_TYPE
  275. cnt0[14] <= cnt0[14]~reg0.DB_MAX_OUTPUT_PORT_TYPE
  276. cnt0[15] <= cnt0[15]~reg0.DB_MAX_OUTPUT_PORT_TYPE
  277. en <= en~1.DB_MAX_OUTPUT_PORT_TYPE
  278. |8253down|segout:inst10
  279. in[0] => Decoder0.IN3
  280. in[1] => Decoder0.IN2
  281. in[2] => Decoder0.IN1
  282. in[3] => Decoder0.IN0
  283. out[0] <= WideOr6.DB_MAX_OUTPUT_PORT_TYPE
  284. out[1] <= WideOr5.DB_MAX_OUTPUT_PORT_TYPE
  285. out[2] <= WideOr4.DB_MAX_OUTPUT_PORT_TYPE
  286. out[3] <= WideOr3.DB_MAX_OUTPUT_PORT_TYPE
  287. out[4] <= WideOr2.DB_MAX_OUTPUT_PORT_TYPE
  288. out[5] <= WideOr1.DB_MAX_OUTPUT_PORT_TYPE
  289. out[6] <= WideOr0.DB_MAX_OUTPUT_PORT_TYPE
  290. |8253down|segout:inst12
  291. in[0] => Decoder0.IN3
  292. in[1] => Decoder0.IN2
  293. in[2] => Decoder0.IN1
  294. in[3] => Decoder0.IN0
  295. out[0] <= WideOr6.DB_MAX_OUTPUT_PORT_TYPE
  296. out[1] <= WideOr5.DB_MAX_OUTPUT_PORT_TYPE
  297. out[2] <= WideOr4.DB_MAX_OUTPUT_PORT_TYPE
  298. out[3] <= WideOr3.DB_MAX_OUTPUT_PORT_TYPE
  299. out[4] <= WideOr2.DB_MAX_OUTPUT_PORT_TYPE
  300. out[5] <= WideOr1.DB_MAX_OUTPUT_PORT_TYPE
  301. out[6] <= WideOr0.DB_MAX_OUTPUT_PORT_TYPE
  302. |8253down|segout:inst11
  303. in[0] => Decoder0.IN3
  304. in[1] => Decoder0.IN2
  305. in[2] => Decoder0.IN1
  306. in[3] => Decoder0.IN0
  307. out[0] <= WideOr6.DB_MAX_OUTPUT_PORT_TYPE
  308. out[1] <= WideOr5.DB_MAX_OUTPUT_PORT_TYPE
  309. out[2] <= WideOr4.DB_MAX_OUTPUT_PORT_TYPE
  310. out[3] <= WideOr3.DB_MAX_OUTPUT_PORT_TYPE
  311. out[4] <= WideOr2.DB_MAX_OUTPUT_PORT_TYPE
  312. out[5] <= WideOr1.DB_MAX_OUTPUT_PORT_TYPE
  313. out[6] <= WideOr0.DB_MAX_OUTPUT_PORT_TYPE
  314. |8253down|segout:inst13
  315. in[0] => Decoder0.IN3
  316. in[1] => Decoder0.IN2
  317. in[2] => Decoder0.IN1
  318. in[3] => Decoder0.IN0
  319. out[0] <= WideOr6.DB_MAX_OUTPUT_PORT_TYPE
  320. out[1] <= WideOr5.DB_MAX_OUTPUT_PORT_TYPE
  321. out[2] <= WideOr4.DB_MAX_OUTPUT_PORT_TYPE
  322. out[3] <= WideOr3.DB_MAX_OUTPUT_PORT_TYPE
  323. out[4] <= WideOr2.DB_MAX_OUTPUT_PORT_TYPE
  324. out[5] <= WideOr1.DB_MAX_OUTPUT_PORT_TYPE
  325. out[6] <= WideOr0.DB_MAX_OUTPUT_PORT_TYPE