8253down.map.rpt
上传用户:xuqufe
上传日期:2022-08-10
资源大小:2378k
文件大小:98k
源码类别:

VHDL/FPGA/Verilog

开发平台:

VHDL

  1. Analysis & Synthesis report for 8253down
  2. Tue Apr 20 16:39:47 2010
  3. Quartus II Version 7.2 Build 151 09/26/2007 SJ Full Version
  4. ---------------------
  5. ; Table of Contents ;
  6. ---------------------
  7.   1. Legal Notice
  8.   2. Analysis & Synthesis Summary
  9.   3. Analysis & Synthesis Settings
  10.   4. Analysis & Synthesis Source Files Read
  11.   5. Analysis & Synthesis Resource Usage Summary
  12.   6. Analysis & Synthesis Resource Utilization by Entity
  13.   7. User-Specified and Inferred Latches
  14.   8. Logic Cells Representing Combinational Loops
  15.   9. Registers Removed During Synthesis
  16.  10. General Register Statistics
  17.  11. Multiplexer Restructuring Statistics (Restructuring Performed)
  18.  12. Analysis & Synthesis Messages
  19. ----------------
  20. ; Legal Notice ;
  21. ----------------
  22. Copyright (C) 1991-2007 Altera Corporation
  23. Your use of Altera Corporation's design tools, logic functions 
  24. and other software and tools, and its AMPP partner logic 
  25. functions, and any output files from any of the foregoing 
  26. (including device programming or simulation files), and any 
  27. associated documentation or information are expressly subject 
  28. to the terms and conditions of the Altera Program License 
  29. Subscription Agreement, Altera MegaCore Function License 
  30. Agreement, or other applicable license agreement, including, 
  31. without limitation, that your use is for the sole purpose of 
  32. programming logic devices manufactured by Altera and sold by 
  33. Altera or its authorized distributors.  Please refer to the 
  34. applicable agreement for further details.
  35. +-------------------------------------------------------------------------------+
  36. ; Analysis & Synthesis Summary                                                  ;
  37. +------------------------------------+------------------------------------------+
  38. ; Analysis & Synthesis Status        ; Successful - Tue Apr 20 16:39:46 2010    ;
  39. ; Quartus II Version                 ; 7.2 Build 151 09/26/2007 SJ Full Version ;
  40. ; Revision Name                      ; 8253down                                 ;
  41. ; Top-level Entity Name              ; 8253down                                 ;
  42. ; Family                             ; Cyclone II                               ;
  43. ; Total logic elements               ; 475                                      ;
  44. ;     Total combinational functions  ; 475                                      ;
  45. ;     Dedicated logic registers      ; 24                                       ;
  46. ; Total registers                    ; 24                                       ;
  47. ; Total pins                         ; 68                                       ;
  48. ; Total virtual pins                 ; 0                                        ;
  49. ; Total memory bits                  ; 0                                        ;
  50. ; Embedded Multiplier 9-bit elements ; 0                                        ;
  51. ; Total PLLs                         ; 0                                        ;
  52. +------------------------------------+------------------------------------------+
  53. +--------------------------------------------------------------------------------------------------------------------------+
  54. ; Analysis & Synthesis Settings                                                                                            ;
  55. +--------------------------------------------------------------------------------+--------------------+--------------------+
  56. ; Option                                                                         ; Setting            ; Default Value      ;
  57. +--------------------------------------------------------------------------------+--------------------+--------------------+
  58. ; Device                                                                         ; EP2C35F672C6       ;                    ;
  59. ; Top-level entity name                                                          ; 8253down           ; 8253down           ;
  60. ; Family name                                                                    ; Cyclone II         ; Stratix II         ;
  61. ; Use Generated Physical Constraints File                                        ; Off                ;                    ;
  62. ; Use smart compilation                                                          ; Off                ; Off                ;
  63. ; Maximum processors allowed for parallel compilation                            ; 1                  ; 1                  ;
  64. ; Restructure Multiplexers                                                       ; Auto               ; Auto               ;
  65. ; Create Debugging Nodes for IP Cores                                            ; Off                ; Off                ;
  66. ; Preserve fewer node names                                                      ; On                 ; On                 ;
  67. ; Disable OpenCore Plus hardware evaluation                                      ; Off                ; Off                ;
  68. ; Verilog Version                                                                ; Verilog_2001       ; Verilog_2001       ;
  69. ; VHDL Version                                                                   ; VHDL93             ; VHDL93             ;
  70. ; State Machine Processing                                                       ; Auto               ; Auto               ;
  71. ; Safe State Machine                                                             ; Off                ; Off                ;
  72. ; Extract Verilog State Machines                                                 ; On                 ; On                 ;
  73. ; Extract VHDL State Machines                                                    ; On                 ; On                 ;
  74. ; Ignore Verilog initial constructs                                              ; Off                ; Off                ;
  75. ; Add Pass-Through Logic to Inferred RAMs                                        ; On                 ; On                 ;
  76. ; Parallel Synthesis                                                             ; Off                ; Off                ;
  77. ; DSP Block Balancing                                                            ; Auto               ; Auto               ;
  78. ; NOT Gate Push-Back                                                             ; On                 ; On                 ;
  79. ; Power-Up Don't Care                                                            ; On                 ; On                 ;
  80. ; Remove Redundant Logic Cells                                                   ; Off                ; Off                ;
  81. ; Remove Duplicate Registers                                                     ; On                 ; On                 ;
  82. ; Ignore CARRY Buffers                                                           ; Off                ; Off                ;
  83. ; Ignore CASCADE Buffers                                                         ; Off                ; Off                ;
  84. ; Ignore GLOBAL Buffers                                                          ; Off                ; Off                ;
  85. ; Ignore ROW GLOBAL Buffers                                                      ; Off                ; Off                ;
  86. ; Ignore LCELL Buffers                                                           ; Off                ; Off                ;
  87. ; Ignore SOFT Buffers                                                            ; On                 ; On                 ;
  88. ; Limit AHDL Integers to 32 Bits                                                 ; Off                ; Off                ;
  89. ; Optimization Technique -- Cyclone II/Cyclone III                               ; Balanced           ; Balanced           ;
  90. ; Carry Chain Length -- Stratix/Stratix GX/Cyclone/MAX II/Cyclone II/Cyclone III ; 70                 ; 70                 ;
  91. ; Auto Carry Chains                                                              ; On                 ; On                 ;
  92. ; Auto Open-Drain Pins                                                           ; On                 ; On                 ;
  93. ; Perform WYSIWYG Primitive Resynthesis                                          ; Off                ; Off                ;
  94. ; Perform gate-level register retiming                                           ; Off                ; Off                ;
  95. ; Allow register retiming to trade off Tsu/Tco with Fmax                         ; On                 ; On                 ;
  96. ; Auto ROM Replacement                                                           ; On                 ; On                 ;
  97. ; Auto RAM Replacement                                                           ; On                 ; On                 ;
  98. ; Auto Shift Register Replacement                                                ; Auto               ; Auto               ;
  99. ; Auto Clock Enable Replacement                                                  ; On                 ; On                 ;
  100. ; Allow Synchronous Control Signals                                              ; On                 ; On                 ;
  101. ; Force Use of Synchronous Clear Signals                                         ; Off                ; Off                ;
  102. ; Auto RAM to Logic Cell Conversion                                              ; Off                ; Off                ;
  103. ; Auto Resource Sharing                                                          ; Off                ; Off                ;
  104. ; Allow Any RAM Size For Recognition                                             ; Off                ; Off                ;
  105. ; Allow Any ROM Size For Recognition                                             ; Off                ; Off                ;
  106. ; Allow Any Shift Register Size For Recognition                                  ; Off                ; Off                ;
  107. ; Ignore translate_off and synthesis_off directives                              ; Off                ; Off                ;
  108. ; Show Parameter Settings Tables in Synthesis Report                             ; On                 ; On                 ;
  109. ; Ignore Maximum Fan-Out Assignments                                             ; Off                ; Off                ;
  110. ; Retiming Meta-Stability Register Sequence Length                               ; 2                  ; 2                  ;
  111. ; PowerPlay Power Optimization                                                   ; Normal compilation ; Normal compilation ;
  112. ; HDL message level                                                              ; Level2             ; Level2             ;
  113. ; Suppress Register Optimization Related Messages                                ; Off                ; Off                ;
  114. ; Number of Removed Registers Reported in Synthesis Report                       ; 100                ; 100                ;
  115. ; Clock MUX Protection                                                           ; On                 ; On                 ;
  116. ; Block Design Naming                                                            ; Auto               ; Auto               ;
  117. +--------------------------------------------------------------------------------+--------------------+--------------------+
  118. +-----------------------------------------------------------------------------------------------------------------------------------------------------+
  119. ; Analysis & Synthesis Source Files Read                                                                                                              ;
  120. +----------------------------------+-----------------+------------------------------------+-----------------------------------------------------------+
  121. ; File Name with User-Entered Path ; Used in Netlist ; File Type                          ; File Name with Absolute Path                              ;
  122. +----------------------------------+-----------------+------------------------------------+-----------------------------------------------------------+
  123. ; 8253down.bdf                     ; yes             ; User Block Diagram/Schematic File  ; C:/Users/Keven/Desktop/quartus/exp3/8253down/8253down.bdf ;
  124. ; I8253f.v                         ; yes             ; Other                              ; C:/Users/Keven/Desktop/quartus/exp3/8253down/I8253f.v     ;
  125. ; segout.v                         ; yes             ; Other                              ; C:/Users/Keven/Desktop/quartus/exp3/8253down/segout.v     ;
  126. +----------------------------------+-----------------+------------------------------------+-----------------------------------------------------------+
  127. +------------------------------------------------------------------------+
  128. ; Analysis & Synthesis Resource Usage Summary                            ;
  129. +---------------------------------------------+--------------------------+
  130. ; Resource                                    ; Usage                    ;
  131. +---------------------------------------------+--------------------------+
  132. ; Estimated Total logic elements              ; 475                      ;
  133. ;                                             ;                          ;
  134. ; Total combinational functions               ; 475                      ;
  135. ; Logic element usage by number of LUT inputs ;                          ;
  136. ;     -- 4 input functions                    ; 118                      ;
  137. ;     -- 3 input functions                    ; 277                      ;
  138. ;     -- <=2 input functions                  ; 80                       ;
  139. ;                                             ;                          ;
  140. ; Logic elements by mode                      ;                          ;
  141. ;     -- normal mode                          ; 439                      ;
  142. ;     -- arithmetic mode                      ; 36                       ;
  143. ;                                             ;                          ;
  144. ; Total registers                             ; 24                       ;
  145. ;     -- Dedicated logic registers            ; 24                       ;
  146. ;     -- I/O registers                        ; 0                        ;
  147. ;                                             ;                          ;
  148. ; I/O pins                                    ; 68                       ;
  149. ; Maximum fan-out node                        ; I8253f:inst|all_set0~337 ;
  150. ; Maximum fan-out                             ; 48                       ;
  151. ; Total fan-out                               ; 1597                     ;
  152. ; Average fan-out                             ; 2.82                     ;
  153. +---------------------------------------------+--------------------------+
  154. +---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
  155. ; Analysis & Synthesis Resource Utilization by Entity                                                                                                                             ;
  156. +----------------------------+-------------------+--------------+-------------+--------------+---------+-----------+------+--------------+-------------------------+--------------+
  157. ; Compilation Hierarchy Node ; LC Combinationals ; LC Registers ; Memory Bits ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; Full Hierarchy Name     ; Library Name ;
  158. +----------------------------+-------------------+--------------+-------------+--------------+---------+-----------+------+--------------+-------------------------+--------------+
  159. ; |8253down                  ; 475 (0)           ; 24 (0)       ; 0           ; 0            ; 0       ; 0         ; 68   ; 0            ; |8253down               ; work         ;
  160. ;    |I8253f:inst|           ; 447 (447)         ; 24 (24)      ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |8253down|I8253f:inst   ; work         ;
  161. ;    |segout:inst10|         ; 7 (7)             ; 0 (0)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |8253down|segout:inst10 ; work         ;
  162. ;    |segout:inst11|         ; 7 (7)             ; 0 (0)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |8253down|segout:inst11 ; work         ;
  163. ;    |segout:inst12|         ; 7 (7)             ; 0 (0)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |8253down|segout:inst12 ; work         ;
  164. ;    |segout:inst13|         ; 7 (7)             ; 0 (0)        ; 0           ; 0            ; 0       ; 0         ; 0    ; 0            ; |8253down|segout:inst13 ; work         ;
  165. +----------------------------+-------------------+--------------+-------------+--------------+---------+-----------+------+--------------+-------------------------+--------------+
  166. Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
  167. +-------------------------------------------------------------------------------------------------------+
  168. ; User-Specified and Inferred Latches                                                                   ;
  169. +------------------------------------------------------+-----------------------+------------------------+
  170. ; Latch Name                                           ; Latch Enable Signal   ; Free of Timing Hazards ;
  171. +------------------------------------------------------+-----------------------+------------------------+
  172. ; I8253f:inst|clk_out[0]                               ; I8253f:inst|Mux90     ; yes                    ;
  173. ; I8253f:inst|dataout[7]                               ; I8253f:inst|Mux10     ; yes                    ;
  174. ; I8253f:inst|dataout[6]                               ; I8253f:inst|Mux10     ; yes                    ;
  175. ; I8253f:inst|dataout[5]                               ; I8253f:inst|Mux10     ; yes                    ;
  176. ; I8253f:inst|dataout[4]                               ; I8253f:inst|Mux10     ; yes                    ;
  177. ; I8253f:inst|dataout[3]                               ; I8253f:inst|Mux10     ; yes                    ;
  178. ; I8253f:inst|dataout[2]                               ; I8253f:inst|Mux10     ; yes                    ;
  179. ; I8253f:inst|dataout[1]                               ; I8253f:inst|Mux10     ; yes                    ;
  180. ; I8253f:inst|dataout[0]                               ; I8253f:inst|Mux10     ; yes                    ;
  181. ; I8253f:inst|set0[11]                                 ; I8253f:inst|set0[8]~1 ; yes                    ;
  182. ; I8253f:inst|set0[10]                                 ; I8253f:inst|set0[8]~1 ; yes                    ;
  183. ; I8253f:inst|set0[9]                                  ; I8253f:inst|set0[8]~1 ; yes                    ;
  184. ; I8253f:inst|set0[8]                                  ; I8253f:inst|set0[8]~1 ; yes                    ;
  185. ; I8253f:inst|set0[7]                                  ; I8253f:inst|set0[0]~0 ; yes                    ;
  186. ; I8253f:inst|set0[6]                                  ; I8253f:inst|set0[0]~0 ; yes                    ;
  187. ; I8253f:inst|set0[5]                                  ; I8253f:inst|set0[0]~0 ; yes                    ;
  188. ; I8253f:inst|set0[4]                                  ; I8253f:inst|set0[0]~0 ; yes                    ;
  189. ; I8253f:inst|set0[3]                                  ; I8253f:inst|set0[0]~0 ; yes                    ;
  190. ; I8253f:inst|set0[2]                                  ; I8253f:inst|set0[0]~0 ; yes                    ;
  191. ; I8253f:inst|set0[1]                                  ; I8253f:inst|set0[0]~0 ; yes                    ;
  192. ; I8253f:inst|cmd0[1]                                  ; I8253f:inst|cmd0[1]~0 ; yes                    ;
  193. ; I8253f:inst|cmd0[2]                                  ; I8253f:inst|cmd0[1]~0 ; yes                    ;
  194. ; I8253f:inst|cmd0[3]                                  ; I8253f:inst|cmd0[1]~0 ; yes                    ;
  195. ; I8253f:inst|set0[15]                                 ; I8253f:inst|set0[8]~1 ; yes                    ;
  196. ; I8253f:inst|buffer[0]                                ; I8253f:inst|buffer~0  ; yes                    ;
  197. ; I8253f:inst|buffer[1]                                ; I8253f:inst|buffer~0  ; yes                    ;
  198. ; I8253f:inst|buffer[2]                                ; I8253f:inst|buffer~0  ; yes                    ;
  199. ; I8253f:inst|buffer[3]                                ; I8253f:inst|buffer~0  ; yes                    ;
  200. ; I8253f:inst|buffer[4]                                ; I8253f:inst|buffer~0  ; yes                    ;
  201. ; I8253f:inst|buffer[5]                                ; I8253f:inst|buffer~0  ; yes                    ;
  202. ; I8253f:inst|buffer[6]                                ; I8253f:inst|buffer~0  ; yes                    ;
  203. ; I8253f:inst|buffer[7]                                ; I8253f:inst|buffer~0  ; yes                    ;
  204. ; I8253f:inst|buffer[8]                                ; I8253f:inst|buffer~0  ; yes                    ;
  205. ; I8253f:inst|buffer[9]                                ; I8253f:inst|buffer~0  ; yes                    ;
  206. ; I8253f:inst|buffer[10]                               ; I8253f:inst|buffer~0  ; yes                    ;
  207. ; I8253f:inst|buffer[11]                               ; I8253f:inst|buffer~0  ; yes                    ;
  208. ; I8253f:inst|buffer[12]                               ; I8253f:inst|buffer~0  ; yes                    ;
  209. ; I8253f:inst|buffer[13]                               ; I8253f:inst|buffer~0  ; yes                    ;
  210. ; I8253f:inst|buffer[14]                               ; I8253f:inst|buffer~0  ; yes                    ;
  211. ; I8253f:inst|buffer[15]                               ; I8253f:inst|buffer~0  ; yes                    ;
  212. ; I8253f:inst|set0[14]                                 ; I8253f:inst|set0[8]~1 ; yes                    ;
  213. ; I8253f:inst|set0[13]                                 ; I8253f:inst|set0[8]~1 ; yes                    ;
  214. ; I8253f:inst|set0[12]                                 ; I8253f:inst|set0[8]~1 ; yes                    ;
  215. ; I8253f:inst|set0[0]                                  ; I8253f:inst|set0[0]~0 ; yes                    ;
  216. ; I8253f:inst|lock[15]                                 ; I8253f:inst|WideOr6   ; yes                    ;
  217. ; I8253f:inst|lock[7]                                  ; I8253f:inst|WideOr6   ; yes                    ;
  218. ; I8253f:inst|cmd0[5]                                  ; I8253f:inst|cmd0[1]~0 ; yes                    ;
  219. ; I8253f:inst|cmd2[4]                                  ; I8253f:inst|cmd2[1]~0 ; yes                    ;
  220. ; I8253f:inst|cmd1[4]                                  ; I8253f:inst|cmd1[1]~0 ; yes                    ;
  221. ; I8253f:inst|read2                                    ; I8253f:inst|WideOr5   ; yes                    ;
  222. ; I8253f:inst|cmd2[5]                                  ; I8253f:inst|cmd2[1]~0 ; yes                    ;
  223. ; I8253f:inst|read1                                    ; I8253f:inst|WideOr3   ; yes                    ;
  224. ; I8253f:inst|cmd1[5]                                  ; I8253f:inst|cmd1[1]~0 ; yes                    ;
  225. ; I8253f:inst|read0                                    ; I8253f:inst|WideOr2   ; yes                    ;
  226. ; I8253f:inst|cmd0[4]                                  ; I8253f:inst|cmd0[1]~0 ; yes                    ;
  227. ; I8253f:inst|lock[14]                                 ; I8253f:inst|WideOr6   ; yes                    ;
  228. ; I8253f:inst|lock[6]                                  ; I8253f:inst|WideOr6   ; yes                    ;
  229. ; I8253f:inst|lock[13]                                 ; I8253f:inst|WideOr6   ; yes                    ;
  230. ; I8253f:inst|lock[5]                                  ; I8253f:inst|WideOr6   ; yes                    ;
  231. ; I8253f:inst|lock[12]                                 ; I8253f:inst|WideOr6   ; yes                    ;
  232. ; I8253f:inst|lock[4]                                  ; I8253f:inst|WideOr6   ; yes                    ;
  233. ; I8253f:inst|lock[11]                                 ; I8253f:inst|WideOr6   ; yes                    ;
  234. ; I8253f:inst|lock[3]                                  ; I8253f:inst|WideOr6   ; yes                    ;
  235. ; I8253f:inst|lock[10]                                 ; I8253f:inst|WideOr6   ; yes                    ;
  236. ; I8253f:inst|lock[2]                                  ; I8253f:inst|WideOr6   ; yes                    ;
  237. ; I8253f:inst|lock[9]                                  ; I8253f:inst|WideOr6   ; yes                    ;
  238. ; I8253f:inst|lock[1]                                  ; I8253f:inst|WideOr6   ; yes                    ;
  239. ; I8253f:inst|lock[8]                                  ; I8253f:inst|WideOr6   ; yes                    ;
  240. ; I8253f:inst|lock[0]                                  ; I8253f:inst|WideOr6   ; yes                    ;
  241. ; I8253f:inst|cmd[1]                                   ; I8253f:inst|Decoder0  ; yes                    ;
  242. ; I8253f:inst|cmd[7]                                   ; I8253f:inst|Decoder0  ; yes                    ;
  243. ; I8253f:inst|cmd[6]                                   ; I8253f:inst|Decoder0  ; yes                    ;
  244. ; I8253f:inst|cmd[3]                                   ; I8253f:inst|Decoder0  ; yes                    ;
  245. ; I8253f:inst|cmd[2]                                   ; I8253f:inst|Decoder0  ; yes                    ;
  246. ; I8253f:inst|cmd[4]                                   ; I8253f:inst|Decoder0  ; yes                    ;
  247. ; I8253f:inst|cmd[5]                                   ; I8253f:inst|Decoder0  ; yes                    ;
  248. ; I8253f:inst|cmd[0]                                   ; I8253f:inst|Decoder0  ; yes                    ;
  249. ; I8253f:inst|wreset0                                  ; I8253f:inst|Decoder0  ; yes                    ;
  250. ; I8253f:inst|set1[15]                                 ; I8253f:inst|set1[8]~1 ; yes                    ;
  251. ; I8253f:inst|cmd1[1]                                  ; I8253f:inst|cmd1[1]~0 ; yes                    ;
  252. ; I8253f:inst|cmd1[2]                                  ; I8253f:inst|cmd1[1]~0 ; yes                    ;
  253. ; I8253f:inst|cmd1[3]                                  ; I8253f:inst|cmd1[1]~0 ; yes                    ;
  254. ; I8253f:inst|write1                                   ; I8253f:inst|WideOr0   ; yes                    ;
  255. ; I8253f:inst|set2[15]                                 ; I8253f:inst|set2[8]~1 ; yes                    ;
  256. ; I8253f:inst|cmd2[1]                                  ; I8253f:inst|cmd2[1]~0 ; yes                    ;
  257. ; I8253f:inst|cmd2[2]                                  ; I8253f:inst|cmd2[1]~0 ; yes                    ;
  258. ; I8253f:inst|cmd2[3]                                  ; I8253f:inst|cmd2[1]~0 ; yes                    ;
  259. ; I8253f:inst|write2                                   ; I8253f:inst|WideOr1   ; yes                    ;
  260. ; I8253f:inst|set1[7]                                  ; I8253f:inst|set1[0]~0 ; yes                    ;
  261. ; I8253f:inst|set2[7]                                  ; I8253f:inst|set2[5]~0 ; yes                    ;
  262. ; I8253f:inst|set1[14]                                 ; I8253f:inst|set1[8]~1 ; yes                    ;
  263. ; I8253f:inst|set2[14]                                 ; I8253f:inst|set2[8]~1 ; yes                    ;
  264. ; I8253f:inst|set1[6]                                  ; I8253f:inst|set1[0]~0 ; yes                    ;
  265. ; I8253f:inst|set2[6]                                  ; I8253f:inst|set2[5]~0 ; yes                    ;
  266. ; I8253f:inst|set1[13]                                 ; I8253f:inst|set1[8]~1 ; yes                    ;
  267. ; I8253f:inst|set2[13]                                 ; I8253f:inst|set2[8]~1 ; yes                    ;
  268. ; I8253f:inst|set1[5]                                  ; I8253f:inst|set1[0]~0 ; yes                    ;
  269. ; I8253f:inst|set2[5]                                  ; I8253f:inst|set2[5]~0 ; yes                    ;
  270. ; I8253f:inst|set1[12]                                 ; I8253f:inst|set1[8]~1 ; yes                    ;
  271. ; I8253f:inst|set2[12]                                 ; I8253f:inst|set2[8]~1 ; yes                    ;
  272. ; Number of user-specified and inferred latches = 123  ;                       ;                        ;
  273. +------------------------------------------------------+-----------------------+------------------------+
  274. Table restricted to first 100 entries. Note: All latches listed above may not be present at the end of synthesis due to various synthesis optimizations.
  275. +------------------------------------------------------------+
  276. ; Logic Cells Representing Combinational Loops               ;
  277. +--------------------------------------------------------+---+
  278. ; Logic Cell Name                                        ;   ;
  279. +--------------------------------------------------------+---+
  280. ; I8253f:inst|all_set0~13                                ;   ;
  281. ; I8253f:inst|reg2~2                                     ;   ;
  282. ; Number of logic cells representing combinational loops ; 2 ;
  283. +--------------------------------------------------------+---+
  284. Note: All cells listed above may not be present at the end of synthesis due to various synthesis optimizations.
  285. +---------------------------------------------------------------------------------+
  286. ; Registers Removed During Synthesis                                              ;
  287. +----------------------------------------+----------------------------------------+
  288. ; Register name                          ; Reason for Removal                     ;
  289. +----------------------------------------+----------------------------------------+
  290. ; I8253f:inst|edge1                      ; Stuck at GND due to stuck port clock   ;
  291. ; I8253f:inst|rlh1[0..1]                 ; Stuck at GND due to stuck port clear   ;
  292. ; I8253f:inst|reg0a                      ; Stuck at VCC due to stuck port data_in ;
  293. ; I8253f:inst|rlh0[0..1]                 ; Stuck at GND due to stuck port clear   ;
  294. ; I8253f:inst|reg2a                      ; Stuck at VCC due to stuck port data_in ;
  295. ; I8253f:inst|edge2                      ; Stuck at GND due to stuck port clock   ;
  296. ; I8253f:inst|rlh2[0..1]                 ; Stuck at GND due to stuck port clear   ;
  297. ; I8253f:inst|cnt1[15]~_emulated         ; Stuck at GND due to stuck port clock   ;
  298. ; I8253f:inst|cnt2[15]~_emulated         ; Stuck at GND due to stuck port clock   ;
  299. ; I8253f:inst|cnt1[7]~_emulated          ; Stuck at GND due to stuck port clock   ;
  300. ; I8253f:inst|cnt2[7]~_emulated          ; Stuck at GND due to stuck port clock   ;
  301. ; I8253f:inst|cnt1[14]~_emulated         ; Stuck at GND due to stuck port clock   ;
  302. ; I8253f:inst|cnt2[14]~_emulated         ; Stuck at GND due to stuck port clock   ;
  303. ; I8253f:inst|cnt1[6]~_emulated          ; Stuck at GND due to stuck port clock   ;
  304. ; I8253f:inst|cnt2[6]~_emulated          ; Stuck at GND due to stuck port clock   ;
  305. ; I8253f:inst|cnt1[13]~_emulated         ; Stuck at GND due to stuck port clock   ;
  306. ; I8253f:inst|cnt2[13]~_emulated         ; Stuck at GND due to stuck port clock   ;
  307. ; I8253f:inst|cnt1[5]~_emulated          ; Stuck at GND due to stuck port clock   ;
  308. ; I8253f:inst|cnt2[5]~_emulated          ; Stuck at GND due to stuck port clock   ;
  309. ; I8253f:inst|cnt1[12]~_emulated         ; Stuck at GND due to stuck port clock   ;
  310. ; I8253f:inst|cnt2[12]~_emulated         ; Stuck at GND due to stuck port clock   ;
  311. ; I8253f:inst|cnt1[4]~_emulated          ; Stuck at GND due to stuck port clock   ;
  312. ; I8253f:inst|cnt2[4]~_emulated          ; Stuck at GND due to stuck port clock   ;
  313. ; I8253f:inst|cnt1[11]~_emulated         ; Stuck at GND due to stuck port clock   ;
  314. ; I8253f:inst|cnt2[11]~_emulated         ; Stuck at GND due to stuck port clock   ;
  315. ; I8253f:inst|cnt1[3]~_emulated          ; Stuck at GND due to stuck port clock   ;
  316. ; I8253f:inst|cnt2[3]~_emulated          ; Stuck at GND due to stuck port clock   ;
  317. ; I8253f:inst|cnt1[10]~_emulated         ; Stuck at GND due to stuck port clock   ;
  318. ; I8253f:inst|cnt2[10]~_emulated         ; Stuck at GND due to stuck port clock   ;
  319. ; I8253f:inst|cnt1[2]~_emulated          ; Stuck at GND due to stuck port clock   ;
  320. ; I8253f:inst|cnt2[2]~_emulated          ; Stuck at GND due to stuck port clock   ;
  321. ; I8253f:inst|cnt1[9]~_emulated          ; Stuck at GND due to stuck port clock   ;
  322. ; I8253f:inst|cnt2[9]~_emulated          ; Stuck at GND due to stuck port clock   ;
  323. ; I8253f:inst|cnt1[1]~_emulated          ; Stuck at GND due to stuck port clock   ;
  324. ; I8253f:inst|cnt2[1]~_emulated          ; Stuck at GND due to stuck port clock   ;
  325. ; I8253f:inst|cnt1[8]~_emulated          ; Stuck at GND due to stuck port clock   ;
  326. ; I8253f:inst|cnt2[8]~_emulated          ; Stuck at GND due to stuck port clock   ;
  327. ; I8253f:inst|cnt1[0]~_emulated          ; Stuck at GND due to stuck port clock   ;
  328. ; I8253f:inst|cnt2[0]~_emulated          ; Stuck at GND due to stuck port clock   ;
  329. ; Total Number of Removed Registers = 42 ;                                        ;
  330. +----------------------------------------+----------------------------------------+
  331. +------------------------------------------------------+
  332. ; General Register Statistics                          ;
  333. +----------------------------------------------+-------+
  334. ; Statistic                                    ; Value ;
  335. +----------------------------------------------+-------+
  336. ; Total registers                              ; 24    ;
  337. ; Number of registers using Synchronous Clear  ; 0     ;
  338. ; Number of registers using Synchronous Load   ; 0     ;
  339. ; Number of registers using Asynchronous Clear ; 24    ;
  340. ; Number of registers using Asynchronous Load  ; 0     ;
  341. ; Number of registers using Clock Enable       ; 15    ;
  342. ; Number of registers using Preset             ; 0     ;
  343. +----------------------------------------------+-------+
  344. +--------------------------------------------------------------------------------------------------------------------------------------------------+
  345. ; Multiplexer Restructuring Statistics (Restructuring Performed)                                                                                   ;
  346. +--------------------+-----------+---------------+----------------------+------------------------+------------+------------------------------------+
  347. ; Multiplexer Inputs ; Bus Width ; Baseline Area ; Area if Restructured ; Saving if Restructured ; Registered ; Example Multiplexer Output         ;
  348. +--------------------+-----------+---------------+----------------------+------------------------+------------+------------------------------------+
  349. ; 4:1                ; 2 bits    ; 4 LEs         ; 4 LEs                ; 0 LEs                  ; No         ; |8253down|I8253f:inst|Mux70        ;
  350. ; 3:1                ; 8 bits    ; 16 LEs        ; 8 LEs                ; 8 LEs                  ; No         ; |8253down|I8253f:inst|Mux84        ;
  351. ; 4:1                ; 2 bits    ; 4 LEs         ; 4 LEs                ; 0 LEs                  ; No         ; |8253down|I8253f:inst|Mux52        ;
  352. ; 3:1                ; 8 bits    ; 16 LEs        ; 8 LEs                ; 8 LEs                  ; No         ; |8253down|I8253f:inst|Mux69        ;
  353. ; 4:1                ; 2 bits    ; 4 LEs         ; 4 LEs                ; 0 LEs                  ; No         ; |8253down|I8253f:inst|Mux8         ;
  354. ; 3:1                ; 8 bits    ; 16 LEs        ; 8 LEs                ; 8 LEs                  ; No         ; |8253down|I8253f:inst|Mux44        ;
  355. ; 7:1                ; 8 bits    ; 32 LEs        ; 8 LEs                ; 24 LEs                 ; No         ; |8253down|I8253f:inst|dataout[7]~5 ;
  356. ; 3:1                ; 16 bits   ; 32 LEs        ; 32 LEs               ; 0 LEs                  ; No         ; |8253down|I8253f:inst|Selector0    ;
  357. +--------------------+-----------+---------------+----------------------+------------------------+------------+------------------------------------+
  358. +-------------------------------+
  359. ; Analysis & Synthesis Messages ;
  360. +-------------------------------+
  361. Info: *******************************************************************
  362. Info: Running Quartus II Analysis & Synthesis
  363.     Info: Version 7.2 Build 151 09/26/2007 SJ Full Version
  364.     Info: Processing started: Tue Apr 20 16:39:39 2010
  365. Info: Command: quartus_map --read_settings_files=on --write_settings_files=off 8253down -c 8253down
  366. Info: Found 1 design units, including 1 entities, in source file clkdiv.v
  367.     Info: Found entity 1: clkdiv
  368. Info: Found 1 design units, including 1 entities, in source file 8253down.bdf
  369.     Info: Found entity 1: 8253down
  370. Info: Elaborating entity "8253down" for the top level hierarchy
  371. Warning: Using design file I8253f.v, which is not specified as a design file for the current project, but contains definitions for 1 design units and 1 entities in project
  372.     Info: Found entity 1: I8253f
  373. Info: Elaborating entity "I8253f" for hierarchy "I8253f:inst"
  374. Warning (10230): Verilog HDL assignment warning at I8253f.v(79): truncated value with size 32 to match size of target (1)
  375. Warning (10230): Verilog HDL assignment warning at I8253f.v(85): truncated value with size 32 to match size of target (1)
  376. Warning (10230): Verilog HDL assignment warning at I8253f.v(86): truncated value with size 32 to match size of target (1)
  377. Warning (10230): Verilog HDL assignment warning at I8253f.v(88): truncated value with size 32 to match size of target (1)
  378. Warning (10230): Verilog HDL assignment warning at I8253f.v(89): truncated value with size 32 to match size of target (1)
  379. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(112): variable "datain" is read inside the Always Construct but isn't in the Always Construct's Event Control
  380. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(96): inferring latch(es) for variable "write1", which holds its previous value in one or more paths through the always construct
  381. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(96): inferring latch(es) for variable "write2", which holds its previous value in one or more paths through the always construct
  382. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(96): inferring latch(es) for variable "read0", which holds its previous value in one or more paths through the always construct
  383. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(96): inferring latch(es) for variable "read1", which holds its previous value in one or more paths through the always construct
  384. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(96): inferring latch(es) for variable "read2", which holds its previous value in one or more paths through the always construct
  385. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(96): inferring latch(es) for variable "cmd", which holds its previous value in one or more paths through the always construct
  386. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(146): variable "cnt0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  387. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(148): variable "cnt1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  388. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(150): variable "cnt2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  389. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(142): inferring latch(es) for variable "cmd0", which holds its previous value in one or more paths through the always construct
  390. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(142): inferring latch(es) for variable "cmd1", which holds its previous value in one or more paths through the always construct
  391. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(142): inferring latch(es) for variable "cmd2", which holds its previous value in one or more paths through the always construct
  392. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(142): inferring latch(es) for variable "lock", which holds its previous value in one or more paths through the always construct
  393. Warning (10230): Verilog HDL assignment warning at I8253f.v(187): truncated value with size 32 to match size of target (2)
  394. Warning (10230): Verilog HDL assignment warning at I8253f.v(197): truncated value with size 32 to match size of target (2)
  395. Warning (10230): Verilog HDL assignment warning at I8253f.v(205): truncated value with size 32 to match size of target (16)
  396. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(211): variable "cnt1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  397. Warning (10230): Verilog HDL assignment warning at I8253f.v(211): truncated value with size 32 to match size of target (1)
  398. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(212): variable "cnt1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  399. Warning (10230): Verilog HDL assignment warning at I8253f.v(212): truncated value with size 32 to match size of target (1)
  400. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(213): variable "cnt1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  401. Warning (10230): Verilog HDL assignment warning at I8253f.v(213): truncated value with size 32 to match size of target (1)
  402. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(214): variable "cnt1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  403. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(214): variable "set1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  404. Warning (10230): Verilog HDL assignment warning at I8253f.v(214): truncated value with size 32 to match size of target (1)
  405. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(215): variable "cnt1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  406. Warning (10230): Verilog HDL assignment warning at I8253f.v(215): truncated value with size 32 to match size of target (1)
  407. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(216): variable "cnt1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  408. Warning (10230): Verilog HDL assignment warning at I8253f.v(216): truncated value with size 32 to match size of target (1)
  409. Warning (10270): Verilog HDL Case Statement warning at I8253f.v(210): incomplete case statement has no default case item
  410. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(208): inferring latch(es) for variable "clk_out", which holds its previous value in one or more paths through the always construct
  411. Warning (10230): Verilog HDL assignment warning at I8253f.v(242): truncated value with size 32 to match size of target (2)
  412. Warning (10230): Verilog HDL assignment warning at I8253f.v(252): truncated value with size 32 to match size of target (2)
  413. Warning (10230): Verilog HDL assignment warning at I8253f.v(260): truncated value with size 32 to match size of target (16)
  414. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(266): variable "cnt0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  415. Warning (10230): Verilog HDL assignment warning at I8253f.v(266): truncated value with size 32 to match size of target (1)
  416. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(267): variable "cnt0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  417. Warning (10230): Verilog HDL assignment warning at I8253f.v(267): truncated value with size 32 to match size of target (1)
  418. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(268): variable "cnt0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  419. Warning (10230): Verilog HDL assignment warning at I8253f.v(268): truncated value with size 32 to match size of target (1)
  420. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(269): variable "cnt0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  421. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(269): variable "set0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  422. Warning (10230): Verilog HDL assignment warning at I8253f.v(269): truncated value with size 32 to match size of target (1)
  423. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(270): variable "cnt0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  424. Warning (10230): Verilog HDL assignment warning at I8253f.v(270): truncated value with size 32 to match size of target (1)
  425. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(271): variable "cnt0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  426. Warning (10230): Verilog HDL assignment warning at I8253f.v(271): truncated value with size 32 to match size of target (1)
  427. Warning (10270): Verilog HDL Case Statement warning at I8253f.v(265): incomplete case statement has no default case item
  428. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(263): inferring latch(es) for variable "clk_out", which holds its previous value in one or more paths through the always construct
  429. Warning (10230): Verilog HDL assignment warning at I8253f.v(297): truncated value with size 32 to match size of target (2)
  430. Warning (10230): Verilog HDL assignment warning at I8253f.v(307): truncated value with size 32 to match size of target (2)
  431. Warning (10230): Verilog HDL assignment warning at I8253f.v(315): truncated value with size 32 to match size of target (16)
  432. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(321): variable "cnt2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  433. Warning (10230): Verilog HDL assignment warning at I8253f.v(321): truncated value with size 32 to match size of target (1)
  434. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(322): variable "cnt2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  435. Warning (10230): Verilog HDL assignment warning at I8253f.v(322): truncated value with size 32 to match size of target (1)
  436. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(323): variable "cnt2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  437. Warning (10230): Verilog HDL assignment warning at I8253f.v(323): truncated value with size 32 to match size of target (1)
  438. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(324): variable "cnt2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  439. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(324): variable "set2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  440. Warning (10230): Verilog HDL assignment warning at I8253f.v(324): truncated value with size 32 to match size of target (1)
  441. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(325): variable "cnt2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  442. Warning (10230): Verilog HDL assignment warning at I8253f.v(325): truncated value with size 32 to match size of target (1)
  443. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(326): variable "cnt2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  444. Warning (10230): Verilog HDL assignment warning at I8253f.v(326): truncated value with size 32 to match size of target (1)
  445. Warning (10270): Verilog HDL Case Statement warning at I8253f.v(320): incomplete case statement has no default case item
  446. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(318): inferring latch(es) for variable "clk_out", which holds its previous value in one or more paths through the always construct
  447. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(334): variable "write0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  448. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(336): variable "cmd0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  449. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(339): variable "datain" is read inside the Always Construct but isn't in the Always Construct's Event Control
  450. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(345): variable "datain" is read inside the Always Construct but isn't in the Always Construct's Event Control
  451. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(350): variable "wlh0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  452. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(351): variable "datain" is read inside the Always Construct but isn't in the Always Construct's Event Control
  453. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(352): variable "wlh0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  454. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(354): variable "datain" is read inside the Always Construct but isn't in the Always Construct's Event Control
  455. Warning (10270): Verilog HDL Case Statement warning at I8253f.v(336): incomplete case statement has no default case item
  456. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(360): variable "wover0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  457. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(369): variable "write1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  458. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(371): variable "cmd1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  459. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(374): variable "datain" is read inside the Always Construct but isn't in the Always Construct's Event Control
  460. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(380): variable "datain" is read inside the Always Construct but isn't in the Always Construct's Event Control
  461. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(385): variable "wlh1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  462. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(386): variable "datain" is read inside the Always Construct but isn't in the Always Construct's Event Control
  463. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(387): variable "wlh1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  464. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(389): variable "datain" is read inside the Always Construct but isn't in the Always Construct's Event Control
  465. Warning (10270): Verilog HDL Case Statement warning at I8253f.v(371): incomplete case statement has no default case item
  466. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(395): variable "wover1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  467. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(403): variable "write2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  468. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(405): variable "cmd2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  469. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(408): variable "datain" is read inside the Always Construct but isn't in the Always Construct's Event Control
  470. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(414): variable "datain" is read inside the Always Construct but isn't in the Always Construct's Event Control
  471. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(419): variable "wlh2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  472. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(420): variable "datain" is read inside the Always Construct but isn't in the Always Construct's Event Control
  473. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(421): variable "wlh2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  474. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(423): variable "datain" is read inside the Always Construct but isn't in the Always Construct's Event Control
  475. Warning (10270): Verilog HDL Case Statement warning at I8253f.v(405): incomplete case statement has no default case item
  476. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(429): variable "wover2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  477. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(437): variable "read0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  478. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(439): variable "cmd0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  479. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(442): variable "lock" is read inside the Always Construct but isn't in the Always Construct's Event Control
  480. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(447): variable "lock" is read inside the Always Construct but isn't in the Always Construct's Event Control
  481. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(452): variable "rlh0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  482. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(453): variable "lock" is read inside the Always Construct but isn't in the Always Construct's Event Control
  483. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(454): variable "rlh0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  484. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(456): variable "lock" is read inside the Always Construct but isn't in the Always Construct's Event Control
  485. Warning (10270): Verilog HDL Case Statement warning at I8253f.v(439): incomplete case statement has no default case item
  486. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(462): variable "rover0" is read inside the Always Construct but isn't in the Always Construct's Event Control
  487. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(468): variable "read1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  488. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(470): variable "cmd1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  489. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(473): variable "lock" is read inside the Always Construct but isn't in the Always Construct's Event Control
  490. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(478): variable "lock" is read inside the Always Construct but isn't in the Always Construct's Event Control
  491. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(483): variable "rlh1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  492. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(484): variable "lock" is read inside the Always Construct but isn't in the Always Construct's Event Control
  493. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(485): variable "rlh1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  494. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(487): variable "lock" is read inside the Always Construct but isn't in the Always Construct's Event Control
  495. Warning (10270): Verilog HDL Case Statement warning at I8253f.v(470): incomplete case statement has no default case item
  496. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(493): variable "rover1" is read inside the Always Construct but isn't in the Always Construct's Event Control
  497. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(499): variable "read2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  498. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(501): variable "cmd2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  499. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(504): variable "lock" is read inside the Always Construct but isn't in the Always Construct's Event Control
  500. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(509): variable "lock" is read inside the Always Construct but isn't in the Always Construct's Event Control
  501. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(514): variable "rlh2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  502. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(515): variable "lock" is read inside the Always Construct but isn't in the Always Construct's Event Control
  503. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(516): variable "rlh2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  504. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(518): variable "lock" is read inside the Always Construct but isn't in the Always Construct's Event Control
  505. Warning (10270): Verilog HDL Case Statement warning at I8253f.v(501): incomplete case statement has no default case item
  506. Warning (10235): Verilog HDL Always Construct warning at I8253f.v(524): variable "rover2" is read inside the Always Construct but isn't in the Always Construct's Event Control
  507. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(331): inferring latch(es) for variable "set0", which holds its previous value in one or more paths through the always construct
  508. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(331): inferring latch(es) for variable "wover0", which holds its previous value in one or more paths through the always construct
  509. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(331): inferring latch(es) for variable "wreset0", which holds its previous value in one or more paths through the always construct
  510. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(331): inferring latch(es) for variable "set1", which holds its previous value in one or more paths through the always construct
  511. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(331): inferring latch(es) for variable "wover1", which holds its previous value in one or more paths through the always construct
  512. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(331): inferring latch(es) for variable "wreset1", which holds its previous value in one or more paths through the always construct
  513. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(331): inferring latch(es) for variable "set2", which holds its previous value in one or more paths through the always construct
  514. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(331): inferring latch(es) for variable "wover2", which holds its previous value in one or more paths through the always construct
  515. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(331): inferring latch(es) for variable "wreset2", which holds its previous value in one or more paths through the always construct
  516. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(331): inferring latch(es) for variable "dataout", which holds its previous value in one or more paths through the always construct
  517. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(331): inferring latch(es) for variable "rover0", which holds its previous value in one or more paths through the always construct
  518. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(331): inferring latch(es) for variable "rreset0", which holds its previous value in one or more paths through the always construct
  519. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(331): inferring latch(es) for variable "rover1", which holds its previous value in one or more paths through the always construct
  520. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(331): inferring latch(es) for variable "rreset1", which holds its previous value in one or more paths through the always construct
  521. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(331): inferring latch(es) for variable "rover2", which holds its previous value in one or more paths through the always construct
  522. Warning (10240): Verilog HDL Always Construct warning at I8253f.v(331): inferring latch(es) for variable "rreset2", which holds its previous value in one or more paths through the always construct
  523. Info (10041): Inferred latch for "rreset2" at I8253f.v(331)
  524. Info (10041): Inferred latch for "rover2" at I8253f.v(331)
  525. Info (10041): Inferred latch for "rreset1" at I8253f.v(331)
  526. Info (10041): Inferred latch for "rover1" at I8253f.v(331)
  527. Info (10041): Inferred latch for "rreset0" at I8253f.v(331)
  528. Info (10041): Inferred latch for "rover0" at I8253f.v(331)
  529. Info (10041): Inferred latch for "dataout[0]" at I8253f.v(331)
  530. Info (10041): Inferred latch for "dataout[1]" at I8253f.v(331)
  531. Info (10041): Inferred latch for "dataout[2]" at I8253f.v(331)
  532. Info (10041): Inferred latch for "dataout[3]" at I8253f.v(331)
  533. Info (10041): Inferred latch for "dataout[4]" at I8253f.v(331)
  534. Info (10041): Inferred latch for "dataout[5]" at I8253f.v(331)
  535. Info (10041): Inferred latch for "dataout[6]" at I8253f.v(331)
  536. Info (10041): Inferred latch for "dataout[7]" at I8253f.v(331)
  537. Info (10041): Inferred latch for "wreset2" at I8253f.v(331)
  538. Info (10041): Inferred latch for "wover2" at I8253f.v(331)
  539. Info (10041): Inferred latch for "set2[0]" at I8253f.v(331)
  540. Info (10041): Inferred latch for "set2[1]" at I8253f.v(331)
  541. Info (10041): Inferred latch for "set2[2]" at I8253f.v(331)
  542. Info (10041): Inferred latch for "set2[3]" at I8253f.v(331)
  543. Info (10041): Inferred latch for "set2[4]" at I8253f.v(331)
  544. Info (10041): Inferred latch for "set2[5]" at I8253f.v(331)
  545. Info (10041): Inferred latch for "set2[6]" at I8253f.v(331)
  546. Info (10041): Inferred latch for "set2[7]" at I8253f.v(331)
  547. Info (10041): Inferred latch for "set2[8]" at I8253f.v(331)
  548. Info (10041): Inferred latch for "set2[9]" at I8253f.v(331)
  549. Info (10041): Inferred latch for "set2[10]" at I8253f.v(331)
  550. Info (10041): Inferred latch for "set2[11]" at I8253f.v(331)
  551. Info (10041): Inferred latch for "set2[12]" at I8253f.v(331)
  552. Info (10041): Inferred latch for "set2[13]" at I8253f.v(331)
  553. Info (10041): Inferred latch for "set2[14]" at I8253f.v(331)
  554. Info (10041): Inferred latch for "set2[15]" at I8253f.v(331)
  555. Info (10041): Inferred latch for "wreset1" at I8253f.v(331)
  556. Info (10041): Inferred latch for "wover1" at I8253f.v(331)
  557. Info (10041): Inferred latch for "set1[0]" at I8253f.v(331)
  558. Info (10041): Inferred latch for "set1[1]" at I8253f.v(331)
  559. Info (10041): Inferred latch for "set1[2]" at I8253f.v(331)
  560. Info (10041): Inferred latch for "set1[3]" at I8253f.v(331)
  561. Info (10041): Inferred latch for "set1[4]" at I8253f.v(331)
  562. Info (10041): Inferred latch for "set1[5]" at I8253f.v(331)
  563. Info (10041): Inferred latch for "set1[6]" at I8253f.v(331)
  564. Info (10041): Inferred latch for "set1[7]" at I8253f.v(331)
  565. Info (10041): Inferred latch for "set1[8]" at I8253f.v(331)
  566. Info (10041): Inferred latch for "set1[9]" at I8253f.v(331)
  567. Info (10041): Inferred latch for "set1[10]" at I8253f.v(331)
  568. Info (10041): Inferred latch for "set1[11]" at I8253f.v(331)
  569. Info (10041): Inferred latch for "set1[12]" at I8253f.v(331)
  570. Info (10041): Inferred latch for "set1[13]" at I8253f.v(331)
  571. Info (10041): Inferred latch for "set1[14]" at I8253f.v(331)
  572. Info (10041): Inferred latch for "set1[15]" at I8253f.v(331)
  573. Info (10041): Inferred latch for "wreset0" at I8253f.v(331)
  574. Info (10041): Inferred latch for "wover0" at I8253f.v(331)
  575. Info (10041): Inferred latch for "set0[0]" at I8253f.v(331)
  576. Info (10041): Inferred latch for "set0[1]" at I8253f.v(331)
  577. Info (10041): Inferred latch for "set0[2]" at I8253f.v(331)
  578. Info (10041): Inferred latch for "set0[3]" at I8253f.v(331)
  579. Info (10041): Inferred latch for "set0[4]" at I8253f.v(331)
  580. Info (10041): Inferred latch for "set0[5]" at I8253f.v(331)
  581. Info (10041): Inferred latch for "set0[6]" at I8253f.v(331)
  582. Info (10041): Inferred latch for "set0[7]" at I8253f.v(331)
  583. Info (10041): Inferred latch for "set0[8]" at I8253f.v(331)
  584. Info (10041): Inferred latch for "set0[9]" at I8253f.v(331)
  585. Info (10041): Inferred latch for "set0[10]" at I8253f.v(331)
  586. Info (10041): Inferred latch for "set0[11]" at I8253f.v(331)
  587. Info (10041): Inferred latch for "set0[12]" at I8253f.v(331)
  588. Info (10041): Inferred latch for "set0[13]" at I8253f.v(331)
  589. Info (10041): Inferred latch for "set0[14]" at I8253f.v(331)
  590. Info (10041): Inferred latch for "set0[15]" at I8253f.v(331)
  591. Info (10041): Inferred latch for "clk_out[2]" at I8253f.v(318)
  592. Info (10041): Inferred latch for "clk_out[0]" at I8253f.v(263)
  593. Info (10041): Inferred latch for "clk_out[1]" at I8253f.v(208)
  594. Info (10041): Inferred latch for "lock[0]" at I8253f.v(142)
  595. Info (10041): Inferred latch for "lock[1]" at I8253f.v(142)
  596. Info (10041): Inferred latch for "lock[2]" at I8253f.v(142)
  597. Info (10041): Inferred latch for "lock[3]" at I8253f.v(142)
  598. Info (10041): Inferred latch for "lock[4]" at I8253f.v(142)
  599. Info (10041): Inferred latch for "lock[5]" at I8253f.v(142)
  600. Info (10041): Inferred latch for "lock[6]" at I8253f.v(142)
  601. Info (10041): Inferred latch for "lock[7]" at I8253f.v(142)
  602. Info (10041): Inferred latch for "lock[8]" at I8253f.v(142)
  603. Info (10041): Inferred latch for "lock[9]" at I8253f.v(142)
  604. Info (10041): Inferred latch for "lock[10]" at I8253f.v(142)
  605. Info (10041): Inferred latch for "lock[11]" at I8253f.v(142)
  606. Info (10041): Inferred latch for "lock[12]" at I8253f.v(142)
  607. Info (10041): Inferred latch for "lock[13]" at I8253f.v(142)
  608. Info (10041): Inferred latch for "lock[14]" at I8253f.v(142)
  609. Info (10041): Inferred latch for "lock[15]" at I8253f.v(142)
  610. Info (10041): Inferred latch for "cmd2[1]" at I8253f.v(142)
  611. Info (10041): Inferred latch for "cmd2[2]" at I8253f.v(142)
  612. Info (10041): Inferred latch for "cmd2[3]" at I8253f.v(142)
  613. Info (10041): Inferred latch for "cmd2[4]" at I8253f.v(142)
  614. Info (10041): Inferred latch for "cmd2[5]" at I8253f.v(142)
  615. Info (10041): Inferred latch for "cmd1[1]" at I8253f.v(142)
  616. Info (10041): Inferred latch for "cmd1[2]" at I8253f.v(142)
  617. Info (10041): Inferred latch for "cmd1[3]" at I8253f.v(142)
  618. Info (10041): Inferred latch for "cmd1[4]" at I8253f.v(142)
  619. Info (10041): Inferred latch for "cmd1[5]" at I8253f.v(142)
  620. Info (10041): Inferred latch for "cmd0[1]" at I8253f.v(142)
  621. Info (10041): Inferred latch for "cmd0[2]" at I8253f.v(142)
  622. Info (10041): Inferred latch for "cmd0[3]" at I8253f.v(142)
  623. Info (10041): Inferred latch for "cmd0[4]" at I8253f.v(142)
  624. Info (10041): Inferred latch for "cmd0[5]" at I8253f.v(142)
  625. Info (10041): Inferred latch for "cmd[0]" at I8253f.v(96)
  626. Info (10041): Inferred latch for "cmd[1]" at I8253f.v(96)
  627. Info (10041): Inferred latch for "cmd[2]" at I8253f.v(96)
  628. Info (10041): Inferred latch for "cmd[3]" at I8253f.v(96)
  629. Info (10041): Inferred latch for "cmd[4]" at I8253f.v(96)
  630. Info (10041): Inferred latch for "cmd[5]" at I8253f.v(96)
  631. Info (10041): Inferred latch for "cmd[6]" at I8253f.v(96)
  632. Info (10041): Inferred latch for "cmd[7]" at I8253f.v(96)
  633. Info (10041): Inferred latch for "read2" at I8253f.v(96)
  634. Info (10041): Inferred latch for "read1" at I8253f.v(96)
  635. Info (10041): Inferred latch for "read0" at I8253f.v(96)
  636. Info (10041): Inferred latch for "write2" at I8253f.v(96)
  637. Info (10041): Inferred latch for "write1" at I8253f.v(96)
  638. Info (10041): Inferred latch for "buffer[0]" at I8253f.v(83)
  639. Info (10041): Inferred latch for "buffer[1]" at I8253f.v(83)
  640. Info (10041): Inferred latch for "buffer[2]" at I8253f.v(83)
  641. Info (10041): Inferred latch for "buffer[3]" at I8253f.v(83)
  642. Info (10041): Inferred latch for "buffer[4]" at I8253f.v(83)
  643. Info (10041): Inferred latch for "buffer[5]" at I8253f.v(83)
  644. Info (10041): Inferred latch for "buffer[6]" at I8253f.v(83)
  645. Info (10041): Inferred latch for "buffer[7]" at I8253f.v(83)
  646. Info (10041): Inferred latch for "buffer[8]" at I8253f.v(83)
  647. Info (10041): Inferred latch for "buffer[9]" at I8253f.v(83)
  648. Info (10041): Inferred latch for "buffer[10]" at I8253f.v(83)
  649. Info (10041): Inferred latch for "buffer[11]" at I8253f.v(83)
  650. Info (10041): Inferred latch for "buffer[12]" at I8253f.v(83)
  651. Info (10041): Inferred latch for "buffer[13]" at I8253f.v(83)
  652. Info (10041): Inferred latch for "buffer[14]" at I8253f.v(83)
  653. Info (10041): Inferred latch for "buffer[15]" at I8253f.v(83)
  654. Warning: Using design file segout.v, which is not specified as a design file for the current project, but contains definitions for 1 design units and 1 entities in project
  655.     Info: Found entity 1: segout
  656. Info: Elaborating entity "segout" for hierarchy "segout:inst10"
  657. Warning (14110): No clock transition on "I8253f:inst|edge1" register due to stuck clock or clock enable
  658. Warning (14130): Reduced register "I8253f:inst|edge1" with stuck clock port to stuck value GND
  659. Warning (14130): Reduced register "I8253f:inst|rlh1[1]" with stuck clear port to stuck value GND
  660. Warning (14130): Reduced register "I8253f:inst|rlh1[0]" with stuck clear port to stuck value GND
  661. Info: Power-up level of register "I8253f:inst|reg0a" is not specified -- using power-up level of High to minimize register
  662. Warning (14130): Reduced register "I8253f:inst|reg0a" with stuck data_in port to stuck value VCC
  663. Warning (14130): Reduced register "I8253f:inst|rlh0[1]" with stuck clear port to stuck value GND
  664. Warning (14130): Reduced register "I8253f:inst|rlh0[0]" with stuck clear port to stuck value GND
  665. Info: Power-up level of register "I8253f:inst|reg2a" is not specified -- using power-up level of High to minimize register
  666. Warning (14130): Reduced register "I8253f:inst|reg2a" with stuck data_in port to stuck value VCC
  667. Warning (14110): No clock transition on "I8253f:inst|edge2" register due to stuck clock or clock enable
  668. Warning (14130): Reduced register "I8253f:inst|edge2" with stuck clock port to stuck value GND
  669. Warning (14130): Reduced register "I8253f:inst|rlh2[1]" with stuck clear port to stuck value GND
  670. Warning (14130): Reduced register "I8253f:inst|rlh2[0]" with stuck clear port to stuck value GND
  671. Warning: Latch I8253f:inst|clk_out[0] has unsafe behavior
  672.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd0[3]
  673. Warning: Latch I8253f:inst|dataout[7] has unsafe behavior
  674.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd0[5]
  675. Warning: Latch I8253f:inst|dataout[6] has unsafe behavior
  676.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd0[5]
  677. Warning: Latch I8253f:inst|dataout[5] has unsafe behavior
  678.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd0[5]
  679. Warning: Latch I8253f:inst|dataout[4] has unsafe behavior
  680.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd0[5]
  681. Warning: Latch I8253f:inst|dataout[3] has unsafe behavior
  682.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd0[5]
  683. Warning: Latch I8253f:inst|dataout[2] has unsafe behavior
  684.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd0[5]
  685. Warning: Latch I8253f:inst|dataout[1] has unsafe behavior
  686.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd0[5]
  687. Warning: Latch I8253f:inst|dataout[0] has unsafe behavior
  688.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd0[5]
  689. Warning: Latch I8253f:inst|set0[11] has unsafe behavior
  690.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd0[5]
  691. Warning: Latch I8253f:inst|set0[10] has unsafe behavior
  692.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd0[5]
  693. Warning: Latch I8253f:inst|set0[9] has unsafe behavior
  694.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd0[5]
  695. Warning: Latch I8253f:inst|set0[8] has unsafe behavior
  696.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd0[5]
  697. Warning: Latch I8253f:inst|cmd0[1] has unsafe behavior
  698.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[1]
  699. Warning: Latch I8253f:inst|cmd0[2] has unsafe behavior
  700.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[2]
  701. Warning: Latch I8253f:inst|cmd0[3] has unsafe behavior
  702.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[3]
  703. Warning: Latch I8253f:inst|set0[15] has unsafe behavior
  704.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd0[5]
  705. Warning: Latch I8253f:inst|buffer[0] has unsafe behavior
  706.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cnt0[0]
  707. Warning: Latch I8253f:inst|buffer[1] has unsafe behavior
  708.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cnt0[1]
  709. Warning: Latch I8253f:inst|buffer[2] has unsafe behavior
  710.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cnt0[2]
  711. Warning: Latch I8253f:inst|buffer[3] has unsafe behavior
  712.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cnt0[3]
  713. Warning: Latch I8253f:inst|buffer[4] has unsafe behavior
  714.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cnt0[4]
  715. Warning: Latch I8253f:inst|buffer[5] has unsafe behavior
  716.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cnt0[5]
  717. Warning: Latch I8253f:inst|buffer[6] has unsafe behavior
  718.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cnt0[6]
  719. Warning: Latch I8253f:inst|buffer[7] has unsafe behavior
  720.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cnt0[7]
  721. Warning: Latch I8253f:inst|buffer[8] has unsafe behavior
  722.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cnt0[8]
  723. Warning: Latch I8253f:inst|buffer[9] has unsafe behavior
  724.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cnt0[9]
  725. Warning: Latch I8253f:inst|buffer[10] has unsafe behavior
  726.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cnt0[10]
  727. Warning: Latch I8253f:inst|buffer[11] has unsafe behavior
  728.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cnt0[11]
  729. Warning: Latch I8253f:inst|buffer[12] has unsafe behavior
  730.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cnt0[12]
  731. Warning: Latch I8253f:inst|buffer[13] has unsafe behavior
  732.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cnt0[13]
  733. Warning: Latch I8253f:inst|buffer[14] has unsafe behavior
  734.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cnt0[14]
  735. Warning: Latch I8253f:inst|buffer[15] has unsafe behavior
  736.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cnt0[15]
  737. Warning: Latch I8253f:inst|set0[14] has unsafe behavior
  738.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd0[5]
  739. Warning: Latch I8253f:inst|set0[13] has unsafe behavior
  740.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd0[5]
  741. Warning: Latch I8253f:inst|set0[12] has unsafe behavior
  742.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd0[5]
  743. Warning: Latch I8253f:inst|lock[15] has unsafe behavior
  744.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[6]
  745. Warning: Latch I8253f:inst|lock[7] has unsafe behavior
  746.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[6]
  747. Warning: Latch I8253f:inst|cmd0[5] has unsafe behavior
  748.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[5]
  749. Warning: Latch I8253f:inst|cmd2[4] has unsafe behavior
  750.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[4]
  751. Warning: Latch I8253f:inst|cmd1[4] has unsafe behavior
  752.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[4]
  753. Warning: Latch I8253f:inst|read2 has unsafe behavior
  754.     Warning: Ports D and ENA on the latch are fed by the same signal A0
  755. Warning: Latch I8253f:inst|cmd2[5] has unsafe behavior
  756.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[5]
  757. Warning: Latch I8253f:inst|read1 has unsafe behavior
  758.     Warning: Ports D and ENA on the latch are fed by the same signal A0
  759. Warning: Latch I8253f:inst|cmd1[5] has unsafe behavior
  760.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[5]
  761. Warning: Latch I8253f:inst|read0 has unsafe behavior
  762.     Warning: Ports D and ENA on the latch are fed by the same signal A0
  763. Warning: Latch I8253f:inst|cmd0[4] has unsafe behavior
  764.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[4]
  765. Warning: Latch I8253f:inst|lock[14] has unsafe behavior
  766.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[6]
  767. Warning: Latch I8253f:inst|lock[6] has unsafe behavior
  768.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[6]
  769. Warning: Latch I8253f:inst|lock[13] has unsafe behavior
  770.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[6]
  771. Warning: Latch I8253f:inst|lock[5] has unsafe behavior
  772.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[6]
  773. Warning: Latch I8253f:inst|lock[12] has unsafe behavior
  774.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[6]
  775. Warning: Latch I8253f:inst|lock[4] has unsafe behavior
  776.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[6]
  777. Warning: Latch I8253f:inst|lock[11] has unsafe behavior
  778.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[6]
  779. Warning: Latch I8253f:inst|lock[3] has unsafe behavior
  780.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[6]
  781. Warning: Latch I8253f:inst|lock[10] has unsafe behavior
  782.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[6]
  783. Warning: Latch I8253f:inst|lock[2] has unsafe behavior
  784.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[6]
  785. Warning: Latch I8253f:inst|lock[9] has unsafe behavior
  786.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[6]
  787. Warning: Latch I8253f:inst|lock[1] has unsafe behavior
  788.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[6]
  789. Warning: Latch I8253f:inst|lock[8] has unsafe behavior
  790.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[6]
  791. Warning: Latch I8253f:inst|lock[0] has unsafe behavior
  792.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[6]
  793. Warning: Latch I8253f:inst|set1[15] has unsafe behavior
  794.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd1[5]
  795. Warning: Latch I8253f:inst|cmd1[1] has unsafe behavior
  796.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[1]
  797. Warning: Latch I8253f:inst|cmd1[2] has unsafe behavior
  798.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[2]
  799. Warning: Latch I8253f:inst|cmd1[3] has unsafe behavior
  800.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[3]
  801. Warning: Latch I8253f:inst|write1 has unsafe behavior
  802.     Warning: Ports D and ENA on the latch are fed by the same signal A0
  803. Warning: Latch I8253f:inst|set2[15] has unsafe behavior
  804.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd2[5]
  805. Warning: Latch I8253f:inst|cmd2[1] has unsafe behavior
  806.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[1]
  807. Warning: Latch I8253f:inst|cmd2[2] has unsafe behavior
  808.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[2]
  809. Warning: Latch I8253f:inst|cmd2[3] has unsafe behavior
  810.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd[3]
  811. Warning: Latch I8253f:inst|write2 has unsafe behavior
  812.     Warning: Ports D and ENA on the latch are fed by the same signal A0
  813. Warning: Latch I8253f:inst|set1[14] has unsafe behavior
  814.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd1[5]
  815. Warning: Latch I8253f:inst|set2[14] has unsafe behavior
  816.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd2[5]
  817. Warning: Latch I8253f:inst|set1[13] has unsafe behavior
  818.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd1[5]
  819. Warning: Latch I8253f:inst|set2[13] has unsafe behavior
  820.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd2[5]
  821. Warning: Latch I8253f:inst|set1[12] has unsafe behavior
  822.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd1[5]
  823. Warning: Latch I8253f:inst|set2[12] has unsafe behavior
  824.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd2[5]
  825. Warning: Latch I8253f:inst|set1[11] has unsafe behavior
  826.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd1[5]
  827. Warning: Latch I8253f:inst|set2[11] has unsafe behavior
  828.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd2[5]
  829. Warning: Latch I8253f:inst|set1[10] has unsafe behavior
  830.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd1[5]
  831. Warning: Latch I8253f:inst|set2[10] has unsafe behavior
  832.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd2[5]
  833. Warning: Latch I8253f:inst|set1[9] has unsafe behavior
  834.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd1[5]
  835. Warning: Latch I8253f:inst|set2[9] has unsafe behavior
  836.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd2[5]
  837. Warning: Latch I8253f:inst|set1[8] has unsafe behavior
  838.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd1[5]
  839. Warning: Latch I8253f:inst|set2[8] has unsafe behavior
  840.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|cmd2[5]
  841. Warning: Latch I8253f:inst|wover0 has unsafe behavior
  842.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|Decoder0
  843. Warning: Latch I8253f:inst|wover1 has unsafe behavior
  844.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|write1
  845. Warning: Latch I8253f:inst|wover2 has unsafe behavior
  846.     Warning: Ports D and ENA on the latch are fed by the same signal I8253f:inst|write2
  847. Warning: Converted presettable and clearable register to equivalent circuits with latches. Registers power-up to an undefined state, and DEVCLRn places the registers in an undefined state.
  848.     Warning (13310): Register "I8253f:inst|cnt0[15]" converted into equivalent circuit using register "I8253f:inst|cnt0[15]~_emulated" and latch "I8253f:inst|cnt0[15]~latch"
  849.     Warning (13310): Register "I8253f:inst|cnt0[14]" converted into equivalent circuit using register "I8253f:inst|cnt0[14]~_emulated" and latch "I8253f:inst|cnt0[14]~latch"
  850.     Warning (13310): Register "I8253f:inst|cnt0[13]" converted into equivalent circuit using register "I8253f:inst|cnt0[13]~_emulated" and latch "I8253f:inst|cnt0[13]~latch"
  851.     Warning (13310): Register "I8253f:inst|cnt0[12]" converted into equivalent circuit using register "I8253f:inst|cnt0[12]~_emulated" and latch "I8253f:inst|cnt0[12]~latch"
  852.     Warning (13310): Register "I8253f:inst|cnt0[11]" converted into equivalent circuit using register "I8253f:inst|cnt0[11]~_emulated" and latch "I8253f:inst|cnt0[11]~latch"
  853.     Warning (13310): Register "I8253f:inst|cnt0[10]" converted into equivalent circuit using register "I8253f:inst|cnt0[10]~_emulated" and latch "I8253f:inst|cnt0[10]~latch"
  854.     Warning (13310): Register "I8253f:inst|cnt0[9]" converted into equivalent circuit using register "I8253f:inst|cnt0[9]~_emulated" and latch "I8253f:inst|cnt0[9]~latch"
  855.     Warning (13310): Register "I8253f:inst|cnt0[8]" converted into equivalent circuit using register "I8253f:inst|cnt0[8]~_emulated" and latch "I8253f:inst|cnt0[8]~latch"
  856.     Warning (13310): Register "I8253f:inst|cnt0[7]" converted into equivalent circuit using register "I8253f:inst|cnt0[7]~_emulated" and latch "I8253f:inst|cnt0[7]~latch"
  857.     Warning (13310): Register "I8253f:inst|cnt0[6]" converted into equivalent circuit using register "I8253f:inst|cnt0[6]~_emulated" and latch "I8253f:inst|cnt0[6]~latch"
  858.     Warning (13310): Register "I8253f:inst|cnt0[5]" converted into equivalent circuit using register "I8253f:inst|cnt0[5]~_emulated" and latch "I8253f:inst|cnt0[5]~latch"
  859.     Warning (13310): Register "I8253f:inst|cnt0[4]" converted into equivalent circuit using register "I8253f:inst|cnt0[4]~_emulated" and latch "I8253f:inst|cnt0[4]~latch"
  860.     Warning (13310): Register "I8253f:inst|cnt0[3]" converted into equivalent circuit using register "I8253f:inst|cnt0[3]~_emulated" and latch "I8253f:inst|cnt0[3]~latch"
  861.     Warning (13310): Register "I8253f:inst|cnt0[2]" converted into equivalent circuit using register "I8253f:inst|cnt0[2]~_emulated" and latch "I8253f:inst|cnt0[2]~latch"
  862.     Warning (13310): Register "I8253f:inst|cnt0[1]" converted into equivalent circuit using register "I8253f:inst|cnt0[1]~_emulated" and latch "I8253f:inst|cnt0[1]~latch"
  863.     Warning (13310): Register "I8253f:inst|cnt0[0]" converted into equivalent circuit using register "I8253f:inst|cnt0[0]~_emulated" and latch "I8253f:inst|cnt0[0]~latch"
  864.     Warning (13310): Register "I8253f:inst|cnt1[15]" converted into equivalent circuit using register "I8253f:inst|cnt1[15]~_emulated" and latch "I8253f:inst|cnt1[15]~latch"
  865.     Warning (13310): Register "I8253f:inst|cnt2[15]" converted into equivalent circuit using register "I8253f:inst|cnt2[15]~_emulated" and latch "I8253f:inst|cnt2[15]~latch"
  866.     Warning (13310): Register "I8253f:inst|cnt1[7]" converted into equivalent circuit using register "I8253f:inst|cnt1[7]~_emulated" and latch "I8253f:inst|cnt1[7]~latch"
  867.     Warning (13310): Register "I8253f:inst|cnt2[7]" converted into equivalent circuit using register "I8253f:inst|cnt2[7]~_emulated" and latch "I8253f:inst|cnt2[7]~latch"
  868.     Warning (13310): Register "I8253f:inst|cnt1[14]" converted into equivalent circuit using register "I8253f:inst|cnt1[14]~_emulated" and latch "I8253f:inst|cnt1[14]~latch"
  869.     Warning (13310): Register "I8253f:inst|cnt2[14]" converted into equivalent circuit using register "I8253f:inst|cnt2[14]~_emulated" and latch "I8253f:inst|cnt2[14]~latch"
  870.     Warning (13310): Register "I8253f:inst|cnt1[6]" converted into equivalent circuit using register "I8253f:inst|cnt1[6]~_emulated" and latch "I8253f:inst|cnt1[6]~latch"
  871.     Warning (13310): Register "I8253f:inst|cnt2[6]" converted into equivalent circuit using register "I8253f:inst|cnt2[6]~_emulated" and latch "I8253f:inst|cnt2[6]~latch"
  872.     Warning (13310): Register "I8253f:inst|cnt1[13]" converted into equivalent circuit using register "I8253f:inst|cnt1[13]~_emulated" and latch "I8253f:inst|cnt1[13]~latch"
  873.     Warning (13310): Register "I8253f:inst|cnt2[13]" converted into equivalent circuit using register "I8253f:inst|cnt2[13]~_emulated" and latch "I8253f:inst|cnt2[13]~latch"
  874.     Warning (13310): Register "I8253f:inst|cnt1[5]" converted into equivalent circuit using register "I8253f:inst|cnt1[5]~_emulated" and latch "I8253f:inst|cnt1[5]~latch"
  875.     Warning (13310): Register "I8253f:inst|cnt2[5]" converted into equivalent circuit using register "I8253f:inst|cnt2[5]~_emulated" and latch "I8253f:inst|cnt2[5]~latch"
  876.     Warning (13310): Register "I8253f:inst|cnt1[12]" converted into equivalent circuit using register "I8253f:inst|cnt1[12]~_emulated" and latch "I8253f:inst|cnt1[12]~latch"
  877.     Warning (13310): Register "I8253f:inst|cnt2[12]" converted into equivalent circuit using register "I8253f:inst|cnt2[12]~_emulated" and latch "I8253f:inst|cnt2[12]~latch"
  878.     Warning (13310): Register "I8253f:inst|cnt1[4]" converted into equivalent circuit using register "I8253f:inst|cnt1[4]~_emulated" and latch "I8253f:inst|cnt1[4]~latch"
  879.     Warning (13310): Register "I8253f:inst|cnt2[4]" converted into equivalent circuit using register "I8253f:inst|cnt2[4]~_emulated" and latch "I8253f:inst|cnt2[4]~latch"
  880.     Warning (13310): Register "I8253f:inst|cnt1[11]" converted into equivalent circuit using register "I8253f:inst|cnt1[11]~_emulated" and latch "I8253f:inst|cnt1[11]~latch"
  881.     Warning (13310): Register "I8253f:inst|cnt2[11]" converted into equivalent circuit using register "I8253f:inst|cnt2[11]~_emulated" and latch "I8253f:inst|cnt2[11]~latch"
  882.     Warning (13310): Register "I8253f:inst|cnt1[3]" converted into equivalent circuit using register "I8253f:inst|cnt1[3]~_emulated" and latch "I8253f:inst|cnt1[3]~latch"
  883.     Warning (13310): Register "I8253f:inst|cnt2[3]" converted into equivalent circuit using register "I8253f:inst|cnt2[3]~_emulated" and latch "I8253f:inst|cnt2[3]~latch"
  884.     Warning (13310): Register "I8253f:inst|cnt1[10]" converted into equivalent circuit using register "I8253f:inst|cnt1[10]~_emulated" and latch "I8253f:inst|cnt1[10]~latch"
  885.     Warning (13310): Register "I8253f:inst|cnt2[10]" converted into equivalent circuit using register "I8253f:inst|cnt2[10]~_emulated" and latch "I8253f:inst|cnt2[10]~latch"
  886.     Warning (13310): Register "I8253f:inst|cnt1[2]" converted into equivalent circuit using register "I8253f:inst|cnt1[2]~_emulated" and latch "I8253f:inst|cnt1[2]~latch"
  887.     Warning (13310): Register "I8253f:inst|cnt2[2]" converted into equivalent circuit using register "I8253f:inst|cnt2[2]~_emulated" and latch "I8253f:inst|cnt2[2]~latch"
  888.     Warning (13310): Register "I8253f:inst|cnt1[9]" converted into equivalent circuit using register "I8253f:inst|cnt1[9]~_emulated" and latch "I8253f:inst|cnt1[9]~latch"
  889.     Warning (13310): Register "I8253f:inst|cnt2[9]" converted into equivalent circuit using register "I8253f:inst|cnt2[9]~_emulated" and latch "I8253f:inst|cnt2[9]~latch"
  890.     Warning (13310): Register "I8253f:inst|cnt1[1]" converted into equivalent circuit using register "I8253f:inst|cnt1[1]~_emulated" and latch "I8253f:inst|cnt1[1]~latch"
  891.     Warning (13310): Register "I8253f:inst|cnt2[1]" converted into equivalent circuit using register "I8253f:inst|cnt2[1]~_emulated" and latch "I8253f:inst|cnt2[1]~latch"
  892.     Warning (13310): Register "I8253f:inst|cnt1[8]" converted into equivalent circuit using register "I8253f:inst|cnt1[8]~_emulated" and latch "I8253f:inst|cnt1[8]~latch"
  893.     Warning (13310): Register "I8253f:inst|cnt2[8]" converted into equivalent circuit using register "I8253f:inst|cnt2[8]~_emulated" and latch "I8253f:inst|cnt2[8]~latch"
  894.     Warning (13310): Register "I8253f:inst|cnt1[0]" converted into equivalent circuit using register "I8253f:inst|cnt1[0]~_emulated" and latch "I8253f:inst|cnt1[0]~latch"
  895.     Warning (13310): Register "I8253f:inst|cnt2[0]" converted into equivalent circuit using register "I8253f:inst|cnt2[0]~_emulated" and latch "I8253f:inst|cnt2[0]~latch"
  896. Warning (14110): No clock transition on "I8253f:inst|cnt1[15]~_emulated" register due to stuck clock or clock enable
  897. Warning (14130): Reduced register "I8253f:inst|cnt1[15]~_emulated" with stuck clock port to stuck value GND
  898. Warning (14110): No clock transition on "I8253f:inst|cnt2[15]~_emulated" register due to stuck clock or clock enable
  899. Warning (14130): Reduced register "I8253f:inst|cnt2[15]~_emulated" with stuck clock port to stuck value GND
  900. Warning (14110): No clock transition on "I8253f:inst|cnt1[7]~_emulated" register due to stuck clock or clock enable
  901. Warning (14130): Reduced register "I8253f:inst|cnt1[7]~_emulated" with stuck clock port to stuck value GND
  902. Warning (14110): No clock transition on "I8253f:inst|cnt2[7]~_emulated" register due to stuck clock or clock enable
  903. Warning (14130): Reduced register "I8253f:inst|cnt2[7]~_emulated" with stuck clock port to stuck value GND
  904. Warning (14110): No clock transition on "I8253f:inst|cnt1[14]~_emulated" register due to stuck clock or clock enable
  905. Warning (14130): Reduced register "I8253f:inst|cnt1[14]~_emulated" with stuck clock port to stuck value GND
  906. Warning (14110): No clock transition on "I8253f:inst|cnt2[14]~_emulated" register due to stuck clock or clock enable
  907. Warning (14130): Reduced register "I8253f:inst|cnt2[14]~_emulated" with stuck clock port to stuck value GND
  908. Warning (14110): No clock transition on "I8253f:inst|cnt1[6]~_emulated" register due to stuck clock or clock enable
  909. Warning (14130): Reduced register "I8253f:inst|cnt1[6]~_emulated" with stuck clock port to stuck value GND
  910. Warning (14110): No clock transition on "I8253f:inst|cnt2[6]~_emulated" register due to stuck clock or clock enable
  911. Warning (14130): Reduced register "I8253f:inst|cnt2[6]~_emulated" with stuck clock port to stuck value GND
  912. Warning (14110): No clock transition on "I8253f:inst|cnt1[13]~_emulated" register due to stuck clock or clock enable
  913. Warning (14130): Reduced register "I8253f:inst|cnt1[13]~_emulated" with stuck clock port to stuck value GND
  914. Warning (14110): No clock transition on "I8253f:inst|cnt2[13]~_emulated" register due to stuck clock or clock enable
  915. Warning (14130): Reduced register "I8253f:inst|cnt2[13]~_emulated" with stuck clock port to stuck value GND
  916. Warning (14110): No clock transition on "I8253f:inst|cnt1[5]~_emulated" register due to stuck clock or clock enable
  917. Warning (14130): Reduced register "I8253f:inst|cnt1[5]~_emulated" with stuck clock port to stuck value GND
  918. Warning (14110): No clock transition on "I8253f:inst|cnt2[5]~_emulated" register due to stuck clock or clock enable
  919. Warning (14130): Reduced register "I8253f:inst|cnt2[5]~_emulated" with stuck clock port to stuck value GND
  920. Warning (14110): No clock transition on "I8253f:inst|cnt1[12]~_emulated" register due to stuck clock or clock enable
  921. Warning (14130): Reduced register "I8253f:inst|cnt1[12]~_emulated" with stuck clock port to stuck value GND
  922. Warning (14110): No clock transition on "I8253f:inst|cnt2[12]~_emulated" register due to stuck clock or clock enable
  923. Warning (14130): Reduced register "I8253f:inst|cnt2[12]~_emulated" with stuck clock port to stuck value GND
  924. Warning (14110): No clock transition on "I8253f:inst|cnt1[4]~_emulated" register due to stuck clock or clock enable
  925. Warning (14130): Reduced register "I8253f:inst|cnt1[4]~_emulated" with stuck clock port to stuck value GND
  926. Warning (14110): No clock transition on "I8253f:inst|cnt2[4]~_emulated" register due to stuck clock or clock enable
  927. Warning (14130): Reduced register "I8253f:inst|cnt2[4]~_emulated" with stuck clock port to stuck value GND
  928. Warning (14110): No clock transition on "I8253f:inst|cnt1[11]~_emulated" register due to stuck clock or clock enable
  929. Warning (14130): Reduced register "I8253f:inst|cnt1[11]~_emulated" with stuck clock port to stuck value GND
  930. Warning (14110): No clock transition on "I8253f:inst|cnt2[11]~_emulated" register due to stuck clock or clock enable
  931. Warning (14130): Reduced register "I8253f:inst|cnt2[11]~_emulated" with stuck clock port to stuck value GND
  932. Warning (14110): No clock transition on "I8253f:inst|cnt1[3]~_emulated" register due to stuck clock or clock enable
  933. Warning (14130): Reduced register "I8253f:inst|cnt1[3]~_emulated" with stuck clock port to stuck value GND
  934. Warning (14110): No clock transition on "I8253f:inst|cnt2[3]~_emulated" register due to stuck clock or clock enable
  935. Warning (14130): Reduced register "I8253f:inst|cnt2[3]~_emulated" with stuck clock port to stuck value GND
  936. Warning (14110): No clock transition on "I8253f:inst|cnt1[10]~_emulated" register due to stuck clock or clock enable
  937. Warning (14130): Reduced register "I8253f:inst|cnt1[10]~_emulated" with stuck clock port to stuck value GND
  938. Warning (14110): No clock transition on "I8253f:inst|cnt2[10]~_emulated" register due to stuck clock or clock enable
  939. Warning (14130): Reduced register "I8253f:inst|cnt2[10]~_emulated" with stuck clock port to stuck value GND
  940. Warning (14110): No clock transition on "I8253f:inst|cnt1[2]~_emulated" register due to stuck clock or clock enable
  941. Warning (14130): Reduced register "I8253f:inst|cnt1[2]~_emulated" with stuck clock port to stuck value GND
  942. Warning (14110): No clock transition on "I8253f:inst|cnt2[2]~_emulated" register due to stuck clock or clock enable
  943. Warning (14130): Reduced register "I8253f:inst|cnt2[2]~_emulated" with stuck clock port to stuck value GND
  944. Warning (14110): No clock transition on "I8253f:inst|cnt1[9]~_emulated" register due to stuck clock or clock enable
  945. Warning (14130): Reduced register "I8253f:inst|cnt1[9]~_emulated" with stuck clock port to stuck value GND
  946. Warning (14110): No clock transition on "I8253f:inst|cnt2[9]~_emulated" register due to stuck clock or clock enable
  947. Warning (14130): Reduced register "I8253f:inst|cnt2[9]~_emulated" with stuck clock port to stuck value GND
  948. Warning (14110): No clock transition on "I8253f:inst|cnt1[1]~_emulated" register due to stuck clock or clock enable
  949. Warning (14130): Reduced register "I8253f:inst|cnt1[1]~_emulated" with stuck clock port to stuck value GND
  950. Warning (14110): No clock transition on "I8253f:inst|cnt2[1]~_emulated" register due to stuck clock or clock enable
  951. Warning (14130): Reduced register "I8253f:inst|cnt2[1]~_emulated" with stuck clock port to stuck value GND
  952. Warning (14110): No clock transition on "I8253f:inst|cnt1[8]~_emulated" register due to stuck clock or clock enable
  953. Warning (14130): Reduced register "I8253f:inst|cnt1[8]~_emulated" with stuck clock port to stuck value GND
  954. Warning (14110): No clock transition on "I8253f:inst|cnt2[8]~_emulated" register due to stuck clock or clock enable
  955. Warning (14130): Reduced register "I8253f:inst|cnt2[8]~_emulated" with stuck clock port to stuck value GND
  956. Warning (14110): No clock transition on "I8253f:inst|cnt1[0]~_emulated" register due to stuck clock or clock enable
  957. Warning (14130): Reduced register "I8253f:inst|cnt1[0]~_emulated" with stuck clock port to stuck value GND
  958. Warning (14110): No clock transition on "I8253f:inst|cnt2[0]~_emulated" register due to stuck clock or clock enable
  959. Warning (14130): Reduced register "I8253f:inst|cnt2[0]~_emulated" with stuck clock port to stuck value GND
  960. Info: Implemented 546 device resources after synthesis - the final resource count might be different
  961.     Info: Implemented 15 input pins
  962.     Info: Implemented 53 output pins
  963.     Info: Implemented 478 logic cells
  964. Info: Quartus II Analysis & Synthesis was successful. 0 errors, 452 warnings
  965.     Info: Allocated 171 megabytes of memory during processing
  966.     Info: Processing ended: Tue Apr 20 16:39:47 2010
  967.     Info: Elapsed time: 00:00:08