iop321.h
上传用户:szlgq88
上传日期:2009-04-28
资源大小:48287k
文件大小:18k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. /*
  2.  * linux/include/asm/arch-iop3xx/iop321.h
  3.  *
  4.  * Intel IOP321 Chip definitions
  5.  *
  6.  * Author: Rory Bolt <rorybolt@pacbell.net>
  7.  * Copyright (C) 2002 Rory Bolt
  8.  * Copyright (C) 2004 Intel Corp.
  9.  *
  10.  * This program is free software; you can redistribute it and/or modify
  11.  * it under the terms of the GNU General Public License version 2 as
  12.  * published by the Free Software Foundation.
  13.  */
  14. #ifndef _IOP321_HW_H_
  15. #define _IOP321_HW_H_
  16. /*
  17.  * This is needed for mixed drivers that need to work on all
  18.  * IOP3xx variants but behave slightly differently on each.
  19.  */
  20. #ifndef __ASSEMBLY__
  21. #ifdef CONFIG_ARCH_IOP321
  22. #define iop_is_321() (((processor_id & 0xfffff5e0) == 0x69052420))
  23. #else
  24. #define iop_is_321() 0
  25. #endif
  26. #endif
  27. /*
  28.  * IOP321 I/O and Mem space regions for PCI autoconfiguration
  29.  */
  30. #define IOP321_PCI_IO_WINDOW_SIZE   0x00010000
  31. #define IOP321_PCI_LOWER_IO_PA      0x90000000
  32. #define IOP321_PCI_LOWER_IO_VA      0xfe000000
  33. #define IOP321_PCI_LOWER_IO_BA      (*IOP321_OIOWTVR)
  34. #define IOP321_PCI_UPPER_IO_PA      (IOP321_PCI_LOWER_IO_PA + IOP321_PCI_IO_WINDOW_SIZE - 1)
  35. #define IOP321_PCI_UPPER_IO_VA      (IOP321_PCI_LOWER_IO_VA + IOP321_PCI_IO_WINDOW_SIZE - 1)
  36. #define IOP321_PCI_UPPER_IO_BA      (IOP321_PCI_LOWER_IO_BA + IOP321_PCI_IO_WINDOW_SIZE - 1)
  37. #define IOP321_PCI_IO_OFFSET        (IOP321_PCI_LOWER_IO_VA - IOP321_PCI_LOWER_IO_BA)
  38. //#define IOP321_PCI_MEM_WINDOW_SIZE  (~*IOP321_IALR1 + 1)
  39. #define IOP321_PCI_MEM_WINDOW_SIZE  0x04000000 /* 64M outbound window */
  40. #define IOP321_PCI_LOWER_MEM_PA     0x80000000
  41. #define IOP321_PCI_LOWER_MEM_BA     (*IOP321_OMWTVR0)
  42. #define IOP321_PCI_UPPER_MEM_PA     (IOP321_PCI_LOWER_MEM_PA + IOP321_PCI_MEM_WINDOW_SIZE - 1)
  43. #define IOP321_PCI_UPPER_MEM_BA     (IOP321_PCI_LOWER_MEM_BA + IOP321_PCI_MEM_WINDOW_SIZE - 1)
  44. #define IOP321_PCI_MEM_OFFSET       (IOP321_PCI_LOWER_MEM_PA - IOP321_PCI_LOWER_MEM_BA)
  45. /*
  46.  * IOP321 chipset registers
  47.  */
  48. #define IOP321_VIRT_MEM_BASE 0xfeffe000  /* chip virtual mem address*/
  49. #define IOP321_PHYS_MEM_BASE 0xffffe000  /* chip physical memory address */
  50. #define IOP321_REG_ADDR(reg) (IOP321_VIRT_MEM_BASE | (reg))
  51. /* Reserved 0x00000000 through 0x000000FF */
  52. /* Address Translation Unit 0x00000100 through 0x000001FF */
  53. #define IOP321_ATUVID     (volatile u16 *)IOP321_REG_ADDR(0x00000100)
  54. #define IOP321_ATUDID     (volatile u16 *)IOP321_REG_ADDR(0x00000102)
  55. #define IOP321_ATUCMD     (volatile u16 *)IOP321_REG_ADDR(0x00000104)
  56. #define IOP321_ATUSR      (volatile u16 *)IOP321_REG_ADDR(0x00000106)
  57. #define IOP321_ATURID     (volatile u8  *)IOP321_REG_ADDR(0x00000108)
  58. #define IOP321_ATUCCR     (volatile u32 *)IOP321_REG_ADDR(0x00000109)
  59. #define IOP321_ATUCLSR    (volatile u8  *)IOP321_REG_ADDR(0x0000010C)
  60. #define IOP321_ATULT      (volatile u8  *)IOP321_REG_ADDR(0x0000010D)
  61. #define IOP321_ATUHTR     (volatile u8  *)IOP321_REG_ADDR(0x0000010E)
  62. #define IOP321_ATUBIST    (volatile u8  *)IOP321_REG_ADDR(0x0000010F)
  63. #define IOP321_IABAR0     (volatile u32 *)IOP321_REG_ADDR(0x00000110)
  64. #define IOP321_IAUBAR0    (volatile u32 *)IOP321_REG_ADDR(0x00000114)
  65. #define IOP321_IABAR1     (volatile u32 *)IOP321_REG_ADDR(0x00000118)
  66. #define IOP321_IAUBAR1    (volatile u32 *)IOP321_REG_ADDR(0x0000011C)
  67. #define IOP321_IABAR2     (volatile u32 *)IOP321_REG_ADDR(0x00000120)
  68. #define IOP321_IAUBAR2    (volatile u32 *)IOP321_REG_ADDR(0x00000124)
  69. #define IOP321_ASVIR      (volatile u16 *)IOP321_REG_ADDR(0x0000012C)
  70. #define IOP321_ASIR       (volatile u16 *)IOP321_REG_ADDR(0x0000012E)
  71. #define IOP321_ERBAR      (volatile u32 *)IOP321_REG_ADDR(0x00000130)
  72. /* Reserved 0x00000134 through 0x0000013B */
  73. #define IOP321_ATUILR     (volatile u8  *)IOP321_REG_ADDR(0x0000013C)
  74. #define IOP321_ATUIPR     (volatile u8  *)IOP321_REG_ADDR(0x0000013D)
  75. #define IOP321_ATUMGNT    (volatile u8  *)IOP321_REG_ADDR(0x0000013E)
  76. #define IOP321_ATUMLAT    (volatile u8  *)IOP321_REG_ADDR(0x0000013F)
  77. #define IOP321_IALR0      (volatile u32 *)IOP321_REG_ADDR(0x00000140)
  78. #define IOP321_IATVR0     (volatile u32 *)IOP321_REG_ADDR(0x00000144)
  79. #define IOP321_ERLR       (volatile u32 *)IOP321_REG_ADDR(0x00000148)
  80. #define IOP321_ERTVR      (volatile u32 *)IOP321_REG_ADDR(0x0000014C)
  81. #define IOP321_IALR1      (volatile u32 *)IOP321_REG_ADDR(0x00000150)
  82. #define IOP321_IALR2      (volatile u32 *)IOP321_REG_ADDR(0x00000154)
  83. #define IOP321_IATVR2     (volatile u32 *)IOP321_REG_ADDR(0x00000158)
  84. #define IOP321_OIOWTVR    (volatile u32 *)IOP321_REG_ADDR(0x0000015C)
  85. #define IOP321_OMWTVR0    (volatile u32 *)IOP321_REG_ADDR(0x00000160)
  86. #define IOP321_OUMWTVR0   (volatile u32 *)IOP321_REG_ADDR(0x00000164)
  87. #define IOP321_OMWTVR1    (volatile u32 *)IOP321_REG_ADDR(0x00000168)
  88. #define IOP321_OUMWTVR1   (volatile u32 *)IOP321_REG_ADDR(0x0000016C)
  89. /* Reserved 0x00000170 through 0x00000177*/
  90. #define IOP321_OUDWTVR    (volatile u32 *)IOP321_REG_ADDR(0x00000178)
  91. /* Reserved 0x0000017C through 0x0000017F*/
  92. #define IOP321_ATUCR      (volatile u32 *)IOP321_REG_ADDR(0x00000180)
  93. #define IOP321_PCSR       (volatile u32 *)IOP321_REG_ADDR(0x00000184)
  94. #define IOP321_ATUISR     (volatile u32 *)IOP321_REG_ADDR(0x00000188)
  95. #define IOP321_ATUIMR     (volatile u32 *)IOP321_REG_ADDR(0x0000018C)
  96. #define IOP321_IABAR3     (volatile u32 *)IOP321_REG_ADDR(0x00000190)
  97. #define IOP321_IAUBAR3    (volatile u32 *)IOP321_REG_ADDR(0x00000194)
  98. #define IOP321_IALR3      (volatile u32 *)IOP321_REG_ADDR(0x00000198)
  99. #define IOP321_IATVR3     (volatile u32 *)IOP321_REG_ADDR(0x0000019C)
  100. /* Reserved 0x000001A0 through 0x000001A3*/
  101. #define IOP321_OCCAR      (volatile u32 *)IOP321_REG_ADDR(0x000001A4)
  102. /* Reserved 0x000001A8 through 0x000001AB*/
  103. #define IOP321_OCCDR      (volatile u32 *)IOP321_REG_ADDR(0x000001AC)
  104. /* Reserved 0x000001B0 through 0x000001BB*/
  105. #define IOP321_PDSCR      (volatile u32 *)IOP321_REG_ADDR(0x000001BC)
  106. #define IOP321_PMCAPID    (volatile u8  *)IOP321_REG_ADDR(0x000001C0)
  107. #define IOP321_PMNEXT     (volatile u8  *)IOP321_REG_ADDR(0x000001C1)
  108. #define IOP321_APMCR      (volatile u16 *)IOP321_REG_ADDR(0x000001C2)
  109. #define IOP321_APMCSR     (volatile u16 *)IOP321_REG_ADDR(0x000001C4)
  110. /* Reserved 0x000001C6 through 0x000001DF */
  111. #define IOP321_PCIXCAPID  (volatile u8  *)IOP321_REG_ADDR(0x000001E0)
  112. #define IOP321_PCIXNEXT   (volatile u8  *)IOP321_REG_ADDR(0x000001E1)
  113. #define IOP321_PCIXCMD    (volatile u16 *)IOP321_REG_ADDR(0x000001E2)
  114. #define IOP321_PCIXSR     (volatile u32 *)IOP321_REG_ADDR(0x000001E4)
  115. #define IOP321_PCIIRSR    (volatile u32 *)IOP321_REG_ADDR(0x000001EC)
  116. /* Messaging Unit 0x00000300 through 0x000003FF */
  117. /* Reserved 0x00000300 through 0x0000030c */
  118. #define IOP321_IMR0       (volatile u32 *)IOP321_REG_ADDR(0x00000310)
  119. #define IOP321_IMR1       (volatile u32 *)IOP321_REG_ADDR(0x00000314)
  120. #define IOP321_OMR0       (volatile u32 *)IOP321_REG_ADDR(0x00000318)
  121. #define IOP321_OMR1       (volatile u32 *)IOP321_REG_ADDR(0x0000031C)
  122. #define IOP321_IDR        (volatile u32 *)IOP321_REG_ADDR(0x00000320)
  123. #define IOP321_IISR       (volatile u32 *)IOP321_REG_ADDR(0x00000324)
  124. #define IOP321_IIMR       (volatile u32 *)IOP321_REG_ADDR(0x00000328)
  125. #define IOP321_ODR        (volatile u32 *)IOP321_REG_ADDR(0x0000032C)
  126. #define IOP321_OISR       (volatile u32 *)IOP321_REG_ADDR(0x00000330)
  127. #define IOP321_OIMR       (volatile u32 *)IOP321_REG_ADDR(0x00000334)
  128. /* Reserved 0x00000338 through 0x0000034F */
  129. #define IOP321_MUCR       (volatile u32 *)IOP321_REG_ADDR(0x00000350)
  130. #define IOP321_QBAR       (volatile u32 *)IOP321_REG_ADDR(0x00000354)
  131. /* Reserved 0x00000358 through 0x0000035C */
  132. #define IOP321_IFHPR      (volatile u32 *)IOP321_REG_ADDR(0x00000360)
  133. #define IOP321_IFTPR      (volatile u32 *)IOP321_REG_ADDR(0x00000364)
  134. #define IOP321_IPHPR      (volatile u32 *)IOP321_REG_ADDR(0x00000368)
  135. #define IOP321_IPTPR      (volatile u32 *)IOP321_REG_ADDR(0x0000036C)
  136. #define IOP321_OFHPR      (volatile u32 *)IOP321_REG_ADDR(0x00000370)
  137. #define IOP321_OFTPR      (volatile u32 *)IOP321_REG_ADDR(0x00000374)
  138. #define IOP321_OPHPR      (volatile u32 *)IOP321_REG_ADDR(0x00000378)
  139. #define IOP321_OPTPR      (volatile u32 *)IOP321_REG_ADDR(0x0000037C)
  140. #define IOP321_IAR        (volatile u32 *)IOP321_REG_ADDR(0x00000380)
  141. #define IOP321_IIxR_MASK 0x7f /* masks all */
  142. #define IOP321_IIxR_IRI 0x40 /* RC Index Register Interrupt */
  143. #define IOP321_IIxR_OFQF 0x20 /* RC Output Free Q Full (ERROR) */
  144. #define IOP321_IIxR_ipq 0x10 /* RC Inbound Post Q (post) */
  145. #define IOP321_IIxR_ERRDI 0x08 /* RO Error Doorbell Interrupt */
  146. #define IOP321_IIxR_IDI 0x04 /* RO Inbound Doorbell Interrupt */
  147. #define IOP321_IIxR_IM1 0x02 /* RC Inbound Message 1 Interrupt */
  148. #define IOP321_IIxR_IM0 0x01 /* RC Inbound Message 0 Interrupt */
  149. /* Reserved 0x00000384 through 0x000003FF */
  150. /* DMA Controller 0x00000400 through 0x000004FF */
  151. #define IOP321_DMA0_CCR   (volatile u32 *)IOP321_REG_ADDR(0x00000400)
  152. #define IOP321_DMA0_CSR   (volatile u32 *)IOP321_REG_ADDR(0x00000404)
  153. #define IOP321_DMA0_DAR   (volatile u32 *)IOP321_REG_ADDR(0x0000040C)
  154. #define IOP321_DMA0_NDAR  (volatile u32 *)IOP321_REG_ADDR(0x00000410)
  155. #define IOP321_DMA0_PADR  (volatile u32 *)IOP321_REG_ADDR(0x00000414)
  156. #define IOP321_DMA0_PUADR (volatile u32 *)IOP321_REG_ADDR(0x00000418)
  157. #define IOP321_DMA0_LADR  (volatile u32 *)IOP321_REG_ADDR(0X0000041C)
  158. #define IOP321_DMA0_BCR   (volatile u32 *)IOP321_REG_ADDR(0x00000420)
  159. #define IOP321_DMA0_DCR   (volatile u32 *)IOP321_REG_ADDR(0x00000424)
  160. /* Reserved 0x00000428 through 0x0000043C */
  161. #define IOP321_DMA1_CCR   (volatile u32 *)IOP321_REG_ADDR(0x00000440)
  162. #define IOP321_DMA1_CSR   (volatile u32 *)IOP321_REG_ADDR(0x00000444)
  163. #define IOP321_DMA1_DAR   (volatile u32 *)IOP321_REG_ADDR(0x0000044C)
  164. #define IOP321_DMA1_NDAR  (volatile u32 *)IOP321_REG_ADDR(0x00000450)
  165. #define IOP321_DMA1_PADR  (volatile u32 *)IOP321_REG_ADDR(0x00000454)
  166. #define IOP321_DMA1_PUADR (volatile u32 *)IOP321_REG_ADDR(0x00000458)
  167. #define IOP321_DMA1_LADR  (volatile u32 *)IOP321_REG_ADDR(0x0000045C)
  168. #define IOP321_DMA1_BCR   (volatile u32 *)IOP321_REG_ADDR(0x00000460)
  169. #define IOP321_DMA1_DCR   (volatile u32 *)IOP321_REG_ADDR(0x00000464)
  170. /* Reserved 0x00000468 through 0x000004FF */
  171. /* Memory controller 0x00000500 through 0x0005FF */
  172. /* Peripheral bus interface unit 0x00000680 through 0x0006FF */
  173. #define IOP321_PBCR       (volatile u32 *)IOP321_REG_ADDR(0x00000680)
  174. #define IOP321_PBISR      (volatile u32 *)IOP321_REG_ADDR(0x00000684)
  175. #define IOP321_PBBAR0     (volatile u32 *)IOP321_REG_ADDR(0x00000688)
  176. #define IOP321_PBLR0      (volatile u32 *)IOP321_REG_ADDR(0x0000068C)
  177. #define IOP321_PBBAR1     (volatile u32 *)IOP321_REG_ADDR(0x00000690)
  178. #define IOP321_PBLR1      (volatile u32 *)IOP321_REG_ADDR(0x00000694)
  179. #define IOP321_PBBAR2     (volatile u32 *)IOP321_REG_ADDR(0x00000698)
  180. #define IOP321_PBLR2      (volatile u32 *)IOP321_REG_ADDR(0x0000069C)
  181. #define IOP321_PBBAR3     (volatile u32 *)IOP321_REG_ADDR(0x000006A0)
  182. #define IOP321_PBLR3      (volatile u32 *)IOP321_REG_ADDR(0x000006A4)
  183. #define IOP321_PBBAR4     (volatile u32 *)IOP321_REG_ADDR(0x000006A8)
  184. #define IOP321_PBLR4      (volatile u32 *)IOP321_REG_ADDR(0x000006AC)
  185. #define IOP321_PBBAR5     (volatile u32 *)IOP321_REG_ADDR(0x000006B0)
  186. #define IOP321_PBLR5      (volatile u32 *)IOP321_REG_ADDR(0x000006B4)
  187. #define IOP321_PBDSCR     (volatile u32 *)IOP321_REG_ADDR(0x000006B8)
  188. /* Reserved 0x000006BC */
  189. #define IOP321_PMBR0      (volatile u32 *)IOP321_REG_ADDR(0x000006C0)
  190. /* Reserved 0x000006C4 through 0x000006DC */
  191. #define IOP321_PMBR1      (volatile u32 *)IOP321_REG_ADDR(0x000006E0)
  192. #define IOP321_PMBR2      (volatile u32 *)IOP321_REG_ADDR(0x000006E4)
  193. #define IOP321_PBCR_EN    0x1
  194. #define IOP321_PBISR_BOOR_ERR 0x1
  195. /* Peripheral performance monitoring unit 0x00000700 through 0x00077F */
  196. #define IOP321_GTMR (volatile u32 *)IOP321_REG_ADDR(0x00000700)
  197. #define IOP321_ESR (volatile u32 *)IOP321_REG_ADDR(0x00000704)
  198. #define IOP321_EMISR (volatile u32 *)IOP321_REG_ADDR(0x00000708)
  199. /* reserved 0x00000070c */
  200. #define IOP321_GTSR (volatile u32 *)IOP321_REG_ADDR(0x00000710)
  201. /* PERC0 DOESN'T EXIST - index from 1! */
  202. #define IOP321_PERCR0 (volatile u32 *)IOP321_REG_ADDR(0x00000710)
  203. #define IOP321_GTMR_NGCE 0x04 /* (Not) Global Counter Enable */
  204. /* Internal arbitration unit 0x00000780 through 0x0007BF */
  205. #define IOP321_IACR (volatile u32 *)IOP321_REG_ADDR(0x00000780)
  206. #define IOP321_MTTR1 (volatile u32 *)IOP321_REG_ADDR(0x00000784)
  207. #define IOP321_MTTR2 (volatile u32 *)IOP321_REG_ADDR(0x00000788)
  208. /* General Purpose I/O Registers */
  209. #define IOP321_GPOE       (volatile u32 *)IOP321_REG_ADDR(0x000007C4)
  210. #define IOP321_GPID       (volatile u32 *)IOP321_REG_ADDR(0x000007C8)
  211. #define IOP321_GPOD       (volatile u32 *)IOP321_REG_ADDR(0x000007CC)
  212. /* Interrupt Controller */
  213. #define IOP321_INTCTL     (volatile u32 *)IOP321_REG_ADDR(0x000007D0)
  214. #define IOP321_INTSTR     (volatile u32 *)IOP321_REG_ADDR(0x000007D4)
  215. #define IOP321_IINTSRC    (volatile u32 *)IOP321_REG_ADDR(0x000007D8)
  216. #define IOP321_FINTSRC    (volatile u32 *)IOP321_REG_ADDR(0x000007DC)
  217. /* Timers */
  218. #define IOP321_TU_TMR0 (volatile u32 *)IOP321_REG_ADDR(0x000007E0)
  219. #define IOP321_TU_TMR1 (volatile u32 *)IOP321_REG_ADDR(0x000007E4)
  220. #ifdef CONFIG_ARCH_IQ80321
  221. #define IOP321_TICK_RATE 200000000 /* 200 MHz clock */
  222. #elif defined(CONFIG_ARCH_IQ31244)
  223. #define IOP321_TICK_RATE 198000000 /* 33.000 MHz crystal */
  224. #endif
  225. #ifdef CONFIG_ARCH_EP80219
  226. #undef IOP321_TICK_RATE
  227. #define IOP321_TICK_RATE 200000000 /* 33.333333 Mhz crystal */
  228. #endif
  229. #define IOP321_TMR_TC 0x01
  230. #define IOP321_TMR_EN 0x02
  231. #define IOP321_TMR_RELOAD 0x04
  232. #define IOP321_TMR_PRIVILEGED 0x09
  233. #define IOP321_TMR_RATIO_1_1 0x00
  234. #define IOP321_TMR_RATIO_4_1 0x10
  235. #define IOP321_TMR_RATIO_8_1 0x20
  236. #define IOP321_TMR_RATIO_16_1 0x30
  237. #define IOP321_TU_TCR0    (volatile u32 *)IOP321_REG_ADDR(0x000007E8)
  238. #define IOP321_TU_TCR1    (volatile u32 *)IOP321_REG_ADDR(0x000007EC)
  239. #define IOP321_TU_TRR0    (volatile u32 *)IOP321_REG_ADDR(0x000007F0)
  240. #define IOP321_TU_TRR1    (volatile u32 *)IOP321_REG_ADDR(0x000007F4)
  241. #define IOP321_TU_TISR    (volatile u32 *)IOP321_REG_ADDR(0x000007F8)
  242. #define IOP321_TU_WDTCR   (volatile u32 *)IOP321_REG_ADDR(0x000007FC)
  243. /* Application accelerator unit 0x00000800 - 0x000008FF */
  244. #define IOP321_AAU_ACR     (volatile u32 *)IOP321_REG_ADDR(0x00000800)
  245. #define IOP321_AAU_ASR     (volatile u32 *)IOP321_REG_ADDR(0x00000804)
  246. #define IOP321_AAU_ADAR    (volatile u32 *)IOP321_REG_ADDR(0x00000808)
  247. #define IOP321_AAU_ANDAR   (volatile u32 *)IOP321_REG_ADDR(0x0000080C)
  248. #define IOP321_AAU_SAR1    (volatile u32 *)IOP321_REG_ADDR(0x00000810)
  249. #define IOP321_AAU_SAR2    (volatile u32 *)IOP321_REG_ADDR(0x00000814)
  250. #define IOP321_AAU_SAR3    (volatile u32 *)IOP321_REG_ADDR(0x00000818)
  251. #define IOP321_AAU_SAR4    (volatile u32 *)IOP321_REG_ADDR(0x0000081C)
  252. #define IOP321_AAU_SAR5    (volatile u32 *)IOP321_REG_ADDR(0x0000082C)
  253. #define IOP321_AAU_SAR6    (volatile u32 *)IOP321_REG_ADDR(0x00000830)
  254. #define IOP321_AAU_SAR7    (volatile u32 *)IOP321_REG_ADDR(0x00000834)
  255. #define IOP321_AAU_SAR8    (volatile u32 *)IOP321_REG_ADDR(0x00000838)
  256. #define IOP321_AAU_SAR9    (volatile u32 *)IOP321_REG_ADDR(0x00000840)
  257. #define IOP321_AAU_SAR10   (volatile u32 *)IOP321_REG_ADDR(0x00000844)
  258. #define IOP321_AAU_SAR11   (volatile u32 *)IOP321_REG_ADDR(0x00000848)
  259. #define IOP321_AAU_SAR12   (volatile u32 *)IOP321_REG_ADDR(0x0000084C)
  260. #define IOP321_AAU_SAR13   (volatile u32 *)IOP321_REG_ADDR(0x00000850)
  261. #define IOP321_AAU_SAR14   (volatile u32 *)IOP321_REG_ADDR(0x00000854)
  262. #define IOP321_AAU_SAR15   (volatile u32 *)IOP321_REG_ADDR(0x00000858)
  263. #define IOP321_AAU_SAR16   (volatile u32 *)IOP321_REG_ADDR(0x0000085C)
  264. #define IOP321_AAU_SAR17   (volatile u32 *)IOP321_REG_ADDR(0x00000864)
  265. #define IOP321_AAU_SAR18   (volatile u32 *)IOP321_REG_ADDR(0x00000868)
  266. #define IOP321_AAU_SAR19   (volatile u32 *)IOP321_REG_ADDR(0x0000086C)
  267. #define IOP321_AAU_SAR20   (volatile u32 *)IOP321_REG_ADDR(0x00000870)
  268. #define IOP321_AAU_SAR21   (volatile u32 *)IOP321_REG_ADDR(0x00000874)
  269. #define IOP321_AAU_SAR22   (volatile u32 *)IOP321_REG_ADDR(0x00000878)
  270. #define IOP321_AAU_SAR23   (volatile u32 *)IOP321_REG_ADDR(0x0000087C)
  271. #define IOP321_AAU_SAR24   (volatile u32 *)IOP321_REG_ADDR(0x00000880)
  272. #define IOP321_AAU_SAR25   (volatile u32 *)IOP321_REG_ADDR(0x00000888)
  273. #define IOP321_AAU_SAR26   (volatile u32 *)IOP321_REG_ADDR(0x0000088C)
  274. #define IOP321_AAU_SAR27   (volatile u32 *)IOP321_REG_ADDR(0x00000890)
  275. #define IOP321_AAU_SAR28   (volatile u32 *)IOP321_REG_ADDR(0x00000894)
  276. #define IOP321_AAU_SAR29   (volatile u32 *)IOP321_REG_ADDR(0x00000898)
  277. #define IOP321_AAU_SAR30   (volatile u32 *)IOP321_REG_ADDR(0x0000089C)
  278. #define IOP321_AAU_SAR31   (volatile u32 *)IOP321_REG_ADDR(0x000008A0)
  279. #define IOP321_AAU_SAR32   (volatile u32 *)IOP321_REG_ADDR(0x000008A4)
  280. #define IOP321_AAU_DAR     (volatile u32 *)IOP321_REG_ADDR(0x00000820)
  281. #define IOP321_AAU_ABCR    (volatile u32 *)IOP321_REG_ADDR(0x00000824)
  282. #define IOP321_AAU_ADCR    (volatile u32 *)IOP321_REG_ADDR(0x00000828)
  283. #define IOP321_AAU_EDCR0   (volatile u32 *)IOP321_REG_ADDR(0x0000083c)
  284. #define IOP321_AAU_EDCR1   (volatile u32 *)IOP321_REG_ADDR(0x00000860)
  285. #define IOP321_AAU_EDCR2   (volatile u32 *)IOP321_REG_ADDR(0x00000884)
  286. /* SSP serial port unit 0x00001600 - 0x0000167F */
  287. /* I2C bus interface unit 0x00001680 - 0x000016FF */
  288. #define IOP321_ICR0       (volatile u32 *)IOP321_REG_ADDR(0x00001680)
  289. #define IOP321_ISR0       (volatile u32 *)IOP321_REG_ADDR(0x00001684)
  290. #define IOP321_ISAR0      (volatile u32 *)IOP321_REG_ADDR(0x00001688)
  291. #define IOP321_IDBR0      (volatile u32 *)IOP321_REG_ADDR(0x0000168C)
  292. /* Reserved 0x00001690 */
  293. #define IOP321_IBMR0      (volatile u32 *)IOP321_REG_ADDR(0x00001694)
  294. /* Reserved 0x00001698 */
  295. /* Reserved 0x0000169C */
  296. #define IOP321_ICR1       (volatile u32 *)IOP321_REG_ADDR(0x000016A0)
  297. #define IOP321_ISR1       (volatile u32 *)IOP321_REG_ADDR(0x000016A4)
  298. #define IOP321_ISAR1      (volatile u32 *)IOP321_REG_ADDR(0x000016A8)
  299. #define IOP321_IDBR1      (volatile u32 *)IOP321_REG_ADDR(0x000016AC)
  300. #define IOP321_IBMR1      (volatile u32 *)IOP321_REG_ADDR(0x000016B4)
  301. /* Reserved 0x000016B8 through 0x000016FC */
  302. /* for I2C bit defs see drivers/i2c/i2c-iop3xx.h */
  303. #ifndef __ASSEMBLY__
  304. extern void iop321_map_io(void);
  305. extern void iop321_init_irq(void);
  306. extern void iop321_time_init(void);
  307. #endif
  308. #endif // _IOP321_HW_H_