SA-1101.h
上传用户:szlgq88
上传日期:2009-04-28
资源大小:48287k
文件大小:30k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. /*
  2.  * SA-1101.h
  3.  *
  4.  * Copyright (c) Peter Danielsson 1999
  5.  *
  6.  * Definition of constants related to the sa1101
  7.  * support chip for the sa1100
  8.  *
  9.  */
  10. /* Be sure that virtual mapping is defined right */
  11. #ifndef __ASM_ARCH_HARDWARE_H
  12. #error You must include hardware.h not SA-1101.h
  13. #endif
  14. #ifndef SA1101_BASE
  15. #error You must define SA-1101 physical base address
  16. #endif
  17. #ifndef LANGUAGE
  18. # ifdef __ASSEMBLY__
  19. #  define LANGUAGE Assembly
  20. # else
  21. #  define LANGUAGE C
  22. # endif
  23. #endif
  24. /*
  25.  * We have mapped the sa1101 depending on the value of SA1101_BASE.
  26.  * It then appears from 0xf4000000.
  27.  */
  28. #define SA1101_p2v( x )         ((x) - SA1101_BASE + 0xf4000000)
  29. #define SA1101_v2p( x )         ((x) - 0xf4000000  + SA1101_BASE)
  30. #ifndef SA1101_p2v
  31. #define SA1101_p2v(PhAdd)  (PhAdd)
  32. #endif
  33. #include <asm/arch/bitfield.h>
  34. #define C               0
  35. #define Assembly        1
  36. /*
  37.  * Memory map
  38.  */
  39. #define __SHMEM_CONTROL0 0x00000000
  40. #define __SYSTEM_CONTROL1 0x00000400
  41. #define __ARBITER 0x00020000
  42. #define __SYSTEM_CONTROL2 0x00040000
  43. #define __SYSTEM_CONTROL3 0x00060000
  44. #define __PARALLEL_PORT 0x00080000
  45. #define __VIDMEM_CONTROL 0x00100000
  46. #define __UPDATE_FIFO 0x00120000
  47. #define __SHMEM_CONTROL1 0x00140000
  48. #define __INTERRUPT_CONTROL 0x00160000
  49. #define __USB_CONTROL 0x00180000
  50. #define __TRACK_INTERFACE 0x001a0000
  51. #define __MOUSE_INTERFACE 0x001b0000
  52. #define __KEYPAD_INTERFACE 0x001c0000
  53. #define __PCMCIA_INTERFACE 0x001e0000
  54. #define __VGA_CONTROL 0x00200000
  55. #define __GPIO_INTERFACE 0x00300000
  56. /*
  57.  * Macro that calculates real address for registers in the SA-1101
  58.  */
  59. #define _SA1101( x )    ((x) + SA1101_BASE)
  60. /*
  61.  * Interface and shared memory controller registers
  62.  *
  63.  * Registers
  64.  * SKCR SA-1101 control register (read/write)
  65.  * SMCR Shared Memory Controller Register
  66.  * SNPR Snoop Register
  67.  */
  68. #define _SKCR _SA1101( 0x00000000 ) /* SA-1101 Control Reg. */
  69. #define _SMCR _SA1101( 0x00140000 ) /* Shared Mem. Control Reg. */
  70. #define _SNPR _SA1101( 0x00140400 ) /* Snoop Reg. */
  71. #if LANGUAGE == C
  72. #define SKCR (*((volatile Word *) SA1101_p2v (_SKCR)))
  73. #define SMCR (*((volatile Word *) SA1101_p2v (_SMCR)))
  74. #define SNPR (*((volatile Word *) SA1101_p2v (_SNPR)))
  75. #define SKCR_PLLEn   0x0001   /* Enable On-Chip PLL */
  76. #define SKCR_BCLKEn   0x0002   /* Enables BCLK */
  77. #define SKCR_Sleep   0x0004   /* Sleep Mode */
  78. #define SKCR_IRefEn   0x0008   /* DAC Iref input enable */
  79. #define SKCR_VCOON   0x0010   /* VCO bias */
  80. #define SKCR_ScanTestEn   0x0020   /* Enables scan test */
  81. #define SKCR_ClockTestEn  0x0040   /* Enables clock test */
  82. #define SMCR_DCAC   Fld(2,0)   /* Number of column address bits */
  83. #define SMCR_DRAC   Fld(2,2)   /* Number of row address bits */
  84. #define SMCR_ArbiterBias  0x0008   /* favor video or USB */
  85. #define SMCR_TopVidMem   Fld(4,5)   /* Top 4 bits of vidmem addr. */
  86. #define SMCR_ColAdrBits( x )   /* col. addr bits 8..11 */ 
  87. (( (x) - 8 ) << FShft (SMCR_DCAC))
  88. #define SMCR_RowAdrBits( x )   /* row addr bits 9..12 */
  89. (( (x) - 9 ) << FShft (SMCR_DRAC)
  90. #define SNPR_VFBstart   Fld(12,0) /* Video frame buffer addr */
  91. #define SNPR_VFBsize   Fld(11,12) /* Video frame buffer size */
  92. #define SNPR_WholeBank   (1 << 23) /* Whole bank bit */
  93. #define SNPR_BankSelect   Fld(2,27) /* Bank select */
  94. #define SNPR_SnoopEn   (1 << 31) /* Enable snoop operation */
  95. #define SNPR_Set_VFBsize( x )   /* set frame buffer size (in kb) */ 
  96. ( (x) << FShft (SNPR_VFBsize))
  97. #define SNPR_Select_Bank(x)     /* select bank 0 or 1 */  
  98. (( (x) + 1 ) << FShft (SNPR_BankSelect ))
  99. #endif /* LANGUAGE == C */
  100. /*
  101.  * Video Memory Controller
  102.  *
  103.  * Registers
  104.  *    VMCCR Configuration register
  105.  *    VMCAR VMC address register
  106.  *    VMCDR VMC data register
  107.  *
  108.  */
  109. #define _VMCCR _SA1101( 0x00100000 ) /* Configuration register */
  110. #define _VMCAR _SA1101( 0x00101000 ) /* VMC address register */
  111. #define _VMCDR _SA1101( 0x00101400 ) /* VMC data register */
  112. #if LANGUAGE == C
  113. #define VMCCR (*((volatile Word *) SA1101_p2v (_VMCCR)))
  114. #define VMCAR (*((volatile Word *) SA1101_p2v (_VMCAR)))
  115. #define VMCDR (*((volatile Word *) SA1101_p2v (_VMCDR)))
  116. #define VMCCR_RefreshEn     0x0000   /* Enable memory refresh */
  117. #define VMCCR_Config     0x0001   /* DRAM size */
  118. #define VMCCR_RefPeriod     Fld(2,3)   /* Refresh period */
  119. #define VMCCR_StaleDataWait Fld(4,5)   /* Stale FIFO data timeout counter */
  120. #define VMCCR_SleepState    (1<<9)   /* State of interface pins in sleep*/
  121. #define VMCCR_RefTest     (1<<10)   /* refresh test */
  122. #define VMCCR_RefLow     Fld(6,11)   /* refresh low counter */
  123. #define VMCCR_RefHigh     Fld(7,17)   /* refresh high counter */
  124. #define VMCCR_SDTCTest     Fld(7,24)   /* stale data timeout counter */
  125. #define VMCCR_ForceSelfRef  (1<<31)   /* Force self refresh */
  126. #endif LANGUAGE == C
  127. /* Update FIFO
  128.  *
  129.  * Registers
  130.  *    UFCR Update FIFO Control Register
  131.  *    UFSR Update FIFO Status Register
  132.  *    UFLVLR update FIFO level register
  133.  *    UFDR update FIFO data register
  134.  */
  135. #define _UFCR _SA1101(0x00120000)   /* Update FIFO Control Reg. */
  136. #define _UFSR _SA1101(0x00120400)   /* Update FIFO Status Reg. */
  137. #define _UFLVLR _SA1101(0x00120800)   /* Update FIFO level reg. */
  138. #define _UFDR _SA1101(0x00120c00)   /* Update FIFO data reg. */
  139. #if LANGUAGE == C
  140. #define UFCR  (*((volatile Word *) SA1101_p2v (_UFCR)))
  141. #define UFSR (*((volatile Word *) SA1101_p2v (_UFSR)))
  142. #define UFLVLR (*((volatile Word *) SA1101_p2v (_UFLVLR))) 
  143. #define UFDR (*((volatile Word *) SA1101_p2v (_UFDR)))
  144. #define UFCR_FifoThreshhold Fld(7,0) /* Level for FifoGTn flag */
  145. #define UFSR_FifoGTnFlag 0x01 /* FifoGTn flag */#define UFSR_FifoEmpty 0x80 /* FIFO is empty */
  146. #endif /* LANGUAGE == C */
  147. /* System Controller
  148.  *
  149.  * Registers
  150.  *    SKPCR Power Control Register
  151.  *    SKCDR Clock Divider Register
  152.  *    DACDR1 DAC1 Data register
  153.  *    DACDR2 DAC2 Data register
  154.  */
  155. #define _SKPCR _SA1101(0x00000400)
  156. #define _SKCDR _SA1101(0x00040000)
  157. #define _DACDR1 _SA1101(0x00060000)
  158. #define _DACDR2 _SA1101(0x00060400)
  159. #if LANGUAGE == C
  160. #define SKPCR  (*((volatile Word *) SA1101_p2v (_SKPCR)))
  161. #define SKCDR (*((volatile Word *) SA1101_p2v (_SKCDR)))
  162. #define DACDR1 (*((volatile Word *) SA1101_p2v (_DACDR1)))
  163. #define DACDR2 (*((volatile Word *) SA1101_p2v (_DACDR2)))
  164. #define SKPCR_UCLKEn      0x01    /* USB Enable */
  165. #define SKPCR_PCLKEn      0x02    /* PS/2 Enable */
  166. #define SKPCR_ICLKEn      0x04    /* Interrupt Controller Enable */
  167. #define SKPCR_VCLKEn      0x08    /* Video Controller Enable */
  168. #define SKPCR_PICLKEn      0x10    /* parallel port Enable */
  169. #define SKPCR_DCLKEn      0x20    /* DACs Enable */
  170. #define SKPCR_nKPADEn      0x40    /* Multiplexer */
  171. #define SKCDR_PLLMul      Fld(7,0) /* PLL Multiplier */
  172. #define SKCDR_VCLKEn      Fld(2,7) /* Video controller clock divider */
  173. #define SKDCR_BCLKEn      (1<<9) /* BCLK Divider */
  174. #define SKDCR_UTESTCLKEn     (1<<10) /* Route USB clock during test mode */
  175. #define SKDCR_DivRValue      Fld(6,11) /* Input clock divider for PLL */
  176. #define SKDCR_DivNValue      Fld(5,17) /* Output clock divider for PLL */
  177. #define SKDCR_PLLRSH      Fld(3,22) /* PLL bandwidth control */
  178. #define SKDCR_ChargePump     (1<<25) /* Charge pump control */
  179. #define SKDCR_ClkTestMode    (1<<26) /* Clock output test mode */
  180. #define SKDCR_ClkTestEn      (1<<27) /* Test clock generator */
  181. #define SKDCR_ClkJitterCntl  Fld(3,28) /* video clock jitter compensation */
  182. #define DACDR_DACCount      Fld(8,0) /* Count value */
  183. #define DACDR1_DACCount      DACDR_DACCount
  184. #define DACDR2_DACCount      DACDR_DACCount
  185. #endif /* LANGUAGE == C */
  186. /*
  187.  * Parallel Port Interface
  188.  *
  189.  * Registers
  190.  *    IEEE_Config IEEE mode selection and programmable attributes
  191.  *    IEEE_Control Controls the states of IEEE port control outputs
  192.  *    IEEE_Data Forward transfer data register
  193.  *    IEEE_Addr Forward transfer address register
  194.  *    IEEE_Status Port IO signal status register
  195.  *    IEEE_IntStatus Port interrupts status register
  196.  *    IEEE_FifoLevels   Rx and Tx FIFO interrupt generation levels
  197.  *    IEEE_InitTime Forward timeout counter initial value
  198.  *    IEEE_TimerStatus Forward timeout counter current value
  199.  *    IEEE_FifoReset Reset forward transfer FIFO
  200.  *    IEEE_ReloadValue Counter reload value
  201.  *    IEEE_TestControl Control testmode
  202.  *    IEEE_TestDataIn Test data register
  203.  *    IEEE_TestDataInEn Enable test data
  204.  *    IEEE_TestCtrlIn Test control signals
  205.  *    IEEE_TestCtrlInEn Enable test control signals
  206.  *    IEEE_TestDataStat Current data bus value
  207.  *
  208.  */
  209. /*
  210.  * The control registers are defined as offsets from a base address 
  211.  */
  212.  
  213. #define _IEEE( x ) _SA1101( (x) + __PARALLEL_PORT )
  214. #define _IEEE_Config     _IEEE( 0x0000 )
  215. #define _IEEE_Control     _IEEE( 0x0400 )
  216. #define _IEEE_Data     _IEEE( 0x4000 )
  217. #define _IEEE_Addr     _IEEE( 0x0800 )
  218. #define _IEEE_Status     _IEEE( 0x0c00 )
  219. #define _IEEE_IntStatus     _IEEE( 0x1000 )
  220. #define _IEEE_FifoLevels    _IEEE( 0x1400 )
  221. #define _IEEE_InitTime     _IEEE( 0x1800 )
  222. #define _IEEE_TimerStatus   _IEEE( 0x1c00 )
  223. #define _IEEE_FifoReset     _IEEE( 0x2000 )
  224. #define _IEEE_ReloadValue   _IEEE( 0x3c00 )
  225. #define _IEEE_TestControl   _IEEE( 0x2400 )
  226. #define _IEEE_TestDataIn    _IEEE( 0x2800 )
  227. #define _IEEE_TestDataInEn  _IEEE( 0x2c00 )
  228. #define _IEEE_TestCtrlIn    _IEEE( 0x3000 )
  229. #define _IEEE_TestCtrlInEn  _IEEE( 0x3400 )
  230. #define _IEEE_TestDataStat  _IEEE( 0x3800 )
  231.  
  232. #if LANGUAGE == C
  233. #define IEEE_Config     (*((volatile Word *) SA1101_p2v (_IEEE_Config)))
  234. #define IEEE_Control     (*((volatile Word *) SA1101_p2v (_IEEE_Control)))
  235. #define IEEE_Data     (*((volatile Word *) SA1101_p2v (_IEEE_Data)))
  236. #define IEEE_Addr     (*((volatile Word *) SA1101_p2v (_IEEE_Addr)))
  237. #define IEEE_Status     (*((volatile Word *) SA1101_p2v (_IEEE_Status)))
  238. #define IEEE_IntStatus     (*((volatile Word *) SA1101_p2v (_IEEE_IntStatus)))
  239. #define IEEE_FifoLevels     (*((volatile Word *) SA1101_p2v (_IEEE_FifoLevels)))
  240. #define IEEE_InitTime     (*((volatile Word *) SA1101_p2v (_IEEE_InitTime)))
  241. #define IEEE_TimerStatus    (*((volatile Word *) SA1101_p2v (_IEEE_TimerStatus)))
  242. #define IEEE_FifoReset     (*((volatile Word *) SA1101_p2v (_IEEE_FifoReset)))
  243. #define IEEE_ReloadValue    (*((volatile Word *) SA1101_p2v (_IEEE_ReloadValue)))
  244. #define IEEE_TestControl    (*((volatile Word *) SA1101_p2v (_IEEE_TestControl)))
  245. #define IEEE_TestDataIn     (*((volatile Word *) SA1101_p2v (_IEEE_TestDataIn)))
  246. #define IEEE_TestDataInEn   (*((volatile Word *) SA1101_p2v (_IEEE_TestDataInEn)))
  247. #define IEEE_TestCtrlIn     (*((volatile Word *) SA1101_p2v (_IEEE_TestCtrlIn)))
  248. #define IEEE_TestCtrlInEn   (*((volatile Word *) SA1101_p2v (_IEEE_TestCtrlInEn)))
  249. #define IEEE_TestDataStat   (*((volatile Word *) SA1101_p2v (_IEEE_TestDataStat)))
  250. #define IEEE_Config_M     Fld(3,0)  /* Mode select */
  251. #define IEEE_Config_D     0x04  /* FIFO access enable */
  252. #define IEEE_Config_B     0x08  /* 9-bit word enable */
  253. #define IEEE_Config_T     0x10  /* Data transfer enable */
  254. #define IEEE_Config_A     0x20  /* Data transfer direction */
  255. #define IEEE_Config_E     0x40  /* Timer enable */
  256. #define IEEE_Control_A     0x08  /* AutoFd output */
  257. #define IEEE_Control_E     0x04  /* Selectin output */
  258. #define IEEE_Control_T     0x02  /* Strobe output */
  259. #define IEEE_Control_I     0x01  /* Port init output */
  260. #define IEEE_Data_C     (1<<31)  /* Byte count */
  261. #define IEEE_Data_Db     Fld(9,16)  /* Data byte 2 */
  262. #define IEEE_Data_Da     Fld(9,0)  /* Data byte 1 */
  263. #define IEEE_Addr_A     Fld(8,0)  /* forward address transfer byte */
  264. #define IEEE_Status_A     0x0100  /* nAutoFd port output status */
  265. #define IEEE_Status_E     0x0080  /* nSelectIn port output status */
  266. #define IEEE_Status_T     0x0040  /* nStrobe port output status */
  267. #define IEEE_Status_I     0x0020  /* nInit port output status */
  268. #define IEEE_Status_B     0x0010  /* Busy port inout status */
  269. #define IEEE_Status_S     0x0008  /* Select port input status */
  270. #define IEEE_Status_K     0x0004  /* nAck port input status */
  271. #define IEEE_Status_F     0x0002  /* nFault port input status */
  272. #define IEEE_Status_R     0x0001  /* pError port input status */
  273. #define IEEE_IntStatus_IntReqDat  0x0100
  274. #define IEEE_IntStatus_IntReqEmp  0x0080
  275. #define IEEE_IntStatus_IntReqInt  0x0040
  276. #define IEEE_IntStatus_IntReqRav  0x0020
  277. #define IEEE_IntStatus_IntReqTim  0x0010
  278. #define IEEE_IntStatus_RevAddrComp  0x0008
  279. #define IEEE_IntStatus_RevDataComp  0x0004
  280. #define IEEE_IntStatus_FwdAddrComp  0x0002
  281. #define IEEE_IntStatus_FwdDataComp  0x0001
  282. #define IEEE_FifoLevels_RevFifoLevel  2
  283. #define IEEE_FifoLevels_FwdFifoLevel  1
  284. #define IEEE_InitTime_TimValInit  Fld(22,0)
  285. #define IEEE_TimerStatus_TimValStat  Fld(22,0)
  286. #define IEEE_ReloadValue_Reload  Fld(4,0)
  287. #define IEEE_TestControl_RegClk  0x04
  288. #define IEEE_TestControl_ClockSelect  Fld(2,1)
  289. #define IEEE_TestControl_TimerTestModeEn 0x01
  290. #define IEEE_TestCtrlIn_PError  0x10
  291. #define IEEE_TestCtrlIn_nFault  0x08
  292. #define IEEE_TestCtrlIn_nAck  0x04
  293. #define IEEE_TestCtrlIn_PSel  0x02
  294. #define IEEE_TestCtrlIn_Busy  0x01
  295. #endif /* LANGUAGE == C */
  296. /*
  297.  * VGA Controller
  298.  *
  299.  * Registers
  300.  *    VideoControl Video Control Register
  301.  *    VgaTiming0 VGA Timing Register 0
  302.  *    VgaTiming1 VGA Timing Register 1
  303.  *    VgaTiming2 VGA Timing Register 2
  304.  *    VgaTiming3 VGA Timing Register 3
  305.  *    VgaBorder VGA Border Color Register
  306.  *    VgaDBAR VGADMA Base Address Register
  307.  *    VgaDCAR VGADMA Channel Current Address Register
  308.  *    VgaStatus VGA Status Register
  309.  *    VgaInterruptMask VGA Interrupt Mask Register
  310.  *    VgaPalette VGA Palette Registers
  311.  *    DacControl DAC Control Register
  312.  *    VgaTest VGA Controller Test Register
  313.  */
  314. #define _VGA( x ) _SA1101( ( x ) + __VGA_CONTROL )
  315. #define _VideoControl     _VGA( 0x0000 )
  316. #define _VgaTiming0     _VGA( 0x0400 )
  317. #define _VgaTiming1     _VGA( 0x0800 )
  318. #define _VgaTiming2     _VGA( 0x0c00 )
  319. #define _VgaTiming3     _VGA( 0x1000 )
  320. #define _VgaBorder     _VGA( 0x1400 )
  321. #define _VgaDBAR     _VGA( 0x1800 )
  322. #define _VgaDCAR     _VGA( 0x1c00 )
  323. #define _VgaStatus     _VGA( 0x2000 )
  324. #define _VgaInterruptMask   _VGA( 0x2400 )
  325. #define _VgaPalette     _VGA( 0x40000 )
  326. #define _DacControl     _VGA( 0x3000 )
  327. #define _VgaTest     _VGA( 0x2c00 )
  328. #if (LANGUAGE == C)
  329. #define VideoControl   (*((volatile Word *) SA1101_p2v (_VideoControl)))
  330. #define VgaTiming0     (*((volatile Word *) SA1101_p2v (_VgaTiming0)))
  331. #define VgaTiming1     (*((volatile Word *) SA1101_p2v (_VgaTiming1)))
  332. #define VgaTiming2     (*((volatile Word *) SA1101_p2v (_VgaTiming2)))
  333. #define VgaTiming3     (*((volatile Word *) SA1101_p2v (_VgaTiming3)))
  334. #define VgaBorder      (*((volatile Word *) SA1101_p2v (_VgaBorder)))
  335. #define VgaDBAR        (*((volatile Word *) SA1101_p2v (_VgaDBAR)))
  336. #define VgaDCAR        (*((volatile Word *) SA1101_p2v (_VgaDCAR)))
  337. #define VgaStatus      (*((volatile Word *) SA1101_p2v (_VgaStatus)))
  338. #define VgaInterruptMask (*((volatile Word *) SA1101_p2v (_VgaInterruptMask)))
  339. #define VgaPalette     (*((volatile Word *) SA1101_p2v (_VgaPalette)))
  340. #define DacControl     (*((volatile Word *) SA1101_p2v (_DacControl))
  341. #define VgaTest        (*((volatile Word *) SA1101_p2v (_VgaTest)))
  342. #define VideoControl_VgaEn    0x00000000
  343. #define VideoControl_BGR      0x00000001
  344. #define VideoControl_VCompVal Fld(2,2)
  345. #define VideoControl_VgaReq   Fld(4,4)
  346. #define VideoControl_VBurstL  Fld(4,8)
  347. #define VideoControl_VMode    (1<<12)
  348. #define VideoControl_PalRead  (1<<13)
  349. #define VgaTiming0_PPL       Fld(6,2)
  350. #define VgaTiming0_HSW       Fld(8,8)
  351. #define VgaTiming0_HFP       Fld(8,16)
  352. #define VgaTiming0_HBP       Fld(8,24)
  353. #define VgaTiming1_LPS       Fld(10,0)
  354. #define VgaTiming1_VSW       Fld(6,10)
  355. #define VgaTiming1_VFP       Fld(8,16)
  356. #define VgaTiming1_VBP       Fld(8,24)
  357. #define VgaTiming2_IVS       0x01
  358. #define VgaTiming2_IHS       0x02
  359. #define VgaTiming2_CVS       0x04
  360. #define VgaTiming2_CHS       0x08
  361. #define VgaTiming3_HBS       Fld(8,0)
  362. #define VgaTiming3_HBE       Fld(8,8)
  363. #define VgaTiming3_VBS       Fld(8,16)
  364. #define VgaTiming3_VBE       Fld(8,24)
  365. #define VgaBorder_BCOL       Fld(24,0)
  366. #define VgaStatus_VFUF       0x01
  367. #define VgaStatus_VNext       0x02
  368. #define VgaStatus_VComp       0x04
  369. #define VgaInterruptMask_VFUFMask   0x00
  370. #define VgaInterruptMask_VNextMask  0x01
  371. #define VgaInterruptMask_VCompMask  0x02
  372. #define VgaPalette_R       Fld(8,0)
  373. #define VgaPalette_G       Fld(8,8)
  374. #define VgaPalette_B       Fld(8,16)
  375. #define DacControl_DACON      0x0001
  376. #define DacControl_COMPON     0x0002
  377. #define DacControl_PEDON      0x0004
  378. #define DacControl_RTrim      Fld(5,4)
  379. #define DacControl_GTrim      Fld(5,9)
  380. #define DacControl_BTrim      Fld(5,14)
  381. #define VgaTest_TDAC       0x00
  382. #define VgaTest_Datatest      Fld(4,1)
  383. #define VgaTest_DACTESTDAC    0x10
  384. #define VgaTest_DACTESTOUT    Fld(3,5)
  385. #endif /* LANGUAGE == C */
  386. /*
  387.  * USB Host Interface Controller
  388.  *
  389.  * Registers
  390.  *    Revision
  391.  *    Control
  392.  *    CommandStatus
  393.  *    InterruptStatus
  394.  *    InterruptEnable
  395.  *    HCCA
  396.  *    PeriodCurrentED
  397.  *    ControlHeadED
  398.  *    BulkHeadED
  399.  *    BulkCurrentED
  400.  *    DoneHead
  401.  *    FmInterval
  402.  *    FmRemaining
  403.  *    FmNumber
  404.  *    PeriodicStart
  405.  *    LSThreshold
  406.  *    RhDescriptorA
  407.  *    RhDescriptorB
  408.  *    RhStatus
  409.  *    RhPortStatus
  410.  *    USBStatus
  411.  *    USBReset
  412.  *    USTAR
  413.  *    USWER
  414.  *    USRFR
  415.  *    USNFR
  416.  *    USTCSR
  417.  *    USSR
  418.  *    
  419.  */
  420. #define _USB( x ) _SA1101( ( x ) + __USB_CONTROL )
  421. #define _Revision   _USB( 0x0000 )
  422. #define _Control   _USB( 0x0888 )
  423. #define _CommandStatus   _USB( 0x0c00 )
  424. #define _InterruptStatus  _USB( 0x1000 )
  425. #define _InterruptEnable  _USB( 0x1400 )
  426. #define _HCCA   _USB( 0x1800 )
  427. #define _PeriodCurrentED  _USB( 0x1c00 )
  428. #define _ControlHeadED   _USB( 0x2000 )
  429. #define _BulkHeadED   _USB( 0x2800 )
  430. #define _BulkCurrentED   _USB( 0x2c00 )
  431. #define _DoneHead   _USB( 0x3000 )
  432. #define _FmInterval   _USB( 0x3400 )
  433. #define _FmRemaining   _USB( 0x3800 )
  434. #define _FmNumber   _USB( 0x3c00 )
  435. #define _PeriodicStart   _USB( 0x4000 )
  436. #define _LSThreshold   _USB( 0x4400 )
  437. #define _RhDescriptorA   _USB( 0x4800 )
  438. #define _RhDescriptorB   _USB( 0x4c00 )
  439. #define _RhStatus   _USB( 0x5000 )
  440. #define _RhPortStatus   _USB( 0x5400 )
  441. #define _USBStatus   _USB( 0x11800 )
  442. #define _USBReset   _USB( 0x11c00 )
  443. #define _USTAR   _USB( 0x10400 )
  444. #define _USWER   _USB( 0x10800 )
  445. #define _USRFR   _USB( 0x10c00 )
  446. #define _USNFR   _USB( 0x11000 )
  447. #define _USTCSR   _USB( 0x11400 )
  448. #define _USSR   _USB( 0x11800 )
  449. #if (LANGUAGE == C)
  450. #define Revision (*((volatile Word *) SA1101_p2v (_Revision)))
  451. #define Control (*((volatile Word *) SA1101_p2v (_Control)))
  452. #define CommandStatus (*((volatile Word *) SA1101_p2v (_CommandStatus)))
  453. #define InterruptStatus (*((volatile Word *) SA1101_p2v (_InterruptStatus)))
  454. #define InterruptEnable (*((volatile Word *) SA1101_p2v (_InterruptEnable)))
  455. #define HCCA (*((volatile Word *) SA1101_p2v (_HCCA)))
  456. #define PeriodCurrentED (*((volatile Word *) SA1101_p2v (_PeriodCurrentED)))
  457. #define ControlHeadED (*((volatile Word *) SA1101_p2v (_ControlHeadED)))
  458. #define BulkHeadED (*((volatile Word *) SA1101_p2v (_BulkHeadED)))
  459. #define BulkCurrentED (*((volatile Word *) SA1101_p2v (_BulkCurrentED)))
  460. #define DoneHead (*((volatile Word *) SA1101_p2v (_DoneHead)))
  461. #define FmInterval (*((volatile Word *) SA1101_p2v (_FmInterval)))
  462. #define FmRemaining (*((volatile Word *) SA1101_p2v (_FmRemaining)))
  463. #define FmNumber (*((volatile Word *) SA1101_p2v (_FmNumber)))
  464. #define PeriodicStart (*((volatile Word *) SA1101_p2v (_PeriodicStart)))
  465. #define LSThreshold (*((volatile Word *) SA1101_p2v (_LSThreshold)))
  466. #define RhDescriptorA (*((volatile Word *) SA1101_p2v (_RhDescriptorA)))
  467. #define RhDescriptorB (*((volatile Word *) SA1101_p2v (_RhDescriptorB)))
  468. #define RhStatus (*((volatile Word *) SA1101_p2v (_RhStatus)))
  469. #define RhPortStatus (*((volatile Word *) SA1101_p2v (_RhPortStatus)))
  470. #define USBStatus (*((volatile Word *) SA1101_p2v (_USBStatus)))
  471. #define USBReset (*((volatile Word *) SA1101_p2v (_USBReset)))
  472. #define USTAR (*((volatile Word *) SA1101_p2v (_USTAR)))
  473. #define USWER (*((volatile Word *) SA1101_p2v (_USWER)))
  474. #define USRFR (*((volatile Word *) SA1101_p2v (_USRFR)))
  475. #define USNFR (*((volatile Word *) SA1101_p2v (_USNFR)))
  476. #define USTCSR (*((volatile Word *) SA1101_p2v (_USTCSR)))
  477. #define USSR (*((volatile Word *) SA1101_p2v (_USSR)))
  478. #define USBStatus_IrqHciRmtWkp      (1<<7)
  479. #define USBStatus_IrqHciBuffAcc      (1<<8)
  480. #define USBStatus_nIrqHciM      (1<<9)
  481. #define USBStatus_nHciMFClr      (1<<10)
  482. #define USBReset_ForceIfReset      0x01
  483. #define USBReset_ForceHcReset      0x02
  484. #define USBReset_ClkGenReset      0x04
  485. #define USTCR_RdBstCntrl      Fld(3,0)
  486. #define USTCR_ByteEnable      Fld(4,3)
  487. #define USTCR_WriteEn      (1<<7)
  488. #define USTCR_FifoCir      (1<<8)
  489. #define USTCR_TestXferSel      (1<<9)
  490. #define USTCR_FifoCirAtEnd      (1<<10)
  491. #define USTCR_nSimScaleDownClk      (1<<11)
  492. #define USSR_nAppMDEmpty      0x01
  493. #define USSR_nAppMDFirst      0x02
  494. #define USSR_nAppMDLast      0x04
  495. #define USSR_nAppMDFull      0x08
  496. #define USSR_nAppMAFull      0x10
  497. #define USSR_XferReq      0x20
  498. #define USSR_XferEnd      0x40
  499. #endif /* LANGUAGE == C */
  500. /*
  501.  * Interrupt Controller
  502.  *
  503.  * Registers
  504.  *    INTTEST0 Test register 0
  505.  *    INTTEST1 Test register 1
  506.  *    INTENABLE0 Interrupt Enable register 0
  507.  *    INTENABLE1 Interrupt Enable register 1
  508.  *    INTPOL0 Interrupt Polarity selection 0
  509.  *    INTPOL1 Interrupt Polarity selection 1
  510.  *    INTTSTSEL Interrupt source selection
  511.  *    INTSTATCLR0 Interrupt Status 0
  512.  *    INTSTATCLR1 Interrupt Status 1
  513.  *    INTSET0 Interrupt Set 0
  514.  *    INTSET1 Interrupt Set 1
  515.  */
  516. #define _INT( x ) _SA1101( ( x ) + __INTERRUPT_CONTROL)
  517. #define _INTTEST0 _INT( 0x1000 )
  518. #define _INTTEST1 _INT( 0x1400 )
  519. #define _INTENABLE0 _INT( 0x2000 )
  520. #define _INTENABLE1 _INT( 0x2400 )
  521. #define _INTPOL0 _INT( 0x3000 )
  522. #define _INTPOL1 _INT( 0x3400 )
  523. #define _INTTSTSEL      _INT( 0x5000 )
  524. #define _INTSTATCLR0 _INT( 0x6000 )
  525. #define _INTSTATCLR1 _INT( 0x6400 )
  526. #define _INTSET0 _INT( 0x7000 )
  527. #define _INTSET1 _INT( 0x7400 )
  528. #if ( LANGUAGE == C )
  529. #define INTTEST0 (*((volatile Word *) SA1101_p2v (_INTTEST0)))
  530. #define INTTEST1 (*((volatile Word *) SA1101_p2v (_INTTEST1)))
  531. #define INTENABLE0 (*((volatile Word *) SA1101_p2v (_INTENABLE0)))
  532. #define INTENABLE1 (*((volatile Word *) SA1101_p2v (_INTENABLE1)))
  533. #define INTPOL0 (*((volatile Word *) SA1101_p2v (_INTPOL0)))
  534. #define INTPOL1 (*((volatile Word *) SA1101_p2v (_INTPOL1)))
  535. #define INTTSTSEL (*((volatile Word *) SA1101_p2v (_INTTSTSEL)))
  536. #define INTSTATCLR0 (*((volatile Word *) SA1101_p2v (_INTSTATCLR0)))
  537. #define INTSTATCLR1 (*((volatile Word *) SA1101_p2v (_INTSTATCLR1)))
  538. #define INTSET0 (*((volatile Word *) SA1101_p2v (_INTSET0)))
  539. #define INTSET1 (*((volatile Word *) SA1101_p2v (_INTSET1)))
  540. #endif /* LANGUAGE == C */
  541. /*
  542.  * PS/2 Trackpad and Mouse Interfaces
  543.  *
  544.  * Registers   (prefix kbd applies to trackpad interface, mse to mouse)
  545.  *    KBDCR Control Register
  546.  *    KBDSTAT Status Register
  547.  *    KBDDATA Transmit/Receive Data register
  548.  *    KBDCLKDIV Clock Division Register
  549.  *    KBDPRECNT Clock Precount Register
  550.  *    KBDTEST1 Test register 1
  551.  *    KBDTEST2 Test register 2
  552.  *    KBDTEST3 Test register 3
  553.  *    KBDTEST4 Test register 4
  554.  *    MSECR
  555.  *    MSESTAT
  556.  *    MSEDATA
  557.  *    MSECLKDIV
  558.  *    MSEPRECNT
  559.  *    MSETEST1
  560.  *    MSETEST2
  561.  *    MSETEST3
  562.  *    MSETEST4
  563.  *     
  564.  */
  565. #define _KBD( x ) _SA1101( ( x ) + __TRACK_INTERFACE )
  566. #define _MSE( x ) _SA1101( ( x ) + __MOUSE_INTERFACE )
  567. #define _KBDCR _KBD( 0x0000 )
  568. #define _KBDSTAT _KBD( 0x0400 )
  569. #define _KBDDATA _KBD( 0x0800 )
  570. #define _KBDCLKDIV _KBD( 0x0c00 )
  571. #define _KBDPRECNT _KBD( 0x1000 )
  572. #define _KBDTEST1 _KBD( 0x2000 )
  573. #define _KBDTEST2 _KBD( 0x2400 )
  574. #define _KBDTEST3 _KBD( 0x2800 )
  575. #define _KBDTEST4 _KBD( 0x2c00 )
  576. #define _MSECR _MSE( 0x0000 )
  577. #define _MSESTAT _MSE( 0x0400 )
  578. #define _MSEDATA _MSE( 0x0800 )
  579. #define _MSECLKDIV _MSE( 0x0c00 )
  580. #define _MSEPRECNT _MSE( 0x1000 )
  581. #define _MSETEST1 _MSE( 0x2000 )
  582. #define _MSETEST2 _MSE( 0x2400 )
  583. #define _MSETEST3 _MSE( 0x2800 )
  584. #define _MSETEST4 _MSE( 0x2c00 )
  585. #if ( LANGUAGE == C )
  586. #define KBDCR     (*((volatile Word *) SA1101_p2v (_KBDCR)))
  587. #define KBDSTAT     (*((volatile Word *) SA1101_p2v (_KBDSTAT)))
  588. #define KBDDATA     (*((volatile Word *) SA1101_p2v (_KBDDATA)))
  589. #define KBDCLKDIV   (*((volatile Word *) SA1101_p2v (_KBDCLKDIV)))
  590. #define KBDPRECNT   (*((volatile Word *) SA1101_p2v (_KBDPRECNT)))
  591. #define KBDTEST1    (*((volatile Word *) SA1101_p2v (_KBDTEST1)))
  592. #define KBDTEST2    (*((volatile Word *) SA1101_p2v (_KBDTEST2)))
  593. #define KBDTEST3    (*((volatile Word *) SA1101_p2v (_KBDTEST3)))
  594. #define KBDTEST4    (*((volatile Word *) SA1101_p2v (_KBDTEST4)))
  595. #define MSECR     (*((volatile Word *) SA1101_p2v (_MSECR)))
  596. #define MSESTAT     (*((volatile Word *) SA1101_p2v (_MSESTAT)))
  597. #define MSEDATA     (*((volatile Word *) SA1101_p2v (_MSEDATA)))
  598. #define MSECLKDIV   (*((volatile Word *) SA1101_p2v (_MSECLKDIV)))
  599. #define MSEPRECNT   (*((volatile Word *) SA1101_p2v (_MSEPRECNT)))
  600. #define MSETEST1    (*((volatile Word *) SA1101_p2v (_MSETEST1)))
  601. #define MSETEST2    (*((volatile Word *) SA1101_p2v (_MSETEST2)))
  602. #define MSETEST3    (*((volatile Word *) SA1101_p2v (_MSETEST3)))
  603. #define MSETEST4    (*((volatile Word *) SA1101_p2v (_MSETEST4)))
  604. #define KBDCR_ENA  0x08
  605. #define KBDCR_FKD  0x02
  606. #define KBDCR_FKC  0x01
  607. #define KBDSTAT_TXE  0x80
  608. #define KBDSTAT_TXB  0x40
  609. #define KBDSTAT_RXF  0x20
  610. #define KBDSTAT_RXB  0x10
  611. #define KBDSTAT_ENA  0x08
  612. #define KBDSTAT_RXP  0x04
  613. #define KBDSTAT_KBD  0x02
  614. #define KBDSTAT_KBC  0x01
  615. #define KBDCLKDIV_DivVal  Fld(4,0)
  616. #define MSECR_ENA  0x08
  617. #define MSECR_FKD  0x02
  618. #define MSECR_FKC  0x01
  619. #define MSESTAT_TXE  0x80
  620. #define MSESTAT_TXB  0x40
  621. #define MSESTAT_RXF  0x20
  622. #define MSESTAT_RXB  0x10
  623. #define MSESTAT_ENA  0x08
  624. #define MSESTAT_RXP  0x04
  625. #define MSESTAT_MSD  0x02
  626. #define MSESTAT_MSC  0x01
  627. #define MSECLKDIV_DivVal  Fld(4,0)
  628. #define KBDTEST1_CD  0x80
  629. #define KBDTEST1_RC1  0x40
  630. #define KBDTEST1_MC  0x20
  631. #define KBDTEST1_C  Fld(2,3)
  632. #define KBDTEST1_T2  0x40
  633. #define KBDTEST1_T1  0x20
  634. #define KBDTEST1_T0  0x10
  635. #define KBDTEST2_TICBnRES  0x08
  636. #define KBDTEST2_RKC  0x04
  637. #define KBDTEST2_RKD  0x02
  638. #define KBDTEST2_SEL  0x01
  639. #define KBDTEST3_ms_16  0x80
  640. #define KBDTEST3_us_64  0x40
  641. #define KBDTEST3_us_16  0x20
  642. #define KBDTEST3_DIV8  0x10
  643. #define KBDTEST3_DIn  0x08
  644. #define KBDTEST3_CIn  0x04
  645. #define KBDTEST3_KD  0x02
  646. #define KBDTEST3_KC  0x01
  647. #define KBDTEST4_BC12  0x80
  648. #define KBDTEST4_BC11  0x40
  649. #define KBDTEST4_TRES  0x20
  650. #define KBDTEST4_CLKOE  0x10
  651. #define KBDTEST4_CRES  0x08
  652. #define KBDTEST4_RXB  0x04
  653. #define KBDTEST4_TXB  0x02
  654. #define KBDTEST4_SRX  0x01
  655. #define MSETEST1_CD  0x80
  656. #define MSETEST1_RC1  0x40
  657. #define MSETEST1_MC  0x20
  658. #define MSETEST1_C  Fld(2,3)
  659. #define MSETEST1_T2  0x40
  660. #define MSETEST1_T1  0x20
  661. #define MSETEST1_T0  0x10
  662. #define MSETEST2_TICBnRES  0x08
  663. #define MSETEST2_RKC  0x04
  664. #define MSETEST2_RKD  0x02
  665. #define MSETEST2_SEL  0x01
  666. #define MSETEST3_ms_16  0x80
  667. #define MSETEST3_us_64  0x40
  668. #define MSETEST3_us_16  0x20
  669. #define MSETEST3_DIV8  0x10
  670. #define MSETEST3_DIn  0x08
  671. #define MSETEST3_CIn  0x04
  672. #define MSETEST3_KD  0x02
  673. #define MSETEST3_KC  0x01
  674. #define MSETEST4_BC12  0x80
  675. #define MSETEST4_BC11  0x40
  676. #define MSETEST4_TRES  0x20
  677. #define MSETEST4_CLKOE  0x10
  678. #define MSETEST4_CRES  0x08
  679. #define MSETEST4_RXB  0x04
  680. #define MSETEST4_TXB  0x02
  681. #define MSETEST4_SRX  0x01
  682. #endif  /* LANGUAGE == C */
  683. /*
  684.  * General-Purpose I/O Interface
  685.  *
  686.  * Registers
  687.  *    PADWR Port A Data Write Register
  688.  *    PBDWR Port B Data Write Register
  689.  *    PADRR Port A Data Read Register
  690.  *    PBDRR Port B Data Read Register
  691.  *    PADDR Port A Data Direction Register
  692.  *    PBDDR Port B Data Direction Register
  693.  *    PASSR Port A Sleep State Register
  694.  *    PBSSR Port B Sleep State Register
  695.  *
  696.  */
  697. #define _PIO( x )      _SA1101( ( x ) + __GPIO_INTERFACE )
  698. #define _PADWR        _PIO( 0x0000 )
  699. #define _PBDWR        _PIO( 0x0400 )
  700. #define _PADRR        _PIO( 0x0000 )
  701. #define _PBDRR        _PIO( 0x0400 )
  702. #define _PADDR        _PIO( 0x0800 )
  703. #define _PBDDR        _PIO( 0x0c00 )
  704. #define _PASSR        _PIO( 0x1000 )
  705. #define _PBSSR        _PIO( 0x1400 )
  706. #if ( LANGUAGE == C )
  707. #define PADWR     (*((volatile Word *) SA1101_p2v (_PADWR)))
  708. #define PBDWR     (*((volatile Word *) SA1101_p2v (_PBDWR)))
  709. #define PADRR     (*((volatile Word *) SA1101_p2v (_PADRR)))
  710. #define PBDRR     (*((volatile Word *) SA1101_p2v (_PBDRR)))
  711. #define PADDR     (*((volatile Word *) SA1101_p2v (_PADDR)))
  712. #define PBDDR     (*((volatile Word *) SA1101_p2v (_PBDDR)))
  713. #define PASSR     (*((volatile Word *) SA1101_p2v (_PASSR)))
  714. #define PBSSR     (*((volatile Word *) SA1101_p2v (_PBSSR)))
  715. #endif
  716. /*
  717.  * Keypad Interface
  718.  *
  719.  * Registers
  720.  *    PXDWR
  721.  *    PXDRR
  722.  *    PYDWR
  723.  *    PYDRR
  724.  *
  725.  */
  726. #define _KEYPAD( x ) _SA1101( ( x ) + __KEYPAD_INTERFACE ) 
  727. #define _PXDWR    _KEYPAD( 0x0000 )
  728. #define _PXDRR    _KEYPAD( 0x0000 )
  729. #define _PYDWR    _KEYPAD( 0x0400 )
  730. #define _PYDRR    _KEYPAD( 0x0400 )
  731. #if ( LANGUAGE == C )
  732. #define PXDWR     (*((volatile Word *) SA1101_p2v (_PXDWR)))
  733. #define PXDRR     (*((volatile Word *) SA1101_p2v (_PXDRR)))
  734. #define PYDWR     (*((volatile Word *) SA1101_p2v (_PYDWR)))
  735. #define PYDRR     (*((volatile Word *) SA1101_p2v (_PYDRR)))
  736. #endif
  737. /*
  738.  * PCMCIA Interface
  739.  *
  740.  * Registers
  741.  *    PCSR Status Register
  742.  *    PCCR Control Register
  743.  *    PCSSR Sleep State Register
  744.  *
  745.  */
  746. #define _CARD( x ) _SA1101( ( x ) + __PCMCIA_INTERFACE )
  747. #define _PCSR    _CARD( 0x0000 )
  748. #define _PCCR    _CARD( 0x0400 )
  749. #define _PCSSR    _CARD( 0x0800 )
  750. #if ( LANGUAGE == C )
  751. #define PCSR    (*((volatile Word *) SA1101_p2v (_PCSR)))
  752. #define PCCR (*((volatile Word *) SA1101_p2v (_PCCR)))
  753. #define PCSSR (*((volatile Word *) SA1101_p2v (_PCSSR)))
  754. #define PCSR_S0_ready 0x0001
  755. #define PCSR_S1_ready 0x0002
  756. #define PCSR_S0_detected 0x0004
  757. #define PCSR_S1_detected 0x0008
  758. #define PCSR_S0_VS1 0x0010
  759. #define PCSR_S0_VS2 0x0020
  760. #define PCSR_S1_VS1 0x0040
  761. #define PCSR_S1_VS2 0x0080
  762. #define PCSR_S0_WP 0x0100
  763. #define PCSR_S1_WP 0x0200
  764. #define PCSR_S0_BVD1_nSTSCHG 0x0400
  765. #define PCSR_S0_BVD2_nSPKR 0x0800
  766. #define PCSR_S1_BVD1_nSTSCHG 0x1000
  767. #define PCSR_S1_BVD2_nSPKR 0x2000
  768. #define PCCR_S0_VPP0 0x0001
  769. #define PCCR_S0_VPP1 0x0002
  770. #define PCCR_S0_VCC0 0x0004
  771. #define PCCR_S0_VCC1 0x0008
  772. #define PCCR_S1_VPP0 0x0010
  773. #define PCCR_S1_VPP1 0x0020
  774. #define PCCR_S1_VCC0 0x0040
  775. #define PCCR_S1_VCC1 0x0080
  776. #define PCCR_S0_reset 0x0100
  777. #define PCCR_S1_reset 0x0200
  778. #define PCCR_S0_float 0x0400
  779. #define PCCR_S1_float 0x0800
  780. #define PCSSR_S0_VCC0 0x0001
  781. #define PCSSR_S0_VCC1 0x0002
  782. #define PCSSR_S0_VPP0 0x0004
  783. #define PCSSR_S0_VPP1 0x0008
  784. #define PCSSR_S0_control 0x0010
  785. #define PCSSR_S1_VCC0 0x0020
  786. #define PCSSR_S1_VCC1 0x0040
  787. #define PCSSR_S1_VPP0 0x0080
  788. #define PCSSR_S1_VPP1 0x0100
  789. #define PCSSR_S1_control 0x0200
  790. #endif
  791. #undef C
  792. #undef Assembly