io.h
上传用户:szlgq88
上传日期:2009-04-28
资源大小:48287k
文件大小:11k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. /*
  2.  *  linux/include/asm-arm/io.h
  3.  *
  4.  *  Copyright (C) 1996-2000 Russell King
  5.  *
  6.  * This program is free software; you can redistribute it and/or modify
  7.  * it under the terms of the GNU General Public License version 2 as
  8.  * published by the Free Software Foundation.
  9.  *
  10.  * Modifications:
  11.  *  16-Sep-1996 RMK Inlined the inx/outx functions & optimised for both
  12.  * constant addresses and variable addresses.
  13.  *  04-Dec-1997 RMK Moved a lot of this stuff to the new architecture
  14.  * specific IO header files.
  15.  *  27-Mar-1999 PJB Second parameter of memcpy_toio is const..
  16.  *  04-Apr-1999 PJB Added check_signature.
  17.  *  12-Dec-1999 RMK More cleanups
  18.  *  18-Jun-2000 RMK Removed virt_to_* and friends definitions
  19.  *  05-Oct-2004 BJD     Moved memory string functions to use void __iomem
  20.  */
  21. #ifndef __ASM_ARM_IO_H
  22. #define __ASM_ARM_IO_H
  23. #ifdef __KERNEL__
  24. #include <linux/types.h>
  25. #include <asm/byteorder.h>
  26. #include <asm/memory.h>
  27. #include <asm/arch/hardware.h>
  28. /*
  29.  * ISA I/O bus memory addresses are 1:1 with the physical address.
  30.  */
  31. #define isa_virt_to_bus virt_to_phys
  32. #define isa_page_to_bus page_to_phys
  33. #define isa_bus_to_virt phys_to_virt
  34. /*
  35.  * Generic IO read/write.  These perform native-endian accesses.  Note
  36.  * that some architectures will want to re-define __raw_{read,write}w.
  37.  */
  38. extern void __raw_writesb(void __iomem *addr, const void *data, int bytelen);
  39. extern void __raw_writesw(void __iomem *addr, const void *data, int wordlen);
  40. extern void __raw_writesl(void __iomem *addr, const void *data, int longlen);
  41. extern void __raw_readsb(void __iomem *addr, void *data, int bytelen);
  42. extern void __raw_readsw(void __iomem *addr, void *data, int wordlen);
  43. extern void __raw_readsl(void __iomem *addr, void *data, int longlen);
  44. #define __raw_writeb(v,a) (__chk_io_ptr(a), *(volatile unsigned char __force  *)(a) = (v))
  45. #define __raw_writew(v,a) (__chk_io_ptr(a), *(volatile unsigned short __force *)(a) = (v))
  46. #define __raw_writel(v,a) (__chk_io_ptr(a), *(volatile unsigned int __force   *)(a) = (v))
  47. #define __raw_readb(a) (__chk_io_ptr(a), *(volatile unsigned char __force  *)(a))
  48. #define __raw_readw(a) (__chk_io_ptr(a), *(volatile unsigned short __force *)(a))
  49. #define __raw_readl(a) (__chk_io_ptr(a), *(volatile unsigned int __force   *)(a))
  50. /*
  51.  * Bad read/write accesses...
  52.  */
  53. extern void __readwrite_bug(const char *fn);
  54. /*
  55.  * Now, pick up the machine-defined IO definitions
  56.  */
  57. #include <asm/arch/io.h>
  58. #ifdef __io_pci
  59. #warning machine class uses buggy __io_pci
  60. #endif
  61. #if defined(__arch_putb) || defined(__arch_putw) || defined(__arch_putl) || 
  62.     defined(__arch_getb) || defined(__arch_getw) || defined(__arch_getl)
  63. #warning machine class uses old __arch_putw or __arch_getw
  64. #endif
  65. /*
  66.  *  IO port access primitives
  67.  *  -------------------------
  68.  *
  69.  * The ARM doesn't have special IO access instructions; all IO is memory
  70.  * mapped.  Note that these are defined to perform little endian accesses
  71.  * only.  Their primary purpose is to access PCI and ISA peripherals.
  72.  *
  73.  * Note that for a big endian machine, this implies that the following
  74.  * big endian mode connectivity is in place, as described by numerous
  75.  * ARM documents:
  76.  *
  77.  *    PCI:  D0-D7   D8-D15 D16-D23 D24-D31
  78.  *    ARM: D24-D31 D16-D23  D8-D15  D0-D7
  79.  *
  80.  * The machine specific io.h include defines __io to translate an "IO"
  81.  * address to a memory address.
  82.  *
  83.  * Note that we prevent GCC re-ordering or caching values in expressions
  84.  * by introducing sequence points into the in*() definitions.  Note that
  85.  * __raw_* do not guarantee this behaviour.
  86.  *
  87.  * The {in,out}[bwl] macros are for emulating x86-style PCI/ISA IO space.
  88.  */
  89. #ifdef __io
  90. #define outb(v,p) __raw_writeb(v,__io(p))
  91. #define outw(v,p) __raw_writew((__force __u16) 
  92. cpu_to_le16(v),__io(p))
  93. #define outl(v,p) __raw_writel((__force __u32) 
  94. cpu_to_le32(v),__io(p))
  95. #define inb(p) ({ __u8 __v = __raw_readb(__io(p)); __v; })
  96. #define inw(p) ({ __u16 __v = le16_to_cpu((__force __le16) 
  97. __raw_readw(__io(p))); __v; })
  98. #define inl(p) ({ __u32 __v = le32_to_cpu((__force __le32) 
  99. __raw_readl(__io(p))); __v; })
  100. #define outsb(p,d,l) __raw_writesb(__io(p),d,l)
  101. #define outsw(p,d,l) __raw_writesw(__io(p),d,l)
  102. #define outsl(p,d,l) __raw_writesl(__io(p),d,l)
  103. #define insb(p,d,l) __raw_readsb(__io(p),d,l)
  104. #define insw(p,d,l) __raw_readsw(__io(p),d,l)
  105. #define insl(p,d,l) __raw_readsl(__io(p),d,l)
  106. #endif
  107. #define outb_p(val,port) outb((val),(port))
  108. #define outw_p(val,port) outw((val),(port))
  109. #define outl_p(val,port) outl((val),(port))
  110. #define inb_p(port) inb((port))
  111. #define inw_p(port) inw((port))
  112. #define inl_p(port) inl((port))
  113. #define outsb_p(port,from,len) outsb(port,from,len)
  114. #define outsw_p(port,from,len) outsw(port,from,len)
  115. #define outsl_p(port,from,len) outsl(port,from,len)
  116. #define insb_p(port,to,len) insb(port,to,len)
  117. #define insw_p(port,to,len) insw(port,to,len)
  118. #define insl_p(port,to,len) insl(port,to,len)
  119. /*
  120.  * String version of IO memory access ops:
  121.  */
  122. extern void _memcpy_fromio(void *, const volatile void __iomem *, size_t);
  123. extern void _memcpy_toio(volatile void __iomem *, const void *, size_t);
  124. extern void _memset_io(volatile void __iomem *, int, size_t);
  125. #define mmiowb()
  126. /*
  127.  *  Memory access primitives
  128.  *  ------------------------
  129.  *
  130.  * These perform PCI memory accesses via an ioremap region.  They don't
  131.  * take an address as such, but a cookie.
  132.  *
  133.  * Again, this are defined to perform little endian accesses.  See the
  134.  * IO port primitives for more information.
  135.  */
  136. #ifdef __mem_pci
  137. #define readb(c) ({ __u8  __v = __raw_readb(__mem_pci(c)); __v; })
  138. #define readw(c) ({ __u16 __v = le16_to_cpu((__force __le16) 
  139. __raw_readw(__mem_pci(c))); __v; })
  140. #define readl(c) ({ __u32 __v = le32_to_cpu((__force __le32) 
  141. __raw_readl(__mem_pci(c))); __v; })
  142. #define readb_relaxed(addr) readb(addr)
  143. #define readw_relaxed(addr) readw(addr)
  144. #define readl_relaxed(addr) readl(addr)
  145. #define readsb(p,d,l) __raw_readsb(__mem_pci(p),d,l)
  146. #define readsw(p,d,l) __raw_readsw(__mem_pci(p),d,l)
  147. #define readsl(p,d,l) __raw_readsl(__mem_pci(p),d,l)
  148. #define writeb(v,c) __raw_writeb(v,__mem_pci(c))
  149. #define writew(v,c) __raw_writew((__force __u16) 
  150. cpu_to_le16(v),__mem_pci(c))
  151. #define writel(v,c) __raw_writel((__force __u32) 
  152. cpu_to_le32(v),__mem_pci(c))
  153. #define writesb(p,d,l) __raw_writesb(__mem_pci(p),d,l)
  154. #define writesw(p,d,l) __raw_writesw(__mem_pci(p),d,l)
  155. #define writesl(p,d,l) __raw_writesl(__mem_pci(p),d,l)
  156. #define memset_io(c,v,l) _memset_io(__mem_pci(c),(v),(l))
  157. #define memcpy_fromio(a,c,l) _memcpy_fromio((a),__mem_pci(c),(l))
  158. #define memcpy_toio(c,a,l) _memcpy_toio(__mem_pci(c),(a),(l))
  159. #define eth_io_copy_and_sum(s,c,l,b) 
  160. eth_copy_and_sum((s),__mem_pci(c),(l),(b))
  161. static inline int
  162. check_signature(void __iomem *io_addr, const unsigned char *signature,
  163. int length)
  164. {
  165. int retval = 0;
  166. do {
  167. if (readb(io_addr) != *signature)
  168. goto out;
  169. io_addr++;
  170. signature++;
  171. length--;
  172. } while (length);
  173. retval = 1;
  174. out:
  175. return retval;
  176. }
  177. #elif !defined(readb)
  178. #define readb(c) (__readwrite_bug("readb"),0)
  179. #define readw(c) (__readwrite_bug("readw"),0)
  180. #define readl(c) (__readwrite_bug("readl"),0)
  181. #define writeb(v,c) __readwrite_bug("writeb")
  182. #define writew(v,c) __readwrite_bug("writew")
  183. #define writel(v,c) __readwrite_bug("writel")
  184. #define eth_io_copy_and_sum(s,c,l,b) __readwrite_bug("eth_io_copy_and_sum")
  185. #define check_signature(io,sig,len) (0)
  186. #endif /* __mem_pci */
  187. /*
  188.  * If this architecture has ISA IO, then define the isa_read/isa_write
  189.  * macros.
  190.  */
  191. #ifdef __mem_isa
  192. #define isa_readb(addr) __raw_readb(__mem_isa(addr))
  193. #define isa_readw(addr) __raw_readw(__mem_isa(addr))
  194. #define isa_readl(addr) __raw_readl(__mem_isa(addr))
  195. #define isa_writeb(val,addr) __raw_writeb(val,__mem_isa(addr))
  196. #define isa_writew(val,addr) __raw_writew(val,__mem_isa(addr))
  197. #define isa_writel(val,addr) __raw_writel(val,__mem_isa(addr))
  198. #define isa_memset_io(a,b,c) _memset_io(__mem_isa(a),(b),(c))
  199. #define isa_memcpy_fromio(a,b,c) _memcpy_fromio((a),__mem_isa(b),(c))
  200. #define isa_memcpy_toio(a,b,c) _memcpy_toio(__mem_isa((a)),(b),(c))
  201. #define isa_eth_io_copy_and_sum(a,b,c,d) 
  202. eth_copy_and_sum((a),__mem_isa(b),(c),(d))
  203. #else /* __mem_isa */
  204. #define isa_readb(addr) (__readwrite_bug("isa_readb"),0)
  205. #define isa_readw(addr) (__readwrite_bug("isa_readw"),0)
  206. #define isa_readl(addr) (__readwrite_bug("isa_readl"),0)
  207. #define isa_writeb(val,addr) __readwrite_bug("isa_writeb")
  208. #define isa_writew(val,addr) __readwrite_bug("isa_writew")
  209. #define isa_writel(val,addr) __readwrite_bug("isa_writel")
  210. #define isa_memset_io(a,b,c) __readwrite_bug("isa_memset_io")
  211. #define isa_memcpy_fromio(a,b,c) __readwrite_bug("isa_memcpy_fromio")
  212. #define isa_memcpy_toio(a,b,c) __readwrite_bug("isa_memcpy_toio")
  213. #define isa_eth_io_copy_and_sum(a,b,c,d) 
  214. __readwrite_bug("isa_eth_io_copy_and_sum")
  215. #endif /* __mem_isa */
  216. /*
  217.  * ioremap and friends.
  218.  *
  219.  * ioremap takes a PCI memory address, as specified in
  220.  * Documentation/IO-mapping.txt.
  221.  */
  222. extern void __iomem * __ioremap(unsigned long, size_t, unsigned long, unsigned long);
  223. extern void __iounmap(void __iomem *addr);
  224. #ifndef __arch_ioremap
  225. #define ioremap(cookie,size) __ioremap(cookie,size,0,1)
  226. #define ioremap_nocache(cookie,size) __ioremap(cookie,size,0,1)
  227. #define ioremap_cached(cookie,size) __ioremap(cookie,size,L_PTE_CACHEABLE,1)
  228. #define iounmap(cookie) __iounmap(cookie)
  229. #else
  230. #define ioremap(cookie,size) __arch_ioremap((cookie),(size),0,1)
  231. #define ioremap_nocache(cookie,size) __arch_ioremap((cookie),(size),0,1)
  232. #define ioremap_cached(cookie,size) __arch_ioremap((cookie),(size),L_PTE_CACHEABLE,1)
  233. #define iounmap(cookie) __arch_iounmap(cookie)
  234. #endif
  235. /*
  236.  * io{read,write}{8,16,32} macros
  237.  */
  238. #ifndef ioread8
  239. #define ioread8(p) ({ unsigned int __v = __raw_readb(p); __v; })
  240. #define ioread16(p) ({ unsigned int __v = le16_to_cpu(__raw_readw(p)); __v; })
  241. #define ioread32(p) ({ unsigned int __v = le32_to_cpu(__raw_readl(p)); __v; })
  242. #define iowrite8(v,p) __raw_writeb(v, p)
  243. #define iowrite16(v,p) __raw_writew(cpu_to_le16(v), p)
  244. #define iowrite32(v,p) __raw_writel(cpu_to_le32(v), p)
  245. #define ioread8_rep(p,d,c) __raw_readsb(p,d,c)
  246. #define ioread16_rep(p,d,c) __raw_readsw(p,d,c)
  247. #define ioread32_rep(p,d,c) __raw_readsl(p,d,c)
  248. #define iowrite8_rep(p,s,c) __raw_writesb(p,s,c)
  249. #define iowrite16_rep(p,s,c) __raw_writesw(p,s,c)
  250. #define iowrite32_rep(p,s,c) __raw_writesl(p,s,c)
  251. extern void __iomem *ioport_map(unsigned long port, unsigned int nr);
  252. extern void ioport_unmap(void __iomem *addr);
  253. #endif
  254. struct pci_dev;
  255. extern void __iomem *pci_iomap(struct pci_dev *dev, int bar, unsigned long maxlen);
  256. extern void pci_iounmap(struct pci_dev *dev, void __iomem *addr);
  257. /*
  258.  * can the hardware map this into one segment or not, given no other
  259.  * constraints.
  260.  */
  261. #define BIOVEC_MERGEABLE(vec1, vec2)
  262. ((bvec_to_phys((vec1)) + (vec1)->bv_len) == bvec_to_phys((vec2)))
  263. /*
  264.  * Convert a physical pointer to a virtual kernel pointer for /dev/mem
  265.  * access
  266.  */
  267. #define xlate_dev_mem_ptr(p) __va(p)
  268. /*
  269.  * Convert a virtual cached pointer to an uncached pointer
  270.  */
  271. #define xlate_dev_kmem_ptr(p) p
  272. #endif /* __KERNEL__ */
  273. #endif /* __ASM_ARM_IO_H */