bast-map.h
上传用户:szlgq88
上传日期:2009-04-28
资源大小:48287k
文件大小:5k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. /* linux/include/asm-arm/arch-s3c2410/bast-map.h
  2.  *
  3.  * (c) 2003,2004 Simtec Electronics
  4.  *  Ben Dooks <ben@simtec.co.uk>
  5.  *
  6.  * Machine BAST - Memory map definitions
  7.  *
  8.  * This program is free software; you can redistribute it and/or modify
  9.  * it under the terms of the GNU General Public License version 2 as
  10.  * published by the Free Software Foundation.
  11.  *
  12.  * Changelog:
  13.  *  06-Jan-2003 BJD  Linux 2.6.0 version, moved bast specifics from arch/map.h
  14.  *  12-Mar-2004 BJD  Fixed header include protection
  15. */
  16. /* needs arch/map.h including with this */
  17. /* ok, we've used up to 0x13000000, now we need to find space for the
  18.  * peripherals that live in the nGCS[x] areas, which are quite numerous
  19.  * in their space. We also have the board's CPLD to find register space
  20.  * for.
  21.  */
  22. #ifndef __ASM_ARCH_BASTMAP_H
  23. #define __ASM_ARCH_BASTMAP_H
  24. #define BAST_IOADDR(x)    (S3C2410_ADDR((x) + 0x01300000))
  25. /* we put the CPLD registers next, to get them out of the way */
  26. #define BAST_VA_CTRL1     BAST_IOADDR(0x00000000)  /* 0x01300000 */
  27. #define BAST_PA_CTRL1     (S3C2410_CS5 | 0x7800000)
  28. #define BAST_VA_CTRL2     BAST_IOADDR(0x00100000)  /* 0x01400000 */
  29. #define BAST_PA_CTRL2     (S3C2410_CS1 | 0x6000000)
  30. #define BAST_VA_CTRL3     BAST_IOADDR(0x00200000)  /* 0x01500000 */
  31. #define BAST_PA_CTRL3     (S3C2410_CS1 | 0x6800000)
  32. #define BAST_VA_CTRL4     BAST_IOADDR(0x00300000)  /* 0x01600000 */
  33. #define BAST_PA_CTRL4     (S3C2410_CS1 | 0x7000000)
  34. /* next, we have the PC104 ISA interrupt registers */
  35. #define BAST_PA_PC104_IRQREQ  (S3C2410_CS5 | 0x6000000) /* 0x01700000 */
  36. #define BAST_VA_PC104_IRQREQ  BAST_IOADDR(0x00400000)
  37. #define BAST_PA_PC104_IRQRAW  (S3C2410_CS5 | 0x6800000) /* 0x01800000 */
  38. #define BAST_VA_PC104_IRQRAW  BAST_IOADDR(0x00500000)
  39. #define BAST_PA_PC104_IRQMASK (S3C2410_CS5 | 0x7000000) /* 0x01900000 */
  40. #define BAST_VA_PC104_IRQMASK BAST_IOADDR(0x00600000)
  41. #define BAST_PA_LCD_RCMD1     (0x8800000)
  42. #define BAST_VA_LCD_RCMD1     BAST_IOADDR(0x00700000)
  43. #define BAST_PA_LCD_WCMD1     (0x8000000)
  44. #define BAST_VA_LCD_WCMD1     BAST_IOADDR(0x00800000)
  45. #define BAST_PA_LCD_RDATA1    (0x9800000)
  46. #define BAST_VA_LCD_RDATA1    BAST_IOADDR(0x00900000)
  47. #define BAST_PA_LCD_WDATA1    (0x9000000)
  48. #define BAST_VA_LCD_WDATA1    BAST_IOADDR(0x00A00000)
  49. #define BAST_PA_LCD_RCMD2     (0xA800000)
  50. #define BAST_VA_LCD_RCMD2     BAST_IOADDR(0x00B00000)
  51. #define BAST_PA_LCD_WCMD2     (0xA000000)
  52. #define BAST_VA_LCD_WCMD2     BAST_IOADDR(0x00C00000)
  53. #define BAST_PA_LCD_RDATA2    (0xB800000)
  54. #define BAST_VA_LCD_RDATA2    BAST_IOADDR(0x00D00000)
  55. #define BAST_PA_LCD_WDATA2    (0xB000000)
  56. #define BAST_VA_LCD_WDATA2    BAST_IOADDR(0x00E00000)
  57. /* 0xE0000000 contains the IO space that is split by speed and
  58.  * wether the access is for 8 or 16bit IO... this ensures that
  59.  * the correct access is made
  60.  *
  61.  * 0x10000000 of space, partitioned as so:
  62.  *
  63.  * 0x00000000 to 0x04000000  8bit,  slow
  64.  * 0x04000000 to 0x08000000  16bit, slow
  65.  * 0x08000000 to 0x0C000000  16bit, net
  66.  * 0x0C000000 to 0x10000000  16bit, fast
  67.  *
  68.  * each of these spaces has the following in:
  69.  *
  70.  * 0x00000000 to 0x01000000 16MB ISA IO space
  71.  * 0x01000000 to 0x02000000 16MB ISA memory space
  72.  * 0x02000000 to 0x02100000 1MB  IDE primary channel
  73.  * 0x02100000 to 0x02200000 1MB  IDE primary channel aux
  74.  * 0x02200000 to 0x02400000 1MB  IDE secondary channel
  75.  * 0x02300000 to 0x02400000 1MB  IDE secondary channel aux
  76.  * 0x02400000 to 0x02500000 1MB  ASIX ethernet controller
  77.  * 0x02500000 to 0x02600000 1MB  Davicom DM9000 ethernet controller
  78.  * 0x02600000 to 0x02700000 1MB  PC SuperIO controller
  79.  *
  80.  * the phyiscal layout of the zones are:
  81.  *  nGCS2 - 8bit, slow
  82.  *  nGCS3 - 16bit, slow
  83.  *  nGCS4 - 16bit, net
  84.  *  nGCS5 - 16bit, fast
  85.  */
  86. #define BAST_VA_MULTISPACE (0xE0000000)
  87. #define BAST_VA_ISAIO    (BAST_VA_MULTISPACE + 0x00000000)
  88. #define BAST_VA_ISAMEM    (BAST_VA_MULTISPACE + 0x01000000)
  89. #define BAST_VA_IDEPRI    (BAST_VA_MULTISPACE + 0x02000000)
  90. #define BAST_VA_IDEPRIAUX  (BAST_VA_MULTISPACE + 0x02100000)
  91. #define BAST_VA_IDESEC    (BAST_VA_MULTISPACE + 0x02200000)
  92. #define BAST_VA_IDESECAUX  (BAST_VA_MULTISPACE + 0x02300000)
  93. #define BAST_VA_ASIXNET    (BAST_VA_MULTISPACE + 0x02400000)
  94. #define BAST_VA_DM9000    (BAST_VA_MULTISPACE + 0x02500000)
  95. #define BAST_VA_SUPERIO    (BAST_VA_MULTISPACE + 0x02600000)
  96. #define BAST_VA_MULTISPACE (0xE0000000)
  97. #define BAST_VAM_CS2 (0x00000000)
  98. #define BAST_VAM_CS3 (0x04000000)
  99. #define BAST_VAM_CS4 (0x08000000)
  100. #define BAST_VAM_CS5 (0x0C000000)
  101. /* physical offset addresses for the peripherals */
  102. #define BAST_PA_ISAIO   (0x00000000)
  103. #define BAST_PA_ASIXNET   (0x01000000)
  104. #define BAST_PA_SUPERIO   (0x01800000)
  105. #define BAST_PA_IDEPRI   (0x02000000)
  106. #define BAST_PA_IDEPRIAUX (0x02800000)
  107. #define BAST_PA_IDESEC   (0x03000000)
  108. #define BAST_PA_IDESECAUX (0x03800000)
  109. #define BAST_PA_ISAMEM   (0x04000000)
  110. #define BAST_PA_DM9000   (0x05000000)
  111. /* some configurations for the peripherals */
  112. #define BAST_PCSIO (BAST_VA_SUPERIO + BAST_VAM_CS2)
  113. /*  */
  114. #define BAST_ASIXNET_CS  BAST_VAM_CS5
  115. #define BAST_IDE_CS  BAST_VAM_CS5
  116. #define BAST_DM9000_CS  BAST_VAM_CS4
  117. #endif /* __ASM_ARCH_BASTMAP_H */