serial_reg.h
上传用户:szlgq88
上传日期:2009-04-28
资源大小:48287k
文件大小:13k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. /*
  2.  * include/linux/serial_reg.h
  3.  *
  4.  * Copyright (C) 1992, 1994 by Theodore Ts'o.
  5.  * 
  6.  * Redistribution of this file is permitted under the terms of the GNU 
  7.  * Public License (GPL)
  8.  * 
  9.  * These are the UART port assignments, expressed as offsets from the base
  10.  * register.  These assignments should hold for any serial port based on
  11.  * a 8250, 16450, or 16550(A).
  12.  */
  13. #ifndef _LINUX_SERIAL_REG_H
  14. #define _LINUX_SERIAL_REG_H
  15. /*
  16.  * DLAB=0
  17.  */
  18. #define UART_RX 0 /* In:  Receive buffer */
  19. #define UART_TX 0 /* Out: Transmit buffer */
  20. #define UART_IER 1 /* Out: Interrupt Enable Register */
  21. #define UART_IER_MSI 0x08 /* Enable Modem status interrupt */
  22. #define UART_IER_RLSI 0x04 /* Enable receiver line status interrupt */
  23. #define UART_IER_THRI 0x02 /* Enable Transmitter holding register int. */
  24. #define UART_IER_RDI 0x01 /* Enable receiver data interrupt */
  25. /*
  26.  * Sleep mode for ST16650 and TI16750.  For the ST16650, EFR[4]=1
  27.  */
  28. #define UART_IERX_SLEEP 0x10 /* Enable sleep mode */
  29. #define UART_IIR 2 /* In:  Interrupt ID Register */
  30. #define UART_IIR_NO_INT 0x01 /* No interrupts pending */
  31. #define UART_IIR_ID 0x06 /* Mask for the interrupt ID */
  32. #define UART_IIR_MSI 0x00 /* Modem status interrupt */
  33. #define UART_IIR_THRI 0x02 /* Transmitter holding register empty */
  34. #define UART_IIR_RDI 0x04 /* Receiver data interrupt */
  35. #define UART_IIR_RLSI 0x06 /* Receiver line status interrupt */
  36. #define UART_FCR 2 /* Out: FIFO Control Register */
  37. #define UART_FCR_ENABLE_FIFO 0x01 /* Enable the FIFO */
  38. #define UART_FCR_CLEAR_RCVR 0x02 /* Clear the RCVR FIFO */
  39. #define UART_FCR_CLEAR_XMIT 0x04 /* Clear the XMIT FIFO */
  40. #define UART_FCR_DMA_SELECT 0x08 /* For DMA applications */
  41. /*
  42.  * Note: The FIFO trigger levels are chip specific:
  43.  * RX:76 = 00  01  10  11 TX:54 = 00  01  10  11
  44.  * PC16550D:  1   4   8  14 xx  xx  xx  xx
  45.  * TI16C550A:  1   4   8  14          xx  xx  xx  xx
  46.  * TI16C550C:  1   4   8  14          xx  xx  xx  xx
  47.  * ST16C550:  1   4   8  14 xx  xx  xx  xx
  48.  * ST16C650:  8  16  24  28 16   8  24  30 PORT_16650V2
  49.  * NS16C552:  1   4   8  14 xx  xx  xx  xx
  50.  * ST16C654:  8  16  56  60  8  16  32  56 PORT_16654
  51.  * TI16C750:  1  16  32  56 xx  xx  xx  xx PORT_16750
  52.  * TI16C752:  8  16  56  60  8  16  32  56
  53.  */
  54. #define UART_FCR_R_TRIG_00 0x00
  55. #define UART_FCR_R_TRIG_01 0x40
  56. #define UART_FCR_R_TRIG_10 0x80
  57. #define UART_FCR_R_TRIG_11 0xc0
  58. #define UART_FCR_T_TRIG_00 0x00
  59. #define UART_FCR_T_TRIG_01 0x10
  60. #define UART_FCR_T_TRIG_10 0x20
  61. #define UART_FCR_T_TRIG_11 0x30
  62. #define UART_FCR_TRIGGER_MASK 0xC0 /* Mask for the FIFO trigger range */
  63. #define UART_FCR_TRIGGER_1 0x00 /* Mask for trigger set at 1 */
  64. #define UART_FCR_TRIGGER_4 0x40 /* Mask for trigger set at 4 */
  65. #define UART_FCR_TRIGGER_8 0x80 /* Mask for trigger set at 8 */
  66. #define UART_FCR_TRIGGER_14 0xC0 /* Mask for trigger set at 14 */
  67. /* 16650 definitions */
  68. #define UART_FCR6_R_TRIGGER_8 0x00 /* Mask for receive trigger set at 1 */
  69. #define UART_FCR6_R_TRIGGER_16 0x40 /* Mask for receive trigger set at 4 */
  70. #define UART_FCR6_R_TRIGGER_24  0x80 /* Mask for receive trigger set at 8 */
  71. #define UART_FCR6_R_TRIGGER_28 0xC0 /* Mask for receive trigger set at 14 */
  72. #define UART_FCR6_T_TRIGGER_16 0x00 /* Mask for transmit trigger set at 16 */
  73. #define UART_FCR6_T_TRIGGER_8 0x10 /* Mask for transmit trigger set at 8 */
  74. #define UART_FCR6_T_TRIGGER_24  0x20 /* Mask for transmit trigger set at 24 */
  75. #define UART_FCR6_T_TRIGGER_30 0x30 /* Mask for transmit trigger set at 30 */
  76. #define UART_FCR7_64BYTE 0x20 /* Go into 64 byte mode (TI16C750) */
  77. #define UART_LCR 3 /* Out: Line Control Register */
  78. /*
  79.  * Note: if the word length is 5 bits (UART_LCR_WLEN5), then setting 
  80.  * UART_LCR_STOP will select 1.5 stop bits, not 2 stop bits.
  81.  */
  82. #define UART_LCR_DLAB 0x80 /* Divisor latch access bit */
  83. #define UART_LCR_SBC 0x40 /* Set break control */
  84. #define UART_LCR_SPAR 0x20 /* Stick parity (?) */
  85. #define UART_LCR_EPAR 0x10 /* Even parity select */
  86. #define UART_LCR_PARITY 0x08 /* Parity Enable */
  87. #define UART_LCR_STOP 0x04 /* Stop bits: 0=1 bit, 1=2 bits */
  88. #define UART_LCR_WLEN5 0x00 /* Wordlength: 5 bits */
  89. #define UART_LCR_WLEN6 0x01 /* Wordlength: 6 bits */
  90. #define UART_LCR_WLEN7 0x02 /* Wordlength: 7 bits */
  91. #define UART_LCR_WLEN8 0x03 /* Wordlength: 8 bits */
  92. #define UART_MCR 4 /* Out: Modem Control Register */
  93. #define UART_MCR_CLKSEL 0x80 /* Divide clock by 4 (TI16C752, EFR[4]=1) */
  94. #define UART_MCR_TCRTLR 0x40 /* Access TCR/TLR (TI16C752, EFR[4]=1) */
  95. #define UART_MCR_XONANY 0x20 /* Enable Xon Any (TI16C752, EFR[4]=1) */
  96. #define UART_MCR_AFE 0x20 /* Enable auto-RTS/CTS (TI16C550C/TI16C750) */
  97. #define UART_MCR_LOOP 0x10 /* Enable loopback test mode */
  98. #define UART_MCR_OUT2 0x08 /* Out2 complement */
  99. #define UART_MCR_OUT1 0x04 /* Out1 complement */
  100. #define UART_MCR_RTS 0x02 /* RTS complement */
  101. #define UART_MCR_DTR 0x01 /* DTR complement */
  102. #define UART_LSR 5 /* In:  Line Status Register */
  103. #define UART_LSR_TEMT 0x40 /* Transmitter empty */
  104. #define UART_LSR_THRE 0x20 /* Transmit-hold-register empty */
  105. #define UART_LSR_BI 0x10 /* Break interrupt indicator */
  106. #define UART_LSR_FE 0x08 /* Frame error indicator */
  107. #define UART_LSR_PE 0x04 /* Parity error indicator */
  108. #define UART_LSR_OE 0x02 /* Overrun error indicator */
  109. #define UART_LSR_DR 0x01 /* Receiver data ready */
  110. #define UART_MSR 6 /* In:  Modem Status Register */
  111. #define UART_MSR_DCD 0x80 /* Data Carrier Detect */
  112. #define UART_MSR_RI 0x40 /* Ring Indicator */
  113. #define UART_MSR_DSR 0x20 /* Data Set Ready */
  114. #define UART_MSR_CTS 0x10 /* Clear to Send */
  115. #define UART_MSR_DDCD 0x08 /* Delta DCD */
  116. #define UART_MSR_TERI 0x04 /* Trailing edge ring indicator */
  117. #define UART_MSR_DDSR 0x02 /* Delta DSR */
  118. #define UART_MSR_DCTS 0x01 /* Delta CTS */
  119. #define UART_MSR_ANY_DELTA 0x0F /* Any of the delta bits! */
  120. #define UART_SCR 7 /* I/O: Scratch Register */
  121. /*
  122.  * DLAB=1
  123.  */
  124. #define UART_DLL 0 /* Out: Divisor Latch Low */
  125. #define UART_DLM 1 /* Out: Divisor Latch High */
  126. /*
  127.  * LCR=0xBF (or DLAB=1 for 16C660)
  128.  */
  129. #define UART_EFR 2 /* I/O: Extended Features Register */
  130. #define UART_EFR_CTS 0x80 /* CTS flow control */
  131. #define UART_EFR_RTS 0x40 /* RTS flow control */
  132. #define UART_EFR_SCD 0x20 /* Special character detect */
  133. #define UART_EFR_ECB 0x10 /* Enhanced control bit */
  134. /*
  135.  * the low four bits control software flow control
  136.  */
  137. /*
  138.  * LCR=0xBF, TI16C752, ST16650, ST16650A, ST16654
  139.  */
  140. #define UART_XON1 4 /* I/O: Xon character 1 */
  141. #define UART_XON2 5 /* I/O: Xon character 2 */
  142. #define UART_XOFF1 6 /* I/O: Xoff character 1 */
  143. #define UART_XOFF2 7 /* I/O: Xoff character 2 */
  144. /*
  145.  * EFR[4]=1 MCR[6]=1, TI16C752
  146.  */
  147. #define UART_TI752_TCR 6 /* I/O: transmission control register */
  148. #define UART_TI752_TLR 7 /* I/O: trigger level register */
  149. /*
  150.  * LCR=0xBF, XR16C85x
  151.  */
  152. #define UART_TRG 0 /* FCTR bit 7 selects Rx or Tx
  153.  * In: Fifo count
  154.  * Out: Fifo custom trigger levels */
  155. /*
  156.  * These are the definitions for the Programmable Trigger Register
  157.  */
  158. #define UART_TRG_1 0x01
  159. #define UART_TRG_4 0x04
  160. #define UART_TRG_8 0x08
  161. #define UART_TRG_16 0x10
  162. #define UART_TRG_32 0x20
  163. #define UART_TRG_64 0x40
  164. #define UART_TRG_96 0x60
  165. #define UART_TRG_120 0x78
  166. #define UART_TRG_128 0x80
  167. #define UART_FCTR 1 /* Feature Control Register */
  168. #define UART_FCTR_RTS_NODELAY 0x00  /* RTS flow control delay */
  169. #define UART_FCTR_RTS_4DELAY 0x01
  170. #define UART_FCTR_RTS_6DELAY 0x02
  171. #define UART_FCTR_RTS_8DELAY 0x03
  172. #define UART_FCTR_IRDA 0x04  /* IrDa data encode select */
  173. #define UART_FCTR_TX_INT 0x08  /* Tx interrupt type select */
  174. #define UART_FCTR_TRGA 0x00  /* Tx/Rx 550 trigger table select */
  175. #define UART_FCTR_TRGB 0x10  /* Tx/Rx 650 trigger table select */
  176. #define UART_FCTR_TRGC 0x20  /* Tx/Rx 654 trigger table select */
  177. #define UART_FCTR_TRGD 0x30  /* Tx/Rx 850 programmable trigger select */
  178. #define UART_FCTR_SCR_SWAP 0x40  /* Scratch pad register swap */
  179. #define UART_FCTR_RX 0x00  /* Programmable trigger mode select */
  180. #define UART_FCTR_TX 0x80  /* Programmable trigger mode select */
  181. /*
  182.  * LCR=0xBF, FCTR[6]=1
  183.  */
  184. #define UART_EMSR 7 /* Extended Mode Select Register */
  185. #define UART_EMSR_FIFO_COUNT 0x01  /* Rx/Tx select */
  186. #define UART_EMSR_ALT_COUNT 0x02  /* Alternating count select */
  187. /*
  188.  * The Intel XScale on-chip UARTs define these bits
  189.  */
  190. #define UART_IER_DMAE 0x80 /* DMA Requests Enable */
  191. #define UART_IER_UUE 0x40 /* UART Unit Enable */
  192. #define UART_IER_NRZE 0x20 /* NRZ coding Enable */
  193. #define UART_IER_RTOIE 0x10 /* Receiver Time Out Interrupt Enable */
  194. #define UART_IIR_TOD 0x08 /* Character Timeout Indication Detected */
  195. #define UART_FCR_PXAR1 0x00 /* receive FIFO treshold = 1 */
  196. #define UART_FCR_PXAR8 0x40 /* receive FIFO treshold = 8 */
  197. #define UART_FCR_PXAR16 0x80 /* receive FIFO treshold = 16 */
  198. #define UART_FCR_PXAR32 0xc0 /* receive FIFO treshold = 32 */
  199. /*
  200.  * These register definitions are for the 16C950
  201.  */
  202. #define UART_ASR 0x01 /* Additional Status Register */
  203. #define UART_RFL 0x03 /* Receiver FIFO level */
  204. #define UART_TFL  0x04 /* Transmitter FIFO level */
  205. #define UART_ICR 0x05 /* Index Control Register */
  206. /* The 16950 ICR registers */
  207. #define UART_ACR 0x00 /* Additional Control Register */
  208. #define UART_CPR 0x01 /* Clock Prescalar Register */
  209. #define UART_TCR 0x02 /* Times Clock Register */
  210. #define UART_CKS 0x03 /* Clock Select Register */
  211. #define UART_TTL 0x04 /* Transmitter Interrupt Trigger Level */
  212. #define UART_RTL 0x05 /* Receiver Interrupt Trigger Level */
  213. #define UART_FCL 0x06 /* Flow Control Level Lower */
  214. #define UART_FCH 0x07 /* Flow Control Level Higher */
  215. #define UART_ID1 0x08 /* ID #1 */
  216. #define UART_ID2 0x09 /* ID #2 */
  217. #define UART_ID3 0x0A /* ID #3 */
  218. #define UART_REV 0x0B /* Revision */
  219. #define UART_CSR 0x0C /* Channel Software Reset */
  220. #define UART_NMR 0x0D /* Nine-bit Mode Register */
  221. #define UART_CTR 0xFF
  222. /*
  223.  * The 16C950 Additional Control Reigster
  224.  */
  225. #define UART_ACR_RXDIS 0x01 /* Receiver disable */
  226. #define UART_ACR_TXDIS 0x02 /* Receiver disable */
  227. #define UART_ACR_DSRFC 0x04 /* DSR Flow Control */
  228. #define UART_ACR_TLENB 0x20 /* 950 trigger levels enable */
  229. #define UART_ACR_ICRRD 0x40 /* ICR Read enable */
  230. #define UART_ACR_ASREN 0x80 /* Additional status enable */
  231. /*
  232.  * These definitions are for the RSA-DV II/S card, from
  233.  *
  234.  * Kiyokazu SUTO <suto@ks-and-ks.ne.jp>
  235.  */
  236. #define UART_RSA_BASE (-8)
  237. #define UART_RSA_MSR ((UART_RSA_BASE) + 0) /* I/O: Mode Select Register */
  238. #define UART_RSA_MSR_SWAP (1 << 0) /* Swap low/high 8 bytes in I/O port addr */
  239. #define UART_RSA_MSR_FIFO (1 << 2) /* Enable the external FIFO */
  240. #define UART_RSA_MSR_FLOW (1 << 3) /* Enable the auto RTS/CTS flow control */
  241. #define UART_RSA_MSR_ITYP (1 << 4) /* Level (1) / Edge triger (0) */
  242. #define UART_RSA_IER ((UART_RSA_BASE) + 1) /* I/O: Interrupt Enable Register */
  243. #define UART_RSA_IER_Rx_FIFO_H (1 << 0) /* Enable Rx FIFO half full int. */
  244. #define UART_RSA_IER_Tx_FIFO_H (1 << 1) /* Enable Tx FIFO half full int. */
  245. #define UART_RSA_IER_Tx_FIFO_E (1 << 2) /* Enable Tx FIFO empty int. */
  246. #define UART_RSA_IER_Rx_TOUT (1 << 3) /* Enable char receive timeout int */
  247. #define UART_RSA_IER_TIMER (1 << 4) /* Enable timer interrupt */
  248. #define UART_RSA_SRR ((UART_RSA_BASE) + 2) /* IN: Status Read Register */
  249. #define UART_RSA_SRR_Tx_FIFO_NEMP (1 << 0) /* Tx FIFO is not empty (1) */
  250. #define UART_RSA_SRR_Tx_FIFO_NHFL (1 << 1) /* Tx FIFO is not half full (1) */
  251. #define UART_RSA_SRR_Tx_FIFO_NFUL (1 << 2) /* Tx FIFO is not full (1) */
  252. #define UART_RSA_SRR_Rx_FIFO_NEMP (1 << 3) /* Rx FIFO is not empty (1) */
  253. #define UART_RSA_SRR_Rx_FIFO_NHFL (1 << 4) /* Rx FIFO is not half full (1) */
  254. #define UART_RSA_SRR_Rx_FIFO_NFUL (1 << 5) /* Rx FIFO is not full (1) */
  255. #define UART_RSA_SRR_Rx_TOUT (1 << 6) /* Character reception timeout occurred (1) */
  256. #define UART_RSA_SRR_TIMER (1 << 7) /* Timer interrupt occurred */
  257. #define UART_RSA_FRR ((UART_RSA_BASE) + 2) /* OUT: FIFO Reset Register */
  258. #define UART_RSA_TIVSR ((UART_RSA_BASE) + 3) /* I/O: Timer Interval Value Set Register */
  259. #define UART_RSA_TCR ((UART_RSA_BASE) + 4) /* OUT: Timer Control Register */
  260. #define UART_RSA_TCR_SWITCH (1 << 0) /* Timer on */
  261. /*
  262.  * The RSA DSV/II board has two fixed clock frequencies.  One is the
  263.  * standard rate, and the other is 8 times faster.
  264.  */
  265. #define SERIAL_RSA_BAUD_BASE (921600)
  266. #define SERIAL_RSA_BAUD_BASE_LO (SERIAL_RSA_BAUD_BASE / 8)
  267. /*
  268.  * Extra serial register definitions for the internal UARTs
  269.  * in TI OMAP processors.
  270.  */
  271. #define UART_OMAP_MDR1 0x08 /* Mode definition register */
  272. #define UART_OMAP_MDR2 0x09 /* Mode definition register 2 */
  273. #define UART_OMAP_SCR 0x10 /* Supplementary control register */
  274. #define UART_OMAP_SSR 0x11 /* Supplementary status register */
  275. #define UART_OMAP_EBLR 0x12 /* BOF length register */
  276. #define UART_OMAP_OSC_12M_SEL 0x13 /* OMAP1510 12MHz osc select */
  277. #define UART_OMAP_MVER 0x14 /* Module version register */
  278. #define UART_OMAP_SYSC 0x15 /* System configuration register */
  279. #define UART_OMAP_SYSS 0x16 /* System status register */
  280. #endif /* _LINUX_SERIAL_REG_H */