mc146818rtc.h
上传用户:szlgq88
上传日期:2009-04-28
资源大小:48287k
文件大小:3k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. /* mc146818rtc.h - register definitions for the Real-Time-Clock / CMOS RAM
  2.  * Copyright Torsten Duwe <duwe@informatik.uni-erlangen.de> 1993
  3.  * derived from Data Sheet, Copyright Motorola 1984 (!).
  4.  * It was written to be part of the Linux operating system.
  5.  */
  6. /* permission is hereby granted to copy, modify and redistribute this code
  7.  * in terms of the GNU Library General Public License, Version 2 or later,
  8.  * at your option.
  9.  */
  10. #ifndef _MC146818RTC_H
  11. #define _MC146818RTC_H
  12. #include <asm/io.h>
  13. #include <linux/rtc.h> /* get the user-level API */
  14. #include <asm/mc146818rtc.h> /* register access macros */
  15. #ifdef __KERNEL__
  16. #include <linux/spinlock.h> /* spinlock_t */
  17. extern spinlock_t rtc_lock; /* serialize CMOS RAM access */
  18. #endif
  19. /**********************************************************************
  20.  * register summary
  21.  **********************************************************************/
  22. #define RTC_SECONDS 0
  23. #define RTC_SECONDS_ALARM 1
  24. #define RTC_MINUTES 2
  25. #define RTC_MINUTES_ALARM 3
  26. #define RTC_HOURS 4
  27. #define RTC_HOURS_ALARM 5
  28. /* RTC_*_alarm is always true if 2 MSBs are set */
  29. # define RTC_ALARM_DONT_CARE  0xC0
  30. #define RTC_DAY_OF_WEEK 6
  31. #define RTC_DAY_OF_MONTH 7
  32. #define RTC_MONTH 8
  33. #define RTC_YEAR 9
  34. /* control registers - Moto names
  35.  */
  36. #define RTC_REG_A 10
  37. #define RTC_REG_B 11
  38. #define RTC_REG_C 12
  39. #define RTC_REG_D 13
  40. /**********************************************************************
  41.  * register details
  42.  **********************************************************************/
  43. #define RTC_FREQ_SELECT RTC_REG_A
  44. /* update-in-progress  - set to "1" 244 microsecs before RTC goes off the bus,
  45.  * reset after update (may take 1.984ms @ 32768Hz RefClock) is complete,
  46.  * totalling to a max high interval of 2.228 ms.
  47.  */
  48. # define RTC_UIP 0x80
  49. # define RTC_DIV_CTL 0x70
  50.    /* divider control: refclock values 4.194 / 1.049 MHz / 32.768 kHz */
  51. #  define RTC_REF_CLCK_4MHZ 0x00
  52. #  define RTC_REF_CLCK_1MHZ 0x10
  53. #  define RTC_REF_CLCK_32KHZ 0x20
  54.    /* 2 values for divider stage reset, others for "testing purposes only" */
  55. #  define RTC_DIV_RESET1 0x60
  56. #  define RTC_DIV_RESET2 0x70
  57.   /* Periodic intr. / Square wave rate select. 0=none, 1=32.8kHz,... 15=2Hz */
  58. # define RTC_RATE_SELECT  0x0F
  59. /**********************************************************************/
  60. #define RTC_CONTROL RTC_REG_B
  61. # define RTC_SET 0x80 /* disable updates for clock setting */
  62. # define RTC_PIE 0x40 /* periodic interrupt enable */
  63. # define RTC_AIE 0x20 /* alarm interrupt enable */
  64. # define RTC_UIE 0x10 /* update-finished interrupt enable */
  65. # define RTC_SQWE 0x08 /* enable square-wave output */
  66. # define RTC_DM_BINARY 0x04 /* all time/date values are BCD if clear */
  67. # define RTC_24H 0x02 /* 24 hour mode - else hours bit 7 means pm */
  68. # define RTC_DST_EN 0x01 /* auto switch DST - works f. USA only */
  69. /**********************************************************************/
  70. #define RTC_INTR_FLAGS RTC_REG_C
  71. /* caution - cleared by read */
  72. # define RTC_IRQF 0x80 /* any of the following 3 is active */
  73. # define RTC_PF 0x40
  74. # define RTC_AF 0x20
  75. # define RTC_UF 0x10
  76. /**********************************************************************/
  77. #define RTC_VALID RTC_REG_D
  78. # define RTC_VRT 0x80 /* valid RAM and time */
  79. /**********************************************************************/
  80. #endif /* _MC146818RTC_H */