xd.c
上传用户:ajay2009
上传日期:2009-05-22
资源大小:495k
文件大小:34k
源码类别:

驱动编程

开发平台:

Unix_Linux

  1. /*
  2.  * This file contains the driver for an XT hard disk controller
  3.  * (at least the DTC 5150X) for Linux.
  4.  *
  5.  * Author: Pat Mackinlay, pat@it.com.au
  6.  * Date: 29/09/92
  7.  * 
  8.  * Revised: 01/01/93, ...
  9.  *
  10.  * Ref: DTC 5150X Controller Specification (thanks to Kevin Fowler,
  11.  *   kevinf@agora.rain.com)
  12.  * Also thanks to: Salvador Abreu, Dave Thaler, Risto Kankkunen and
  13.  *   Wim Van Dorst.
  14.  *
  15.  * Revised: 04/04/94 by Risto Kankkunen
  16.  *   Moved the detection code from xd_init() to xd_geninit() as it needed
  17.  *   interrupts enabled and Linus didn't want to enable them in that first
  18.  *   phase. xd_geninit() is the place to do these kinds of things anyway,
  19.  *   he says.
  20.  *
  21.  * Modularized: 04/10/96 by Todd Fries, tfries@umr.edu
  22.  *
  23.  * Revised: 13/12/97 by Andrzej Krzysztofowicz, ankry@mif.pg.gda.pl
  24.  *   Fixed some problems with disk initialization and module initiation.
  25.  *   Added support for manual geometry setting (except Seagate controllers)
  26.  *   in form:
  27.  *      xd_geo=<cyl_xda>,<head_xda>,<sec_xda>[,<cyl_xdb>,<head_xdb>,<sec_xdb>]
  28.  *   Recovered DMA access. Abridged messages. Added support for DTC5051CX,
  29.  *   WD1002-27X & XEBEC controllers. Driver uses now some jumper settings.
  30.  *   Extended ioctl() support.
  31.  *
  32.  * Bugfix: 15/02/01, Paul G. - inform queue layer of tiny xd_maxsect.
  33.  *
  34.  */
  35. #include <linux/module.h>
  36. #include <linux/errno.h>
  37. #include <linux/interrupt.h>
  38. #include <linux/mm.h>
  39. #include <linux/fs.h>
  40. #include <linux/kernel.h>
  41. #include <linux/timer.h>
  42. #include <linux/genhd.h>
  43. #include <linux/hdreg.h>
  44. #include <linux/ioport.h>
  45. #include <linux/init.h>
  46. #include <linux/wait.h>
  47. #include <linux/blkdev.h>
  48. #include <linux/blkpg.h>
  49. #include <linux/delay.h>
  50. #include <asm/system.h>
  51. #include <asm/io.h>
  52. #include <asm/uaccess.h>
  53. #include <asm/dma.h>
  54. #include "xd.h"
  55. static void __init do_xd_setup (int *integers);
  56. #ifdef MODULE
  57. static int xd[5] = { -1,-1,-1,-1, };
  58. #endif
  59. #define XD_DONT_USE_DMA 0  /* Initial value. may be overriden using
  60.       "nodma" module option */
  61. #define XD_INIT_DISK_DELAY (30)  /* 30 ms delay during disk initialization */
  62. /* Above may need to be increased if a problem with the 2nd drive detection
  63.    (ST11M controller) or resetting a controller (WD) appears */
  64. static XD_INFO xd_info[XD_MAXDRIVES];
  65. /* If you try this driver and find that your card is not detected by the driver at bootup, you need to add your BIOS
  66.    signature and details to the following list of signatures. A BIOS signature is a string embedded into the first
  67.    few bytes of your controller's on-board ROM BIOS. To find out what yours is, use something like MS-DOS's DEBUG
  68.    command. Run DEBUG, and then you can examine your BIOS signature with:
  69. d xxxx:0000
  70.    where xxxx is the segment of your controller (like C800 or D000 or something). On the ASCII dump at the right, you should
  71.    be able to see a string mentioning the manufacturer's copyright etc. Add this string into the table below. The parameters
  72.    in the table are, in order:
  73. offset ; this is the offset (in bytes) from the start of your ROM where the signature starts
  74. signature ; this is the actual text of the signature
  75. xd_?_init_controller ; this is the controller init routine used by your controller
  76. xd_?_init_drive ; this is the drive init routine used by your controller
  77.    The controllers directly supported at the moment are: DTC 5150x, WD 1004A27X, ST11M/R and override. If your controller is
  78.    made by the same manufacturer as one of these, try using the same init routines as they do. If that doesn't work, your
  79.    best bet is to use the "override" routines. These routines use a "portable" method of getting the disk's geometry, and
  80.    may work with your card. If none of these seem to work, try sending me some email and I'll see what I can do <grin>.
  81.    NOTE: You can now specify your XT controller's parameters from the command line in the form xd=TYPE,IRQ,IO,DMA. The driver
  82.    should be able to detect your drive's geometry from this info. (eg: xd=0,5,0x320,3 is the "standard"). */
  83. #include <asm/page.h>
  84. #define xd_dma_mem_alloc(size) __get_dma_pages(GFP_KERNEL,get_order(size))
  85. #define xd_dma_mem_free(addr, size) free_pages(addr, get_order(size))
  86. static char *xd_dma_buffer;
  87. static XD_SIGNATURE xd_sigs[] __initdata = {
  88. { 0x0000,"Override geometry handler",NULL,xd_override_init_drive,"n unknown" }, /* Pat Mackinlay, pat@it.com.au */
  89. { 0x0008,"[BXD06 (C) DTC 17-MAY-1985]",xd_dtc_init_controller,xd_dtc5150cx_init_drive," DTC 5150CX" }, /* Andrzej Krzysztofowicz, ankry@mif.pg.gda.pl */
  90. { 0x000B,"CRD18A   Not an IBM rom. (C) Copyright Data Technology Corp. 05/31/88",xd_dtc_init_controller,xd_dtc_init_drive," DTC 5150X" }, /* Todd Fries, tfries@umr.edu */
  91. { 0x000B,"CXD23A Not an IBM ROM (C)Copyright Data Technology Corp 12/03/88",xd_dtc_init_controller,xd_dtc_init_drive," DTC 5150X" }, /* Pat Mackinlay, pat@it.com.au */
  92. { 0x0008,"07/15/86(C) Copyright 1986 Western Digital Corp.",xd_wd_init_controller,xd_wd_init_drive," Western Dig. 1002-27X" }, /* Andrzej Krzysztofowicz, ankry@mif.pg.gda.pl */
  93. { 0x0008,"06/24/88(C) Copyright 1988 Western Digital Corp.",xd_wd_init_controller,xd_wd_init_drive," Western Dig. WDXT-GEN2" }, /* Dan Newcombe, newcombe@aa.csc.peachnet.edu */
  94. { 0x0015,"SEAGATE ST11 BIOS REVISION",xd_seagate_init_controller,xd_seagate_init_drive," Seagate ST11M/R" }, /* Salvador Abreu, spa@fct.unl.pt */
  95. { 0x0010,"ST11R BIOS",xd_seagate_init_controller,xd_seagate_init_drive," Seagate ST11M/R" }, /* Risto Kankkunen, risto.kankkunen@cs.helsinki.fi */
  96. { 0x0010,"ST11 BIOS v1.7",xd_seagate_init_controller,xd_seagate_init_drive," Seagate ST11R" }, /* Alan Hourihane, alanh@fairlite.demon.co.uk */
  97. { 0x1000,"(c)Copyright 1987 SMS",xd_omti_init_controller,xd_omti_init_drive,"n OMTI 5520" }, /* Dirk Melchers, dirk@merlin.nbg.sub.org */
  98. { 0x0006,"COPYRIGHT XEBEC (C) 1984",xd_xebec_init_controller,xd_xebec_init_drive," XEBEC" }, /* Andrzej Krzysztofowicz, ankry@mif.pg.gda.pl */
  99. { 0x0008,"(C) Copyright 1984 Western Digital Corp", xd_wd_init_controller, xd_wd_init_drive," Western Dig. 1002s-wx2" },
  100. { 0x0008,"(C) Copyright 1986 Western Digital Corporation", xd_wd_init_controller, xd_wd_init_drive," 1986 Western Digital" }, /* jfree@sovereign.org */
  101. };
  102. static unsigned int xd_bases[] __initdata =
  103. {
  104. 0xC8000, 0xCA000, 0xCC000,
  105. 0xCE000, 0xD0000, 0xD2000,
  106. 0xD4000, 0xD6000, 0xD8000,
  107. 0xDA000, 0xDC000, 0xDE000,
  108. 0xE0000
  109. };
  110. static DEFINE_SPINLOCK(xd_lock);
  111. static struct gendisk *xd_gendisk[2];
  112. static struct block_device_operations xd_fops = {
  113. .owner = THIS_MODULE,
  114. .ioctl = xd_ioctl,
  115. };
  116. static DECLARE_WAIT_QUEUE_HEAD(xd_wait_int);
  117. static u_char xd_drives, xd_irq = 5, xd_dma = 3, xd_maxsectors;
  118. static u_char xd_override __initdata = 0, xd_type __initdata = 0;
  119. static u_short xd_iobase = 0x320;
  120. static int xd_geo[XD_MAXDRIVES*3] __initdata = { 0, };
  121. static volatile int xdc_busy;
  122. static struct timer_list xd_watchdog_int;
  123. static volatile u_char xd_error;
  124. static int nodma = XD_DONT_USE_DMA;
  125. static struct request_queue *xd_queue;
  126. /* xd_init: register the block device number and set up pointer tables */
  127. static int __init xd_init(void)
  128. {
  129. u_char i,controller;
  130. unsigned int address;
  131. int err;
  132. #ifdef MODULE
  133. {
  134. u_char count = 0;
  135. for (i = 4; i > 0; i--)
  136. if (((xd[i] = xd[i-1]) >= 0) && !count)
  137. count = i;
  138. if ((xd[0] = count))
  139. do_xd_setup(xd);
  140. }
  141. #endif
  142. init_timer (&xd_watchdog_int); xd_watchdog_int.function = xd_watchdog;
  143. if (!xd_dma_buffer)
  144. xd_dma_buffer = (char *)xd_dma_mem_alloc(xd_maxsectors * 0x200);
  145. if (!xd_dma_buffer) {
  146. printk(KERN_ERR "xd: Out of memory.n");
  147. return -ENOMEM;
  148. }
  149. err = -EBUSY;
  150. if (register_blkdev(XT_DISK_MAJOR, "xd"))
  151. goto out1;
  152. err = -ENOMEM;
  153. xd_queue = blk_init_queue(do_xd_request, &xd_lock);
  154. if (!xd_queue)
  155. goto out1a;
  156. if (xd_detect(&controller,&address)) {
  157. printk("Detected a%s controller (type %d) at address %06xn",
  158. xd_sigs[controller].name,controller,address);
  159. if (!request_region(xd_iobase,4,"xd")) {
  160. printk("xd: Ports at 0x%x are not availablen",
  161. xd_iobase);
  162. goto out2;
  163. }
  164. if (controller)
  165. xd_sigs[controller].init_controller(address);
  166. xd_drives = xd_initdrives(xd_sigs[controller].init_drive);
  167. printk("Detected %d hard drive%s (using IRQ%d & DMA%d)n",
  168. xd_drives,xd_drives == 1 ? "" : "s",xd_irq,xd_dma);
  169. }
  170. err = -ENODEV;
  171. if (!xd_drives)
  172. goto out3;
  173. for (i = 0; i < xd_drives; i++) {
  174. XD_INFO *p = &xd_info[i];
  175. struct gendisk *disk = alloc_disk(64);
  176. if (!disk)
  177. goto Enomem;
  178. p->unit = i;
  179. disk->major = XT_DISK_MAJOR;
  180. disk->first_minor = i<<6;
  181. sprintf(disk->disk_name, "xd%c", i+'a');
  182. sprintf(disk->devfs_name, "xd/target%d", i);
  183. disk->fops = &xd_fops;
  184. disk->private_data = p;
  185. disk->queue = xd_queue;
  186. set_capacity(disk, p->heads * p->cylinders * p->sectors);
  187. printk(" %s: CHS=%d/%d/%dn", disk->disk_name,
  188. p->cylinders, p->heads, p->sectors);
  189. xd_gendisk[i] = disk;
  190. }
  191. err = -EBUSY;
  192. if (request_irq(xd_irq,xd_interrupt_handler, 0, "XT hard disk", NULL)) {
  193. printk("xd: unable to get IRQ%dn",xd_irq);
  194. goto out4;
  195. }
  196. if (request_dma(xd_dma,"xd")) {
  197. printk("xd: unable to get DMA%dn",xd_dma);
  198. goto out5;
  199. }
  200. /* xd_maxsectors depends on controller - so set after detection */
  201. blk_queue_max_sectors(xd_queue, xd_maxsectors);
  202. for (i = 0; i < xd_drives; i++)
  203. add_disk(xd_gendisk[i]);
  204. return 0;
  205. out5:
  206. free_irq(xd_irq, NULL);
  207. out4:
  208. for (i = 0; i < xd_drives; i++)
  209. put_disk(xd_gendisk[i]);
  210. out3:
  211. release_region(xd_iobase,4);
  212. out2:
  213. blk_cleanup_queue(xd_queue);
  214. out1a:
  215. unregister_blkdev(XT_DISK_MAJOR, "xd");
  216. out1:
  217. if (xd_dma_buffer)
  218. xd_dma_mem_free((unsigned long)xd_dma_buffer,
  219. xd_maxsectors * 0x200);
  220. return err;
  221. Enomem:
  222. err = -ENOMEM;
  223. while (i--)
  224. put_disk(xd_gendisk[i]);
  225. goto out3;
  226. }
  227. /* xd_detect: scan the possible BIOS ROM locations for the signature strings */
  228. static u_char __init xd_detect (u_char *controller, unsigned int *address)
  229. {
  230. int i, j;
  231. if (xd_override)
  232. {
  233. *controller = xd_type;
  234. *address = 0;
  235. return(1);
  236. }
  237. for (i = 0; i < (sizeof(xd_bases) / sizeof(xd_bases[0])); i++) {
  238. void __iomem *p = ioremap(xd_bases[i], 0x2000);
  239. if (!p)
  240. continue;
  241. for (j = 1; j < (sizeof(xd_sigs) / sizeof(xd_sigs[0])); j++) {
  242. const char *s = xd_sigs[j].string;
  243. if (check_signature(p + xd_sigs[j].offset, s, strlen(s))) {
  244. *controller = j;
  245. xd_type = j;
  246. *address = xd_bases[i];
  247. iounmap(p);
  248. return 1;
  249. }
  250. }
  251. iounmap(p);
  252. }
  253. return 0;
  254. }
  255. /* do_xd_request: handle an incoming request */
  256. static void do_xd_request (request_queue_t * q)
  257. {
  258. struct request *req;
  259. if (xdc_busy)
  260. return;
  261. while ((req = elv_next_request(q)) != NULL) {
  262. unsigned block = req->sector;
  263. unsigned count = req->nr_sectors;
  264. int rw = rq_data_dir(req);
  265. XD_INFO *disk = req->rq_disk->private_data;
  266. int res = 0;
  267. int retry;
  268. if (!(req->flags & REQ_CMD)) {
  269. end_request(req, 0);
  270. continue;
  271. }
  272. if (block + count > get_capacity(req->rq_disk)) {
  273. end_request(req, 0);
  274. continue;
  275. }
  276. if (rw != READ && rw != WRITE) {
  277. printk("do_xd_request: unknown requestn");
  278. end_request(req, 0);
  279. continue;
  280. }
  281. for (retry = 0; (retry < XD_RETRIES) && !res; retry++)
  282. res = xd_readwrite(rw, disk, req->buffer, block, count);
  283. end_request(req, res); /* wrap up, 0 = fail, 1 = success */
  284. }
  285. }
  286. /* xd_ioctl: handle device ioctl's */
  287. static int xd_ioctl (struct inode *inode,struct file *file,u_int cmd,u_long arg)
  288. {
  289. XD_INFO *p = inode->i_bdev->bd_disk->private_data;
  290. switch (cmd) {
  291. case HDIO_GETGEO:
  292. {
  293. struct hd_geometry g;
  294. struct hd_geometry __user *geom= (void __user *)arg;
  295. g.heads = p->heads;
  296. g.sectors = p->sectors;
  297. g.cylinders = p->cylinders;
  298. g.start = get_start_sect(inode->i_bdev);
  299. return copy_to_user(geom, &g, sizeof(g)) ? -EFAULT : 0;
  300. }
  301. case HDIO_SET_DMA:
  302. if (!capable(CAP_SYS_ADMIN)) return -EACCES;
  303. if (xdc_busy) return -EBUSY;
  304. nodma = !arg;
  305. if (nodma && xd_dma_buffer) {
  306. xd_dma_mem_free((unsigned long)xd_dma_buffer,
  307. xd_maxsectors * 0x200);
  308. xd_dma_buffer = NULL;
  309. } else if (!nodma && !xd_dma_buffer) {
  310. xd_dma_buffer = (char *)xd_dma_mem_alloc(xd_maxsectors * 0x200);
  311. if (!xd_dma_buffer) {
  312. nodma = XD_DONT_USE_DMA;
  313. return -ENOMEM;
  314. }
  315. }
  316. return 0;
  317. case HDIO_GET_DMA:
  318. return put_user(!nodma, (long __user *) arg);
  319. case HDIO_GET_MULTCOUNT:
  320. return put_user(xd_maxsectors, (long __user *) arg);
  321. default:
  322. return -EINVAL;
  323. }
  324. }
  325. /* xd_readwrite: handle a read/write request */
  326. static int xd_readwrite (u_char operation,XD_INFO *p,char *buffer,u_int block,u_int count)
  327. {
  328. int drive = p->unit;
  329. u_char cmdblk[6],sense[4];
  330. u_short track,cylinder;
  331. u_char head,sector,control,mode = PIO_MODE,temp;
  332. char **real_buffer;
  333. register int i;
  334. #ifdef DEBUG_READWRITE
  335. printk("xd_readwrite: operation = %s, drive = %d, buffer = 0x%X, block = %d, count = %dn",operation == READ ? "read" : "write",drive,buffer,block,count);
  336. #endif /* DEBUG_READWRITE */
  337. spin_unlock_irq(&xd_lock);
  338. control = p->control;
  339. if (!xd_dma_buffer)
  340. xd_dma_buffer = (char *)xd_dma_mem_alloc(xd_maxsectors * 0x200);
  341. while (count) {
  342. temp = count < xd_maxsectors ? count : xd_maxsectors;
  343. track = block / p->sectors;
  344. head = track % p->heads;
  345. cylinder = track / p->heads;
  346. sector = block % p->sectors;
  347. #ifdef DEBUG_READWRITE
  348. printk("xd_readwrite: drive = %d, head = %d, cylinder = %d, sector = %d, count = %dn",drive,head,cylinder,sector,temp);
  349. #endif /* DEBUG_READWRITE */
  350. if (xd_dma_buffer) {
  351. mode = xd_setup_dma(operation == READ ? DMA_MODE_READ : DMA_MODE_WRITE,(u_char *)(xd_dma_buffer),temp * 0x200);
  352. real_buffer = &xd_dma_buffer;
  353. for (i=0; i < (temp * 0x200); i++)
  354. xd_dma_buffer[i] = buffer[i];
  355. }
  356. else
  357. real_buffer = &buffer;
  358. xd_build(cmdblk,operation == READ ? CMD_READ : CMD_WRITE,drive,head,cylinder,sector,temp & 0xFF,control);
  359. switch (xd_command(cmdblk,mode,(u_char *)(*real_buffer),(u_char *)(*real_buffer),sense,XD_TIMEOUT)) {
  360. case 1:
  361. printk("xd%c: %s timeout, recalibrating driven",'a'+drive,(operation == READ ? "read" : "write"));
  362. xd_recalibrate(drive);
  363. spin_lock_irq(&xd_lock);
  364. return (0);
  365. case 2:
  366. if (sense[0] & 0x30) {
  367. printk("xd%c: %s - ",'a'+drive,(operation == READ ? "reading" : "writing"));
  368. switch ((sense[0] & 0x30) >> 4) {
  369. case 0: printk("drive error, code = 0x%X",sense[0] & 0x0F);
  370. break;
  371. case 1: printk("controller error, code = 0x%X",sense[0] & 0x0F);
  372. break;
  373. case 2: printk("command error, code = 0x%X",sense[0] & 0x0F);
  374. break;
  375. case 3: printk("miscellaneous error, code = 0x%X",sense[0] & 0x0F);
  376. break;
  377. }
  378. }
  379. if (sense[0] & 0x80)
  380. printk(" - CHS = %d/%d/%dn",((sense[2] & 0xC0) << 2) | sense[3],sense[1] & 0x1F,sense[2] & 0x3F);
  381. /* reported drive number = (sense[1] & 0xE0) >> 5 */
  382. else
  383. printk(" - no valid disk addressn");
  384. spin_lock_irq(&xd_lock);
  385. return (0);
  386. }
  387. if (xd_dma_buffer)
  388. for (i=0; i < (temp * 0x200); i++)
  389. buffer[i] = xd_dma_buffer[i];
  390. count -= temp, buffer += temp * 0x200, block += temp;
  391. }
  392. spin_lock_irq(&xd_lock);
  393. return (1);
  394. }
  395. /* xd_recalibrate: recalibrate a given drive and reset controller if necessary */
  396. static void xd_recalibrate (u_char drive)
  397. {
  398. u_char cmdblk[6];
  399. xd_build(cmdblk,CMD_RECALIBRATE,drive,0,0,0,0,0);
  400. if (xd_command(cmdblk,PIO_MODE,NULL,NULL,NULL,XD_TIMEOUT * 8))
  401. printk("xd%c: warning! error recalibrating, controller may be unstablen", 'a'+drive);
  402. }
  403. /* xd_interrupt_handler: interrupt service routine */
  404. static irqreturn_t xd_interrupt_handler(int irq, void *dev_id,
  405. struct pt_regs *regs)
  406. {
  407. if (inb(XD_STATUS) & STAT_INTERRUPT) { /* check if it was our device */
  408. #ifdef DEBUG_OTHER
  409. printk("xd_interrupt_handler: interrupt detectedn");
  410. #endif /* DEBUG_OTHER */
  411. outb(0,XD_CONTROL); /* acknowledge interrupt */
  412. wake_up(&xd_wait_int); /* and wake up sleeping processes */
  413. return IRQ_HANDLED;
  414. }
  415. else
  416. printk("xd: unexpected interruptn");
  417. return IRQ_NONE;
  418. }
  419. /* xd_setup_dma: set up the DMA controller for a data transfer */
  420. static u_char xd_setup_dma (u_char mode,u_char *buffer,u_int count)
  421. {
  422. unsigned long f;
  423. if (nodma)
  424. return (PIO_MODE);
  425. if (((unsigned long) buffer & 0xFFFF0000) != (((unsigned long) buffer + count) & 0xFFFF0000)) {
  426. #ifdef DEBUG_OTHER
  427. printk("xd_setup_dma: using PIO, transfer overlaps 64k boundaryn");
  428. #endif /* DEBUG_OTHER */
  429. return (PIO_MODE);
  430. }
  431. f=claim_dma_lock();
  432. disable_dma(xd_dma);
  433. clear_dma_ff(xd_dma);
  434. set_dma_mode(xd_dma,mode);
  435. set_dma_addr(xd_dma, (unsigned long) buffer);
  436. set_dma_count(xd_dma,count);
  437. release_dma_lock(f);
  438. return (DMA_MODE); /* use DMA and INT */
  439. }
  440. /* xd_build: put stuff into an array in a format suitable for the controller */
  441. static u_char *xd_build (u_char *cmdblk,u_char command,u_char drive,u_char head,u_short cylinder,u_char sector,u_char count,u_char control)
  442. {
  443. cmdblk[0] = command;
  444. cmdblk[1] = ((drive & 0x07) << 5) | (head & 0x1F);
  445. cmdblk[2] = ((cylinder & 0x300) >> 2) | (sector & 0x3F);
  446. cmdblk[3] = cylinder & 0xFF;
  447. cmdblk[4] = count;
  448. cmdblk[5] = control;
  449. return (cmdblk);
  450. }
  451. static void xd_watchdog (unsigned long unused)
  452. {
  453. xd_error = 1;
  454. wake_up(&xd_wait_int);
  455. }
  456. /* xd_waitport: waits until port & mask == flags or a timeout occurs. return 1 for a timeout */
  457. static inline u_char xd_waitport (u_short port,u_char flags,u_char mask,u_long timeout)
  458. {
  459. u_long expiry = jiffies + timeout;
  460. int success;
  461. xdc_busy = 1;
  462. while ((success = ((inb(port) & mask) != flags)) && time_before(jiffies, expiry))
  463. schedule_timeout_uninterruptible(1);
  464. xdc_busy = 0;
  465. return (success);
  466. }
  467. static inline u_int xd_wait_for_IRQ (void)
  468. {
  469. unsigned long flags;
  470. xd_watchdog_int.expires = jiffies + 8 * HZ;
  471. add_timer(&xd_watchdog_int);
  472. flags=claim_dma_lock();
  473. enable_dma(xd_dma);
  474. release_dma_lock(flags);
  475. sleep_on(&xd_wait_int);
  476. del_timer(&xd_watchdog_int);
  477. xdc_busy = 0;
  478. flags=claim_dma_lock();
  479. disable_dma(xd_dma);
  480. release_dma_lock(flags);
  481. if (xd_error) {
  482. printk("xd: missed IRQ - command abortedn");
  483. xd_error = 0;
  484. return (1);
  485. }
  486. return (0);
  487. }
  488. /* xd_command: handle all data transfers necessary for a single command */
  489. static u_int xd_command (u_char *command,u_char mode,u_char *indata,u_char *outdata,u_char *sense,u_long timeout)
  490. {
  491. u_char cmdblk[6],csb,complete = 0;
  492. #ifdef DEBUG_COMMAND
  493. printk("xd_command: command = 0x%X, mode = 0x%X, indata = 0x%X, outdata = 0x%X, sense = 0x%Xn",command,mode,indata,outdata,sense);
  494. #endif /* DEBUG_COMMAND */
  495. outb(0,XD_SELECT);
  496. outb(mode,XD_CONTROL);
  497. if (xd_waitport(XD_STATUS,STAT_SELECT,STAT_SELECT,timeout))
  498. return (1);
  499. while (!complete) {
  500. if (xd_waitport(XD_STATUS,STAT_READY,STAT_READY,timeout))
  501. return (1);
  502. switch (inb(XD_STATUS) & (STAT_COMMAND | STAT_INPUT)) {
  503. case 0:
  504. if (mode == DMA_MODE) {
  505. if (xd_wait_for_IRQ())
  506. return (1);
  507. } else
  508. outb(outdata ? *outdata++ : 0,XD_DATA);
  509. break;
  510. case STAT_INPUT:
  511. if (mode == DMA_MODE) {
  512. if (xd_wait_for_IRQ())
  513. return (1);
  514. } else
  515. if (indata)
  516. *indata++ = inb(XD_DATA);
  517. else
  518. inb(XD_DATA);
  519. break;
  520. case STAT_COMMAND:
  521. outb(command ? *command++ : 0,XD_DATA);
  522. break;
  523. case STAT_COMMAND | STAT_INPUT:
  524. complete = 1;
  525. break;
  526. }
  527. }
  528. csb = inb(XD_DATA);
  529. if (xd_waitport(XD_STATUS,0,STAT_SELECT,timeout)) /* wait until deselected */
  530. return (1);
  531. if (csb & CSB_ERROR) { /* read sense data if error */
  532. xd_build(cmdblk,CMD_SENSE,(csb & CSB_LUN) >> 5,0,0,0,0,0);
  533. if (xd_command(cmdblk,0,sense,NULL,NULL,XD_TIMEOUT))
  534. printk("xd: warning! sense command failed!n");
  535. }
  536. #ifdef DEBUG_COMMAND
  537. printk("xd_command: completed with csb = 0x%Xn",csb);
  538. #endif /* DEBUG_COMMAND */
  539. return (csb & CSB_ERROR);
  540. }
  541. static u_char __init xd_initdrives (void (*init_drive)(u_char drive))
  542. {
  543. u_char cmdblk[6],i,count = 0;
  544. for (i = 0; i < XD_MAXDRIVES; i++) {
  545. xd_build(cmdblk,CMD_TESTREADY,i,0,0,0,0,0);
  546. if (!xd_command(cmdblk,PIO_MODE,NULL,NULL,NULL,XD_TIMEOUT*8)) {
  547. msleep_interruptible(XD_INIT_DISK_DELAY);
  548. init_drive(count);
  549. count++;
  550. msleep_interruptible(XD_INIT_DISK_DELAY);
  551. }
  552. }
  553. return (count);
  554. }
  555. static void __init xd_manual_geo_set (u_char drive)
  556. {
  557. xd_info[drive].heads = (u_char)(xd_geo[3 * drive + 1]);
  558. xd_info[drive].cylinders = (u_short)(xd_geo[3 * drive]);
  559. xd_info[drive].sectors = (u_char)(xd_geo[3 * drive + 2]);
  560. }
  561. static void __init xd_dtc_init_controller (unsigned int address)
  562. {
  563. switch (address) {
  564. case 0x00000:
  565. case 0xC8000: break; /*initial: 0x320 */
  566. case 0xCA000: xd_iobase = 0x324; 
  567. case 0xD0000: /*5150CX*/
  568. case 0xD8000: break; /*5150CX & 5150XL*/
  569. default:        printk("xd_dtc_init_controller: unsupported BIOS address %06xn",address);
  570. break;
  571. }
  572. xd_maxsectors = 0x01; /* my card seems to have trouble doing multi-block transfers? */
  573. outb(0,XD_RESET); /* reset the controller */
  574. }
  575. static void __init xd_dtc5150cx_init_drive (u_char drive)
  576. {
  577. /* values from controller's BIOS - BIOS chip may be removed */
  578. static u_short geometry_table[][4] = {
  579. {0x200,8,0x200,0x100},
  580. {0x267,2,0x267,0x267},
  581. {0x264,4,0x264,0x80},
  582. {0x132,4,0x132,0x0},
  583. {0x132,2,0x80, 0x132},
  584. {0x177,8,0x177,0x0},
  585. {0x132,8,0x84, 0x0},
  586. {},  /* not used */
  587. {0x132,6,0x80, 0x100},
  588. {0x200,6,0x100,0x100},
  589. {0x264,2,0x264,0x80},
  590. {0x280,4,0x280,0x100},
  591. {0x2B9,3,0x2B9,0x2B9},
  592. {0x2B9,5,0x2B9,0x2B9},
  593. {0x280,6,0x280,0x100},
  594. {0x132,4,0x132,0x0}};
  595. u_char n;
  596. n = inb(XD_JUMPER);
  597. n = (drive ? n : (n >> 2)) & 0x33;
  598. n = (n | (n >> 2)) & 0x0F;
  599. if (xd_geo[3*drive])
  600. xd_manual_geo_set(drive);
  601. else
  602. if (n != 7) {
  603. xd_info[drive].heads = (u_char)(geometry_table[n][1]); /* heads */
  604. xd_info[drive].cylinders = geometry_table[n][0]; /* cylinders */
  605. xd_info[drive].sectors = 17; /* sectors */
  606. #if 0
  607. xd_info[drive].rwrite = geometry_table[n][2]; /* reduced write */
  608. xd_info[drive].precomp = geometry_table[n][3] /* write precomp */
  609. xd_info[drive].ecc = 0x0B; /* ecc length */
  610. #endif /* 0 */
  611. }
  612. else {
  613. printk("xd%c: undetermined drive geometryn",'a'+drive);
  614. return;
  615. }
  616. xd_info[drive].control = 5; /* control byte */
  617. xd_setparam(CMD_DTCSETPARAM,drive,xd_info[drive].heads,xd_info[drive].cylinders,geometry_table[n][2],geometry_table[n][3],0x0B);
  618. xd_recalibrate(drive);
  619. }
  620. static void __init xd_dtc_init_drive (u_char drive)
  621. {
  622. u_char cmdblk[6],buf[64];
  623. xd_build(cmdblk,CMD_DTCGETGEOM,drive,0,0,0,0,0);
  624. if (!xd_command(cmdblk,PIO_MODE,buf,NULL,NULL,XD_TIMEOUT * 2)) {
  625. xd_info[drive].heads = buf[0x0A]; /* heads */
  626. xd_info[drive].cylinders = ((u_short *) (buf))[0x04]; /* cylinders */
  627. xd_info[drive].sectors = 17; /* sectors */
  628. if (xd_geo[3*drive])
  629. xd_manual_geo_set(drive);
  630. #if 0
  631. xd_info[drive].rwrite = ((u_short *) (buf + 1))[0x05]; /* reduced write */
  632. xd_info[drive].precomp = ((u_short *) (buf + 1))[0x06]; /* write precomp */
  633. xd_info[drive].ecc = buf[0x0F]; /* ecc length */
  634. #endif /* 0 */
  635. xd_info[drive].control = 0; /* control byte */
  636. xd_setparam(CMD_DTCSETPARAM,drive,xd_info[drive].heads,xd_info[drive].cylinders,((u_short *) (buf + 1))[0x05],((u_short *) (buf + 1))[0x06],buf[0x0F]);
  637. xd_build(cmdblk,CMD_DTCSETSTEP,drive,0,0,0,0,7);
  638. if (xd_command(cmdblk,PIO_MODE,NULL,NULL,NULL,XD_TIMEOUT * 2))
  639. printk("xd_dtc_init_drive: error setting step rate for xd%cn", 'a'+drive);
  640. }
  641. else
  642. printk("xd_dtc_init_drive: error reading geometry for xd%cn", 'a'+drive);
  643. }
  644. static void __init xd_wd_init_controller (unsigned int address)
  645. {
  646. switch (address) {
  647. case 0x00000:
  648. case 0xC8000: break; /*initial: 0x320 */
  649. case 0xCA000: xd_iobase = 0x324; break;
  650. case 0xCC000:   xd_iobase = 0x328; break;
  651. case 0xCE000:   xd_iobase = 0x32C; break;
  652. case 0xD0000: xd_iobase = 0x328; break; /* ? */
  653. case 0xD8000: xd_iobase = 0x32C; break; /* ? */
  654. default:        printk("xd_wd_init_controller: unsupported BIOS address %06xn",address);
  655. break;
  656. }
  657. xd_maxsectors = 0x01; /* this one doesn't wrap properly either... */
  658. outb(0,XD_RESET); /* reset the controller */
  659. msleep(XD_INIT_DISK_DELAY);
  660. }
  661. static void __init xd_wd_init_drive (u_char drive)
  662. {
  663. /* values from controller's BIOS - BIOS may be disabled */
  664. static u_short geometry_table[][4] = {
  665. {0x264,4,0x1C2,0x1C2},   /* common part */
  666. {0x132,4,0x099,0x0},
  667. {0x267,2,0x1C2,0x1C2},
  668. {0x267,4,0x1C2,0x1C2},
  669. {0x334,6,0x335,0x335},   /* 1004 series RLL */
  670. {0x30E,4,0x30F,0x3DC},
  671. {0x30E,2,0x30F,0x30F},
  672. {0x267,4,0x268,0x268},
  673. {0x3D5,5,0x3D6,0x3D6},   /* 1002 series RLL */
  674. {0x3DB,7,0x3DC,0x3DC},
  675. {0x264,4,0x265,0x265},
  676. {0x267,4,0x268,0x268}};
  677. u_char cmdblk[6],buf[0x200];
  678. u_char n = 0,rll,jumper_state,use_jumper_geo;
  679. u_char wd_1002 = (xd_sigs[xd_type].string[7] == '6');
  680. jumper_state = ~(inb(0x322));
  681. if (jumper_state & 0x40)
  682. xd_irq = 9;
  683. rll = (jumper_state & 0x30) ? (0x04 << wd_1002) : 0;
  684. xd_build(cmdblk,CMD_READ,drive,0,0,0,1,0);
  685. if (!xd_command(cmdblk,PIO_MODE,buf,NULL,NULL,XD_TIMEOUT * 2)) {
  686. xd_info[drive].heads = buf[0x1AF]; /* heads */
  687. xd_info[drive].cylinders = ((u_short *) (buf + 1))[0xD6]; /* cylinders */
  688. xd_info[drive].sectors = 17; /* sectors */
  689. if (xd_geo[3*drive])
  690. xd_manual_geo_set(drive);
  691. #if 0
  692. xd_info[drive].rwrite = ((u_short *) (buf))[0xD8]; /* reduced write */
  693. xd_info[drive].wprecomp = ((u_short *) (buf))[0xDA]; /* write precomp */
  694. xd_info[drive].ecc = buf[0x1B4]; /* ecc length */
  695. #endif /* 0 */
  696. xd_info[drive].control = buf[0x1B5]; /* control byte */
  697. use_jumper_geo = !(xd_info[drive].heads) || !(xd_info[drive].cylinders);
  698. if (xd_geo[3*drive]) {
  699. xd_manual_geo_set(drive);
  700. xd_info[drive].control = rll ? 7 : 5;
  701. }
  702. else if (use_jumper_geo) {
  703. n = (((jumper_state & 0x0F) >> (drive << 1)) & 0x03) | rll;
  704. xd_info[drive].cylinders = geometry_table[n][0];
  705. xd_info[drive].heads = (u_char)(geometry_table[n][1]);
  706. xd_info[drive].control = rll ? 7 : 5;
  707. #if 0
  708. xd_info[drive].rwrite = geometry_table[n][2];
  709. xd_info[drive].wprecomp = geometry_table[n][3];
  710. xd_info[drive].ecc = 0x0B;
  711. #endif /* 0 */
  712. }
  713. if (!wd_1002) {
  714. if (use_jumper_geo)
  715. xd_setparam(CMD_WDSETPARAM,drive,xd_info[drive].heads,xd_info[drive].cylinders,
  716. geometry_table[n][2],geometry_table[n][3],0x0B);
  717. else
  718. xd_setparam(CMD_WDSETPARAM,drive,xd_info[drive].heads,xd_info[drive].cylinders,
  719. ((u_short *) (buf))[0xD8],((u_short *) (buf))[0xDA],buf[0x1B4]);
  720. }
  721. /* 1002 based RLL controller requests converted addressing, but reports physical 
  722.    (physical 26 sec., logical 17 sec.) 
  723.    1004 based ???? */
  724. if (rll & wd_1002) {
  725. if ((xd_info[drive].cylinders *= 26,
  726.      xd_info[drive].cylinders /= 17) > 1023)
  727. xd_info[drive].cylinders = 1023;  /* 1024 ? */
  728. #if 0
  729. xd_info[drive].rwrite *= 26; 
  730. xd_info[drive].rwrite /= 17;
  731. xd_info[drive].wprecomp *= 26
  732. xd_info[drive].wprecomp /= 17;
  733. #endif /* 0 */
  734. }
  735. }
  736. else
  737. printk("xd_wd_init_drive: error reading geometry for xd%cn",'a'+drive);
  738. }
  739. static void __init xd_seagate_init_controller (unsigned int address)
  740. {
  741. switch (address) {
  742. case 0x00000:
  743. case 0xC8000: break; /*initial: 0x320 */
  744. case 0xD0000: xd_iobase = 0x324; break;
  745. case 0xD8000: xd_iobase = 0x328; break;
  746. case 0xE0000: xd_iobase = 0x32C; break;
  747. default: printk("xd_seagate_init_controller: unsupported BIOS address %06xn",address);
  748. break;
  749. }
  750. xd_maxsectors = 0x40;
  751. outb(0,XD_RESET); /* reset the controller */
  752. }
  753. static void __init xd_seagate_init_drive (u_char drive)
  754. {
  755. u_char cmdblk[6],buf[0x200];
  756. xd_build(cmdblk,CMD_ST11GETGEOM,drive,0,0,0,1,0);
  757. if (!xd_command(cmdblk,PIO_MODE,buf,NULL,NULL,XD_TIMEOUT * 2)) {
  758. xd_info[drive].heads = buf[0x04]; /* heads */
  759. xd_info[drive].cylinders = (buf[0x02] << 8) | buf[0x03]; /* cylinders */
  760. xd_info[drive].sectors = buf[0x05]; /* sectors */
  761. xd_info[drive].control = 0; /* control byte */
  762. }
  763. else
  764. printk("xd_seagate_init_drive: error reading geometry from xd%cn", 'a'+drive);
  765. }
  766. /* Omti support courtesy Dirk Melchers */
  767. static void __init xd_omti_init_controller (unsigned int address)
  768. {
  769. switch (address) {
  770. case 0x00000:
  771. case 0xC8000: break; /*initial: 0x320 */
  772. case 0xD0000: xd_iobase = 0x324; break;
  773. case 0xD8000: xd_iobase = 0x328; break;
  774. case 0xE0000: xd_iobase = 0x32C; break;
  775. default: printk("xd_omti_init_controller: unsupported BIOS address %06xn",address);
  776. break;
  777. }
  778. xd_maxsectors = 0x40;
  779. outb(0,XD_RESET); /* reset the controller */
  780. }
  781. static void __init xd_omti_init_drive (u_char drive)
  782. {
  783. /* gets infos from drive */
  784. xd_override_init_drive(drive);
  785. /* set other parameters, Hardcoded, not that nice :-) */
  786. xd_info[drive].control = 2;
  787. }
  788. /* Xebec support (AK) */
  789. static void __init xd_xebec_init_controller (unsigned int address)
  790. {
  791. /* iobase may be set manually in range 0x300 - 0x33C
  792.       irq may be set manually to 2(9),3,4,5,6,7
  793.       dma may be set manually to 1,2,3
  794. (How to detect them ???)
  795. BIOS address may be set manually in range 0x0 - 0xF8000
  796. If you need non-standard settings use the xd=... command */
  797. switch (address) {
  798. case 0x00000:
  799. case 0xC8000: /* initially: xd_iobase==0x320 */
  800. case 0xD0000:
  801. case 0xD2000:
  802. case 0xD4000:
  803. case 0xD6000:
  804. case 0xD8000:
  805. case 0xDA000:
  806. case 0xDC000:
  807. case 0xDE000:
  808. case 0xE0000: break;
  809. default: printk("xd_xebec_init_controller: unsupported BIOS address %06xn",address);
  810. break;
  811. }
  812. xd_maxsectors = 0x01;
  813. outb(0,XD_RESET); /* reset the controller */
  814. msleep(XD_INIT_DISK_DELAY);
  815. }
  816. static void __init xd_xebec_init_drive (u_char drive)
  817. {
  818. /* values from controller's BIOS - BIOS chip may be removed */
  819. static u_short geometry_table[][5] = {
  820. {0x132,4,0x080,0x080,0x7},
  821. {0x132,4,0x080,0x080,0x17},
  822. {0x264,2,0x100,0x100,0x7},
  823. {0x264,2,0x100,0x100,0x17},
  824. {0x132,8,0x080,0x080,0x7},
  825. {0x132,8,0x080,0x080,0x17},
  826. {0x264,4,0x100,0x100,0x6},
  827. {0x264,4,0x100,0x100,0x17},
  828. {0x2BC,5,0x2BC,0x12C,0x6},
  829. {0x3A5,4,0x3A5,0x3A5,0x7},
  830. {0x26C,6,0x26C,0x26C,0x7},
  831. {0x200,8,0x200,0x100,0x17},
  832. {0x400,5,0x400,0x400,0x7},
  833. {0x400,6,0x400,0x400,0x7},
  834. {0x264,8,0x264,0x200,0x17},
  835. {0x33E,7,0x33E,0x200,0x7}};
  836. u_char n;
  837. n = inb(XD_JUMPER) & 0x0F; /* BIOS's drive number: same geometry 
  838. is assumed for BOTH drives */
  839. if (xd_geo[3*drive])
  840. xd_manual_geo_set(drive);
  841. else {
  842. xd_info[drive].heads = (u_char)(geometry_table[n][1]); /* heads */
  843. xd_info[drive].cylinders = geometry_table[n][0]; /* cylinders */
  844. xd_info[drive].sectors = 17; /* sectors */
  845. #if 0
  846. xd_info[drive].rwrite = geometry_table[n][2]; /* reduced write */
  847. xd_info[drive].precomp = geometry_table[n][3] /* write precomp */
  848. xd_info[drive].ecc = 0x0B; /* ecc length */
  849. #endif /* 0 */
  850. }
  851. xd_info[drive].control = geometry_table[n][4]; /* control byte */
  852. xd_setparam(CMD_XBSETPARAM,drive,xd_info[drive].heads,xd_info[drive].cylinders,geometry_table[n][2],geometry_table[n][3],0x0B);
  853. xd_recalibrate(drive);
  854. }
  855. /* xd_override_init_drive: this finds disk geometry in a "binary search" style, narrowing in on the "correct" number of heads
  856.    etc. by trying values until it gets the highest successful value. Idea courtesy Salvador Abreu (spa@fct.unl.pt). */
  857. static void __init xd_override_init_drive (u_char drive)
  858. {
  859. u_short min[] = { 0,0,0 },max[] = { 16,1024,64 },test[] = { 0,0,0 };
  860. u_char cmdblk[6],i;
  861. if (xd_geo[3*drive])
  862. xd_manual_geo_set(drive);
  863. else {
  864. for (i = 0; i < 3; i++) {
  865. while (min[i] != max[i] - 1) {
  866. test[i] = (min[i] + max[i]) / 2;
  867. xd_build(cmdblk,CMD_SEEK,drive,(u_char) test[0],(u_short) test[1],(u_char) test[2],0,0);
  868. if (!xd_command(cmdblk,PIO_MODE,NULL,NULL,NULL,XD_TIMEOUT * 2))
  869. min[i] = test[i];
  870. else
  871. max[i] = test[i];
  872. }
  873. test[i] = min[i];
  874. }
  875. xd_info[drive].heads = (u_char) min[0] + 1;
  876. xd_info[drive].cylinders = (u_short) min[1] + 1;
  877. xd_info[drive].sectors = (u_char) min[2] + 1;
  878. }
  879. xd_info[drive].control = 0;
  880. }
  881. /* xd_setup: initialise controller from command line parameters */
  882. static void __init do_xd_setup (int *integers)
  883. {
  884. switch (integers[0]) {
  885. case 4: if (integers[4] < 0)
  886. nodma = 1;
  887. else if (integers[4] < 8)
  888. xd_dma = integers[4];
  889. case 3: if ((integers[3] > 0) && (integers[3] <= 0x3FC))
  890. xd_iobase = integers[3];
  891. case 2: if ((integers[2] > 0) && (integers[2] < 16))
  892. xd_irq = integers[2];
  893. case 1: xd_override = 1;
  894. if ((integers[1] >= 0) && (integers[1] < (sizeof(xd_sigs) / sizeof(xd_sigs[0]))))
  895. xd_type = integers[1];
  896. case 0: break;
  897. default:printk("xd: too many parameters for xdn");
  898. }
  899. xd_maxsectors = 0x01;
  900. }
  901. /* xd_setparam: set the drive characteristics */
  902. static void __init xd_setparam (u_char command,u_char drive,u_char heads,u_short cylinders,u_short rwrite,u_short wprecomp,u_char ecc)
  903. {
  904. u_char cmdblk[14];
  905. xd_build(cmdblk,command,drive,0,0,0,0,0);
  906. cmdblk[6] = (u_char) (cylinders >> 8) & 0x03;
  907. cmdblk[7] = (u_char) (cylinders & 0xFF);
  908. cmdblk[8] = heads & 0x1F;
  909. cmdblk[9] = (u_char) (rwrite >> 8) & 0x03;
  910. cmdblk[10] = (u_char) (rwrite & 0xFF);
  911. cmdblk[11] = (u_char) (wprecomp >> 8) & 0x03;
  912. cmdblk[12] = (u_char) (wprecomp & 0xFF);
  913. cmdblk[13] = ecc;
  914. /* Some controllers require geometry info as data, not command */
  915. if (xd_command(cmdblk,PIO_MODE,NULL,&cmdblk[6],NULL,XD_TIMEOUT * 2))
  916. printk("xd: error setting characteristics for xd%cn", 'a'+drive);
  917. }
  918. #ifdef MODULE
  919. module_param_array(xd, int, NULL, 0);
  920. module_param_array(xd_geo, int, NULL, 0);
  921. module_param(nodma, bool, 0);
  922. MODULE_LICENSE("GPL");
  923. void cleanup_module(void)
  924. {
  925. int i;
  926. unregister_blkdev(XT_DISK_MAJOR, "xd");
  927. for (i = 0; i < xd_drives; i++) {
  928. del_gendisk(xd_gendisk[i]);
  929. put_disk(xd_gendisk[i]);
  930. }
  931. blk_cleanup_queue(xd_queue);
  932. release_region(xd_iobase,4);
  933. if (xd_drives) {
  934. free_irq(xd_irq, NULL);
  935. free_dma(xd_dma);
  936. if (xd_dma_buffer)
  937. xd_dma_mem_free((unsigned long)xd_dma_buffer, xd_maxsectors * 0x200);
  938. }
  939. }
  940. #else
  941. static int __init xd_setup (char *str)
  942. {
  943. int ints[5];
  944. get_options (str, ARRAY_SIZE (ints), ints);
  945. do_xd_setup (ints);
  946. return 1;
  947. }
  948. /* xd_manual_geo_init: initialise drive geometry from command line parameters
  949.    (used only for WD drives) */
  950. static int __init xd_manual_geo_init (char *str)
  951. {
  952. int i, integers[1 + 3*XD_MAXDRIVES];
  953. get_options (str, ARRAY_SIZE (integers), integers);
  954. if (integers[0]%3 != 0) {
  955. printk("xd: incorrect number of parameters for xd_geon");
  956. return 1;
  957. }
  958. for (i = 0; (i < integers[0]) && (i < 3*XD_MAXDRIVES); i++)
  959. xd_geo[i] = integers[i+1];
  960. return 1;
  961. }
  962. __setup ("xd=", xd_setup);
  963. __setup ("xd_geo=", xd_manual_geo_init);
  964. #endif /* MODULE */
  965. module_init(xd_init);
  966. MODULE_ALIAS_BLOCKDEV_MAJOR(XT_DISK_MAJOR);