chmctrl.h
上传用户:lgb322
上传日期:2013-02-24
资源大小:30529k
文件大小:8k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. /* $Id: chmctrl.h,v 1.1 2001/03/29 11:43:28 davem Exp $ */
  2. #ifndef _SPARC64_CHMCTRL_H
  3. #define _SPARC64_CHMCTRL_H
  4. /* Cheetah memory controller programmable registers. */
  5. #define CHMCTRL_TCTRL1 0x00 /* Memory Timing Control I */
  6. #define CHMCTRL_TCTRL2 0x08 /* Memory Timing Control II */
  7. #define CHMCTRL_TCTRL3 0x38 /* Memory Timing Control III */
  8. #define CHMCTRL_TCTRL4 0x40 /* Memory Timing Control IV */
  9. #define CHMCTRL_DECODE1 0x10 /* Memory Address Decode I */
  10. #define CHMCTRL_DECODE2 0x18 /* Memory Address Decode II */
  11. #define CHMCTRL_DECODE3 0x20 /* Memory Address Decode III */
  12. #define CHMCTRL_DECODE4 0x28 /* Memory Address Decode IV */
  13. #define CHMCTRL_MACTRL 0x30 /* Memory Address Control */
  14. /* Memory Timing Control I */
  15. #define TCTRL1_SDRAMCTL_DLY 0xf000000000000000
  16. #define TCTRL1_SDRAMCTL_DLY_SHIFT     60
  17. #define TCTRL1_SDRAMCLK_DLY 0x0e00000000000000
  18. #define TCTRL1_SDRAMCLK_DLY_SHIFT     57
  19. #define TCTRL1_R 0x0100000000000000
  20. #define TCTRL1_R_SHIFT        56
  21. #define TCTRL1_AUTORFR_CYCLE 0x00fe000000000000
  22. #define TCTRL1_AUTORFR_CYCLE_SHIFT    49
  23. #define TCTRL1_RD_WAIT 0x0001f00000000000
  24. #define TCTRL1_RD_WAIT_SHIFT       44
  25. #define TCTRL1_PC_CYCLE 0x00000fc000000000
  26. #define TCTRL1_PC_CYCLE_SHIFT       38
  27. #define TCTRL1_WR_MORE_RAS_PW 0x0000003f00000000
  28. #define TCTRL1_WR_MORE_RAS_PW_SHIFT   32
  29. #define TCTRL1_RD_MORE_RAW_PW 0x00000000fc000000
  30. #define TCTRL1_RD_MORE_RAS_PW_SHIFT   26
  31. #define TCTRL1_ACT_WR_DLY 0x0000000003f00000
  32. #define TCTRL1_ACT_WR_DLY_SHIFT       20
  33. #define TCTRL1_ACT_RD_DLY 0x00000000000fc000
  34. #define TCTRL1_ACT_RD_DLY_SHIFT       14
  35. #define TCTRL1_BANK_PRESENT 0x0000000000003000
  36. #define TCTRL1_BANK_PRESENT_SHIFT     12
  37. #define TCTRL1_RFR_INT 0x0000000000000ff8
  38. #define TCTRL1_RFR_INT_SHIFT       3
  39. #define TCTRL1_SET_MODE_REG 0x0000000000000004
  40. #define TCTRL1_SET_MODE_REG_SHIFT     2
  41. #define TCTRL1_RFR_ENABLE 0x0000000000000002
  42. #define TCTRL1_RFR_ENABLE_SHIFT       1
  43. #define TCTRL1_PRECHG_ALL 0x0000000000000001
  44. #define TCTRL1_PRECHG_ALL_SHIFT       0
  45. /* Memory Timing Control II */
  46. #define TCTRL2_WR_MSEL_DLY 0xfc00000000000000
  47. #define TCTRL2_WR_MSEL_DLY_SHIFT      58
  48. #define TCTRL2_RD_MSEL_DLY 0x03f0000000000000
  49. #define TCTRL2_RD_MSEL_DLY_SHIFT      52
  50. #define TCTRL2_WRDATA_THLD 0x000c000000000000
  51. #define TCTRL2_WRDATA_THLD_SHIFT      50
  52. #define TCTRL2_RDWR_RD_TI_DLY 0x0003f00000000000
  53. #define TCTRL2_RDWR_RD_TI_DLY_SHIFT   44
  54. #define TCTRL2_AUTOPRECHG_ENBL 0x0000080000000000
  55. #define TCTRL2_AUTOPRECHG_ENBL_SHIFT  43
  56. #define TCTRL2_RDWR_PI_MORE_DLY 0x000007c000000000
  57. #define TCTRL2_RDWR_PI_MORE_DLY_SHIFT 38
  58. #define TCTRL2_RDWR_1_DLY 0x0000003f00000000
  59. #define TCTRL2_RDWR_1_DLY_SHIFT       32
  60. #define TCTRL2_WRWR_PI_MORE_DLY 0x00000000f8000000
  61. #define TCTRL2_WRWR_PI_MORE_DLY_SHIFT 27
  62. #define TCTRL2_WRWR_1_DLY 0x0000000007e00000
  63. #define TCTRL2_WRWR_1_DLY_SHIFT       21
  64. #define TCTRL2_RDWR_RD_PI_MORE_DLY 0x00000000001f0000
  65. #define TCTRL2_RDWR_RD_PI_MORE_DLY_SHIFT 16
  66. #define TCTRL2_R 0x0000000000008000
  67. #define TCTRL2_R_SHIFT       15
  68. #define TCTRL2_SDRAM_MODE_REG_DATA 0x0000000000007fff
  69. #define TCTRL2_SDRAM_MODE_REG_DATA_SHIFT 0
  70. /* Memory Timing Control III */
  71. #define TCTRL3_SDRAM_CTL_DLY 0xf000000000000000
  72. #define TCTRL3_SDRAM_CTL_DLY_SHIFT    60
  73. #define TCTRL3_SDRAM_CLK_DLY 0x0e00000000000000
  74. #define TCTRL3_SDRAM_CLK_DLY_SHIFT    57
  75. #define TCTRL3_R 0x0100000000000000
  76. #define TCTRL3_R_SHIFT       56
  77. #define TCTRL3_AUTO_RFR_CYCLE 0x00fe000000000000
  78. #define TCTRL3_AUTO_RFR_CYCLE_SHIFT   49
  79. #define TCTRL3_RD_WAIT 0x0001f00000000000
  80. #define TCTRL3_RD_WAIT_SHIFT       44
  81. #define TCTRL3_PC_CYCLE 0x00000fc000000000
  82. #define TCTRL3_PC_CYCLE_SHIFT       38
  83. #define TCTRL3_WR_MORE_RAW_PW 0x0000003f00000000
  84. #define TCTRL3_WR_MORE_RAW_PW_SHIFT   32
  85. #define TCTRL3_RD_MORE_RAW_PW 0x00000000fc000000
  86. #define TCTRL3_RD_MORE_RAW_PW_SHIFT   26
  87. #define TCTRL3_ACT_WR_DLY 0x0000000003f00000
  88. #define TCTRL3_ACT_WR_DLY_SHIFT       20
  89. #define TCTRL3_ACT_RD_DLY 0x00000000000fc000
  90. #define TCTRL3_ACT_RD_DLY_SHIFT       14
  91. #define TCTRL3_BANK_PRESENT 0x0000000000003000
  92. #define TCTRL3_BANK_PRESENT_SHIFT     12
  93. #define TCTRL3_RFR_INT 0x0000000000000ff8
  94. #define TCTRL3_RFR_INT_SHIFT       3
  95. #define TCTRL3_SET_MODE_REG 0x0000000000000004
  96. #define TCTRL3_SET_MODE_REG_SHIFT     2
  97. #define TCTRL3_RFR_ENABLE 0x0000000000000002
  98. #define TCTRL3_RFR_ENABLE_SHIFT       1
  99. #define TCTRL3_PRECHG_ALL 0x0000000000000001
  100. #define TCTRL3_PRECHG_ALL_SHIFT       0
  101. /* Memory Timing Control IV */
  102. #define TCTRL4_WR_MSEL_DLY 0xfc00000000000000
  103. #define TCTRL4_WR_MSEL_DLY_SHIFT      58
  104. #define TCTRL4_RD_MSEL_DLY 0x03f0000000000000
  105. #define TCTRL4_RD_MSEL_DLY_SHIFT      52
  106. #define TCTRL4_WRDATA_THLD 0x000c000000000000
  107. #define TCTRL4_WRDATA_THLD_SHIFT      50
  108. #define TCTRL4_RDWR_RD_RI_DLY 0x0003f00000000000
  109. #define TCTRL4_RDWR_RD_RI_DLY_SHIFT   44
  110. #define TCTRL4_AUTO_PRECHG_ENBL 0x0000080000000000
  111. #define TCTRL4_AUTO_PRECHG_ENBL_SHIFT 43
  112. #define TCTRL4_RD_WR_PI_MORE_DLY 0x000007c000000000
  113. #define TCTRL4_RD_WR_PI_MORE_DLY_SHIFT 38
  114. #define TCTRL4_RD_WR_TI_DLY 0x0000003f00000000
  115. #define TCTRL4_RD_WR_TI_DLY_SHIFT     32
  116. #define TCTRL4_WR_WR_PI_MORE_DLY 0x00000000f8000000
  117. #define TCTRL4_WR_WR_PI_MORE_DLY_SHIFT 27
  118. #define TCTRL4_WR_WR_TI_DLY 0x0000000007e00000
  119. #define TCTRL4_WR_WR_TI_DLY_SHIFT     21
  120. #define TCTRL4_RDWR_RD_PI_MORE_DLY 0x00000000001f0000
  121. #define TCTRL4_RDWR_RD_PI_MORE_DLY_SHIFT 16
  122. #define TCTRL4_R 0x0000000000008000
  123. #define TCTRL4_R_SHIFT       15
  124. #define TCTRL4_SDRAM_MODE_REG_DATA 0x0000000000007fff
  125. #define TCTRL4_SDRAM_MODE_REG_DATA_SHIFT 0
  126. /* All 4 memory address decoding registers have the
  127.  * same layout.
  128.  */
  129. #define MEM_DECODE_VALID 0x8000000000000000 /* Valid */
  130. #define MEM_DECODE_VALID_SHIFT       63
  131. #define MEM_DECODE_UK 0x001ffe0000000000 /* Upper mask */
  132. #define MEM_DECODE_UK_SHIFT       41
  133. #define MEM_DECODE_UM 0x0000001ffff00000 /* Upper match */
  134. #define MEM_DECODE_UM_SHIFT       20
  135. #define MEM_DECODE_LK 0x000000000003c000 /* Lower mask */
  136. #define MEM_DECODE_LK_SHIFT       14
  137. #define MEM_DECODE_LM 0x0000000000000f00 /* Lower match */
  138. #define MEM_DECODE_LM_SHIFT           8
  139. #define PA_UPPER_BITS 0x000007fffc000000
  140. #define PA_UPPER_BITS_SHIFT 26
  141. #define PA_LOWER_BITS 0x00000000000003c0
  142. #define PA_LOWER_BITS_SHIFT 6
  143. #define MACTRL_R0          0x8000000000000000
  144. #define MACTRL_R0_SHIFT          63
  145. #define MACTRL_ADDR_LE_PW                0x7000000000000000
  146. #define MACTRL_ADDR_LE_PW_SHIFT  60
  147. #define MACTRL_CMD_PW                    0x0f00000000000000
  148. #define MACTRL_CMD_PW_SHIFT  56
  149. #define MACTRL_HALF_MODE_WR_MSEL_DLY     0x00fc000000000000
  150. #define MACTRL_HALF_MODE_WR_MSEL_DLY_SHIFT 50
  151. #define MACTRL_HALF_MODE_RD_MSEL_DLY     0x0003f00000000000
  152. #define MACTRL_HALF_MODE_RD_MSEL_DLY_SHIFT 44
  153. #define MACTRL_HALF_MODE_SDRAM_CTL_DLY   0x00000f0000000000
  154. #define MACTRL_HALF_MODE_SDRAM_CTL_DLY_SHIFT 40
  155. #define MACTRL_HALF_MODE_SDRAM_CLK_DLY   0x000000e000000000
  156. #define MACTRL_HALF_MODE_SDRAM_CLK_DLY_SHIFT 37
  157. #define MACTRL_R1                        0x0000001000000000
  158. #define MACTRL_R1_SHIFT                      36
  159. #define MACTRL_BANKSEL_N_ROWADDR_SIZE_B3 0x0000000f00000000
  160. #define MACTRL_BANKSEL_N_ROWADDR_SIZE_B3_SHIFT 32
  161. #define MACTRL_ENC_INTLV_B3              0x00000000f8000000
  162. #define MACTRL_ENC_INTLV_B3_SHIFT              27
  163. #define MACTRL_BANKSEL_N_ROWADDR_SIZE_B2 0x0000000007800000
  164. #define MACTRL_BANKSEL_N_ROWADDR_SIZE_B2_SHIFT 23
  165. #define MACTRL_ENC_INTLV_B2              0x00000000007c0000
  166. #define MACTRL_ENC_INTLV_B2_SHIFT              18
  167. #define MACTRL_BANKSEL_N_ROWADDR_SIZE_B1 0x000000000003c000
  168. #define MACTRL_BANKSEL_N_ROWADDR_SIZE_B1_SHIFT 14
  169. #define MACTRL_ENC_INTLV_B1              0x0000000000003e00
  170. #define MACTRL_ENC_INTLV_B1_SHIFT               9
  171. #define MACTRL_BANKSEL_N_ROWADDR_SIZE_B0 0x00000000000001e0
  172. #define MACTRL_BANKSEL_N_ROWADDR_SIZE_B0_SHIFT  5
  173. #define MACTRL_ENC_INTLV_B0              0x000000000000001f
  174. #define MACTRL_ENC_INTLV_B0_SHIFT               0
  175. #endif /* _SPARC64_CHMCTRL_H */