pci.h
上传用户:lgb322
上传日期:2013-02-24
资源大小:30529k
文件大小:7k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. #ifndef __SPARC64_PCI_H
  2. #define __SPARC64_PCI_H
  3. #ifdef __KERNEL__
  4. #include <linux/fs.h>
  5. #include <linux/mm.h>
  6. /* Can be used to override the logic in pci_scan_bus for skipping
  7.  * already-configured bus numbers - to be used for buggy BIOSes
  8.  * or architectures with incomplete PCI setup by the loader.
  9.  */
  10. #define pcibios_assign_all_busses() 0
  11. #define PCIBIOS_MIN_IO 0UL
  12. #define PCIBIOS_MIN_MEM 0UL
  13. #define PCI_IRQ_NONE 0xffffffff
  14. extern inline void pcibios_set_master(struct pci_dev *dev)
  15. {
  16. /* No special bus mastering setup handling */
  17. }
  18. extern inline void pcibios_penalize_isa_irq(int irq)
  19. {
  20. /* We don't do dynamic PCI IRQ allocation */
  21. }
  22. /* Dynamic DMA mapping stuff.
  23.  */
  24. /* The PCI address space does not equal the physical memory
  25.  * address space.  The networking and block device layers use
  26.  * this boolean for bounce buffer decisions.
  27.  */
  28. #define PCI_DMA_BUS_IS_PHYS (0)
  29. #include <asm/scatterlist.h>
  30. struct pci_dev;
  31. /* Allocate and map kernel buffer using consistent mode DMA for a device.
  32.  * hwdev should be valid struct pci_dev pointer for PCI devices.
  33.  */
  34. extern void *pci_alloc_consistent(struct pci_dev *hwdev, size_t size, dma_addr_t *dma_handle);
  35. /* Free and unmap a consistent DMA buffer.
  36.  * cpu_addr is what was returned from pci_alloc_consistent,
  37.  * size must be the same as what as passed into pci_alloc_consistent,
  38.  * and likewise dma_addr must be the same as what *dma_addrp was set to.
  39.  *
  40.  * References to the memory and mappings assosciated with cpu_addr/dma_addr
  41.  * past this call are illegal.
  42.  */
  43. extern void pci_free_consistent(struct pci_dev *hwdev, size_t size, void *vaddr, dma_addr_t dma_handle);
  44. /* Map a single buffer of the indicated size for DMA in streaming mode.
  45.  * The 32-bit bus address to use is returned.
  46.  *
  47.  * Once the device is given the dma address, the device owns this memory
  48.  * until either pci_unmap_single or pci_dma_sync_single is performed.
  49.  */
  50. extern dma_addr_t pci_map_single(struct pci_dev *hwdev, void *ptr, size_t size, int direction);
  51. /* Unmap a single streaming mode DMA translation.  The dma_addr and size
  52.  * must match what was provided for in a previous pci_map_single call.  All
  53.  * other usages are undefined.
  54.  *
  55.  * After this call, reads by the cpu to the buffer are guarenteed to see
  56.  * whatever the device wrote there.
  57.  */
  58. extern void pci_unmap_single(struct pci_dev *hwdev, dma_addr_t dma_addr, size_t size, int direction);
  59. /* No highmem on sparc64, plus we have an IOMMU, so mapping pages is easy. */
  60. #define pci_map_page(dev, page, off, size, dir) 
  61. pci_map_single(dev, (page_address(page) + (off)), size, dir)
  62. #define pci_unmap_page(dev,addr,sz,dir) pci_unmap_single(dev,addr,sz,dir)
  63. /* pci_unmap_{single,page} is not a nop, thus... */
  64. #define DECLARE_PCI_UNMAP_ADDR(ADDR_NAME)
  65. dma_addr_t ADDR_NAME;
  66. #define DECLARE_PCI_UNMAP_LEN(LEN_NAME)
  67. __u32 LEN_NAME;
  68. #define pci_unmap_addr(PTR, ADDR_NAME)
  69. ((PTR)->ADDR_NAME)
  70. #define pci_unmap_addr_set(PTR, ADDR_NAME, VAL)
  71. (((PTR)->ADDR_NAME) = (VAL))
  72. #define pci_unmap_len(PTR, LEN_NAME)
  73. ((PTR)->LEN_NAME)
  74. #define pci_unmap_len_set(PTR, LEN_NAME, VAL)
  75. (((PTR)->LEN_NAME) = (VAL))
  76. /* Map a set of buffers described by scatterlist in streaming
  77.  * mode for DMA.  This is the scather-gather version of the
  78.  * above pci_map_single interface.  Here the scatter gather list
  79.  * elements are each tagged with the appropriate dma address
  80.  * and length.  They are obtained via sg_dma_{address,length}(SG).
  81.  *
  82.  * NOTE: An implementation may be able to use a smaller number of
  83.  *       DMA address/length pairs than there are SG table elements.
  84.  *       (for example via virtual mapping capabilities)
  85.  *       The routine returns the number of addr/length pairs actually
  86.  *       used, at most nents.
  87.  *
  88.  * Device ownership issues as mentioned above for pci_map_single are
  89.  * the same here.
  90.  */
  91. extern int pci_map_sg(struct pci_dev *hwdev, struct scatterlist *sg,
  92.       int nents, int direction);
  93. /* Unmap a set of streaming mode DMA translations.
  94.  * Again, cpu read rules concerning calls here are the same as for
  95.  * pci_unmap_single() above.
  96.  */
  97. extern void pci_unmap_sg(struct pci_dev *hwdev, struct scatterlist *sg,
  98.  int nhwents, int direction);
  99. /* Make physical memory consistent for a single
  100.  * streaming mode DMA translation after a transfer.
  101.  *
  102.  * If you perform a pci_map_single() but wish to interrogate the
  103.  * buffer using the cpu, yet do not wish to teardown the PCI dma
  104.  * mapping, you must call this function before doing so.  At the
  105.  * next point you give the PCI dma address back to the card, the
  106.  * device again owns the buffer.
  107.  */
  108. extern void pci_dma_sync_single(struct pci_dev *hwdev, dma_addr_t dma_handle,
  109. size_t size, int direction);
  110. /* Make physical memory consistent for a set of streaming
  111.  * mode DMA translations after a transfer.
  112.  *
  113.  * The same as pci_dma_sync_single but for a scatter-gather list,
  114.  * same rules and usage.
  115.  */
  116. extern void pci_dma_sync_sg(struct pci_dev *hwdev, struct scatterlist *sg, int nelems, int direction);
  117. /* Return whether the given PCI device DMA address mask can
  118.  * be supported properly.  For example, if your device can
  119.  * only drive the low 24-bits during PCI bus mastering, then
  120.  * you would pass 0x00ffffff as the mask to this function.
  121.  */
  122. extern int pci_dma_supported(struct pci_dev *hwdev, u64 mask);
  123. /* PCI IOMMU mapping bypass support. */
  124. /* PCI 64-bit addressing works for all slots on all controller
  125.  * types on sparc64.  However, it requires that the device
  126.  * can drive enough of the 64 bits.
  127.  */
  128. #define PCI64_REQUIRED_MASK (~(dma64_addr_t)0)
  129. #define PCI64_ADDR_BASE 0xfffc000000000000
  130. /* Usage of the pci_dac_foo interfaces is only valid if this
  131.  * test passes.
  132.  */
  133. #define pci_dac_dma_supported(pci_dev, mask) 
  134. ((((mask) & PCI64_REQUIRED_MASK) == PCI64_REQUIRED_MASK) ? 1 : 0)
  135. static __inline__ dma64_addr_t
  136. pci_dac_page_to_dma(struct pci_dev *pdev, struct page *page, unsigned long offset, int direction)
  137. {
  138. return (PCI64_ADDR_BASE +
  139. __pa(page_address(page)) + offset);
  140. }
  141. static __inline__ struct page *
  142. pci_dac_dma_to_page(struct pci_dev *pdev, dma64_addr_t dma_addr)
  143. {
  144. unsigned long paddr = (dma_addr & PAGE_MASK) - PCI64_ADDR_BASE;
  145. return virt_to_page(__va(paddr));
  146. }
  147. static __inline__ unsigned long
  148. pci_dac_dma_to_offset(struct pci_dev *pdev, dma64_addr_t dma_addr)
  149. {
  150. return (dma_addr & ~PAGE_MASK);
  151. }
  152. static __inline__ void
  153. pci_dac_dma_sync_single(struct pci_dev *pdev, dma64_addr_t dma_addr, size_t len, int direction)
  154. {
  155. /* DAC cycle addressing does not make use of the
  156.  * PCI controller's streaming cache, so nothing to do.
  157.  */
  158. }
  159. /* Return the index of the PCI controller for device PDEV. */
  160. extern int pci_controller_num(struct pci_dev *pdev);
  161. /* Platform support for /proc/bus/pci/X/Y mmap()s. */
  162. #define HAVE_PCI_MMAP
  163. #define HAVE_ARCH_PCI_GET_UNMAPPED_AREA
  164. #define get_pci_unmapped_area get_fb_unmapped_area
  165. extern int pci_mmap_page_range(struct pci_dev *dev, struct vm_area_struct *vma,
  166.        enum pci_mmap_state mmap_state,
  167.        int write_combine);
  168. #endif /* __KERNEL__ */
  169. #endif /* __SPARC64_PCI_H */