io.h
上传用户:lgb322
上传日期:2013-02-24
资源大小:30529k
文件大小:12k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. /* $Id: io.h,v 1.41.2.1 2001/12/11 22:50:52 davem Exp $ */
  2. #ifndef __SPARC64_IO_H
  3. #define __SPARC64_IO_H
  4. #include <linux/kernel.h>
  5. #include <linux/types.h>
  6. #include <asm/page.h>      /* IO address mapping routines need this */
  7. #include <asm/system.h>
  8. #include <asm/asi.h>
  9. /* PC crapola... */
  10. #define __SLOW_DOWN_IO do { } while (0)
  11. #define SLOW_DOWN_IO do { } while (0)
  12. extern unsigned long virt_to_bus_not_defined_use_pci_map(volatile void *addr);
  13. #define virt_to_bus virt_to_bus_not_defined_use_pci_map
  14. extern unsigned long bus_to_virt_not_defined_use_pci_map(volatile void *addr);
  15. #define bus_to_virt bus_to_virt_not_defined_use_pci_map
  16. extern unsigned long phys_base;
  17. #define page_to_phys(page) ((((page) - mem_map) << PAGE_SHIFT)+phys_base)
  18. /* Different PCI controllers we support have their PCI MEM space
  19.  * mapped to an either 2GB (Psycho) or 4GB (Sabre) aligned area,
  20.  * so need to chop off the top 33 or 32 bits.
  21.  */
  22. extern unsigned long pci_memspace_mask;
  23. #define bus_dvma_to_mem(__vaddr) ((__vaddr) & pci_memspace_mask)
  24. static __inline__ u8 inb(unsigned long addr)
  25. {
  26. u8 ret;
  27. __asm__ __volatile__("ldubat[%1] %2, %0t/* pci_inb */"
  28.      : "=r" (ret)
  29.      : "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E_L));
  30. return ret;
  31. }
  32. static __inline__ u16 inw(unsigned long addr)
  33. {
  34. u16 ret;
  35. __asm__ __volatile__("lduhat[%1] %2, %0t/* pci_inw */"
  36.      : "=r" (ret)
  37.      : "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E_L));
  38. return ret;
  39. }
  40. static __inline__ u32 inl(unsigned long addr)
  41. {
  42. u32 ret;
  43. __asm__ __volatile__("lduwat[%1] %2, %0t/* pci_inl */"
  44.      : "=r" (ret)
  45.      : "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E_L));
  46. return ret;
  47. }
  48. static __inline__ void outb(u8 b, unsigned long addr)
  49. {
  50. __asm__ __volatile__("stbat%r0, [%1] %2t/* pci_outb */"
  51.      : /* no outputs */
  52.      : "Jr" (b), "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E_L));
  53. }
  54. static __inline__ void outw(u16 w, unsigned long addr)
  55. {
  56. __asm__ __volatile__("sthat%r0, [%1] %2t/* pci_outw */"
  57.      : /* no outputs */
  58.      : "Jr" (w), "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E_L));
  59. }
  60. static __inline__ void outl(u32 l, unsigned long addr)
  61. {
  62. __asm__ __volatile__("stwat%r0, [%1] %2t/* pci_outl */"
  63.      : /* no outputs */
  64.      : "Jr" (l), "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E_L));
  65. }
  66. #define inb_p inb
  67. #define outb_p outb
  68. #define inw_p inw
  69. #define outw_p outw
  70. #define inl_p inl
  71. #define outl_p outl
  72. extern void outsb(unsigned long addr, const void *src, unsigned long count);
  73. extern void outsw(unsigned long addr, const void *src, unsigned long count);
  74. extern void outsl(unsigned long addr, const void *src, unsigned long count);
  75. extern void insb(unsigned long addr, void *dst, unsigned long count);
  76. extern void insw(unsigned long addr, void *dst, unsigned long count);
  77. extern void insl(unsigned long addr, void *dst, unsigned long count);
  78. /* Memory functions, same as I/O accesses on Ultra. */
  79. static __inline__ u8 _readb(unsigned long addr)
  80. {
  81. u8 ret;
  82. __asm__ __volatile__("ldubat[%1] %2, %0t/* pci_readb */"
  83.      : "=r" (ret)
  84.      : "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E_L));
  85. return ret;
  86. }
  87. static __inline__ u16 _readw(unsigned long addr)
  88. {
  89. u16 ret;
  90. __asm__ __volatile__("lduhat[%1] %2, %0t/* pci_readw */"
  91.      : "=r" (ret)
  92.      : "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E_L));
  93. return ret;
  94. }
  95. static __inline__ u32 _readl(unsigned long addr)
  96. {
  97. u32 ret;
  98. __asm__ __volatile__("lduwat[%1] %2, %0t/* pci_readl */"
  99.      : "=r" (ret)
  100.      : "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E_L));
  101. return ret;
  102. }
  103. static __inline__ u64 _readq(unsigned long addr)
  104. {
  105. u64 ret;
  106. __asm__ __volatile__("ldxat[%1] %2, %0t/* pci_readq */"
  107.      : "=r" (ret)
  108.      : "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E_L));
  109. return ret;
  110. }
  111. static __inline__ void _writeb(u8 b, unsigned long addr)
  112. {
  113. __asm__ __volatile__("stbat%r0, [%1] %2t/* pci_writeb */"
  114.      : /* no outputs */
  115.      : "Jr" (b), "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E_L));
  116. }
  117. static __inline__ void _writew(u16 w, unsigned long addr)
  118. {
  119. __asm__ __volatile__("sthat%r0, [%1] %2t/* pci_writew */"
  120.      : /* no outputs */
  121.      : "Jr" (w), "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E_L));
  122. }
  123. static __inline__ void _writel(u32 l, unsigned long addr)
  124. {
  125. __asm__ __volatile__("stwat%r0, [%1] %2t/* pci_writel */"
  126.      : /* no outputs */
  127.      : "Jr" (l), "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E_L));
  128. }
  129. static __inline__ void _writeq(u64 q, unsigned long addr)
  130. {
  131. __asm__ __volatile__("stxat%r0, [%1] %2t/* pci_writeq */"
  132.      : /* no outputs */
  133.      : "Jr" (q), "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E_L));
  134. }
  135. #define readb(__addr) (_readb((unsigned long)(__addr)))
  136. #define readw(__addr) (_readw((unsigned long)(__addr)))
  137. #define readl(__addr) (_readl((unsigned long)(__addr)))
  138. #define readq(__addr) (_readq((unsigned long)(__addr)))
  139. #define writeb(__b, __addr) (_writeb((u8)(__b), (unsigned long)(__addr)))
  140. #define writew(__w, __addr) (_writew((u16)(__w), (unsigned long)(__addr)))
  141. #define writel(__l, __addr) (_writel((u32)(__l), (unsigned long)(__addr)))
  142. #define writeq(__q, __addr) (_writeq((u64)(__q), (unsigned long)(__addr)))
  143. /* Now versions without byte-swapping. */
  144. static __inline__ u8 _raw_readb(unsigned long addr)
  145. {
  146. u8 ret;
  147. __asm__ __volatile__("ldubat[%1] %2, %0t/* pci_raw_readb */"
  148.      : "=r" (ret)
  149.      : "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E));
  150. return ret;
  151. }
  152. static __inline__ u16 _raw_readw(unsigned long addr)
  153. {
  154. u16 ret;
  155. __asm__ __volatile__("lduhat[%1] %2, %0t/* pci_raw_readw */"
  156.      : "=r" (ret)
  157.      : "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E));
  158. return ret;
  159. }
  160. static __inline__ u32 _raw_readl(unsigned long addr)
  161. {
  162. u32 ret;
  163. __asm__ __volatile__("lduwat[%1] %2, %0t/* pci_raw_readl */"
  164.      : "=r" (ret)
  165.      : "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E));
  166. return ret;
  167. }
  168. static __inline__ u64 _raw_readq(unsigned long addr)
  169. {
  170. u64 ret;
  171. __asm__ __volatile__("ldxat[%1] %2, %0t/* pci_raw_readq */"
  172.      : "=r" (ret)
  173.      : "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E));
  174. return ret;
  175. }
  176. static __inline__ void _raw_writeb(u8 b, unsigned long addr)
  177. {
  178. __asm__ __volatile__("stbat%r0, [%1] %2t/* pci_raw_writeb */"
  179.      : /* no outputs */
  180.      : "Jr" (b), "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E));
  181. }
  182. static __inline__ void _raw_writew(u16 w, unsigned long addr)
  183. {
  184. __asm__ __volatile__("sthat%r0, [%1] %2t/* pci_raw_writew */"
  185.      : /* no outputs */
  186.      : "Jr" (w), "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E));
  187. }
  188. static __inline__ void _raw_writel(u32 l, unsigned long addr)
  189. {
  190. __asm__ __volatile__("stwat%r0, [%1] %2t/* pci_raw_writel */"
  191.      : /* no outputs */
  192.      : "Jr" (l), "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E));
  193. }
  194. static __inline__ void _raw_writeq(u64 q, unsigned long addr)
  195. {
  196. __asm__ __volatile__("stxat%r0, [%1] %2t/* pci_raw_writeq */"
  197.      : /* no outputs */
  198.      : "Jr" (q), "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E));
  199. }
  200. #define __raw_readb(__addr) (_raw_readb((unsigned long)(__addr)))
  201. #define __raw_readw(__addr) (_raw_readw((unsigned long)(__addr)))
  202. #define __raw_readl(__addr) (_raw_readl((unsigned long)(__addr)))
  203. #define __raw_readq(__addr) (_raw_readq((unsigned long)(__addr)))
  204. #define __raw_writeb(__b, __addr) (_raw_writeb((u8)(__b), (unsigned long)(__addr)))
  205. #define __raw_writew(__w, __addr) (_raw_writew((u16)(__w), (unsigned long)(__addr)))
  206. #define __raw_writel(__l, __addr) (_raw_writel((u32)(__l), (unsigned long)(__addr)))
  207. #define __raw_writeq(__q, __addr) (_raw_writeq((u64)(__q), (unsigned long)(__addr)))
  208. /* Valid I/O Space regions are anywhere, because each PCI bus supported
  209.  * can live in an arbitrary area of the physical address range.
  210.  */
  211. #define IO_SPACE_LIMIT 0xffffffffffffffffUL
  212. /* Now, SBUS variants, only difference from PCI is that we do
  213.  * not use little-endian ASIs.
  214.  */
  215. static __inline__ u8 _sbus_readb(unsigned long addr)
  216. {
  217. u8 ret;
  218. __asm__ __volatile__("ldubat[%1] %2, %0t/* sbus_readb */"
  219.      : "=r" (ret)
  220.      : "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E));
  221. return ret;
  222. }
  223. static __inline__ u16 _sbus_readw(unsigned long addr)
  224. {
  225. u16 ret;
  226. __asm__ __volatile__("lduhat[%1] %2, %0t/* sbus_readw */"
  227.      : "=r" (ret)
  228.      : "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E));
  229. return ret;
  230. }
  231. static __inline__ u32 _sbus_readl(unsigned long addr)
  232. {
  233. u32 ret;
  234. __asm__ __volatile__("lduwat[%1] %2, %0t/* sbus_readl */"
  235.      : "=r" (ret)
  236.      : "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E));
  237. return ret;
  238. }
  239. static __inline__ void _sbus_writeb(u8 b, unsigned long addr)
  240. {
  241. __asm__ __volatile__("stbat%r0, [%1] %2t/* sbus_writeb */"
  242.      : /* no outputs */
  243.      : "Jr" (b), "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E));
  244. }
  245. static __inline__ void _sbus_writew(u16 w, unsigned long addr)
  246. {
  247. __asm__ __volatile__("sthat%r0, [%1] %2t/* sbus_writew */"
  248.      : /* no outputs */
  249.      : "Jr" (w), "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E));
  250. }
  251. static __inline__ void _sbus_writel(u32 l, unsigned long addr)
  252. {
  253. __asm__ __volatile__("stwat%r0, [%1] %2t/* sbus_writel */"
  254.      : /* no outputs */
  255.      : "Jr" (l), "r" (addr), "i" (ASI_PHYS_BYPASS_EC_E));
  256. }
  257. #define sbus_readb(__addr) (_sbus_readb((unsigned long)(__addr)))
  258. #define sbus_readw(__addr) (_sbus_readw((unsigned long)(__addr)))
  259. #define sbus_readl(__addr) (_sbus_readl((unsigned long)(__addr)))
  260. #define sbus_writeb(__b, __addr) (_sbus_writeb((__b), (unsigned long)(__addr)))
  261. #define sbus_writew(__w, __addr) (_sbus_writew((__w), (unsigned long)(__addr)))
  262. #define sbus_writel(__l, __addr) (_sbus_writel((__l), (unsigned long)(__addr)))
  263. static inline void *_sbus_memset_io(unsigned long dst, int c, __kernel_size_t n)
  264. {
  265. while(n--) {
  266. sbus_writeb(c, dst);
  267. dst++;
  268. }
  269. return (void *) dst;
  270. }
  271. #define sbus_memset_io(d,c,sz)
  272. _sbus_memset_io((unsigned long)d,(int)c,(__kernel_size_t)sz)
  273. static inline void *
  274. _memset_io(void *dst, int c, __kernel_size_t n)
  275. {
  276. char *d = dst;
  277. while (n--) {
  278. writeb(c, d);
  279. d++;
  280. }
  281. return dst;
  282. }
  283. #define memset_io(d,c,sz)
  284. _memset_io((void *)d,(int)c,(__kernel_size_t)sz)
  285. static inline void *
  286. _memcpy_fromio(void *dst, unsigned long src, __kernel_size_t n)
  287. {
  288. char *d = dst;
  289. while (n--) {
  290. char tmp = readb(src);
  291. *d++ = tmp;
  292. src++;
  293. }
  294. return dst;
  295. }
  296. #define memcpy_fromio(d,s,sz)
  297. _memcpy_fromio((void *)d,(unsigned long)s,(__kernel_size_t)sz)
  298. static inline void *
  299. _memcpy_toio(unsigned long dst, const void *src, __kernel_size_t n)
  300. {
  301. const char *s = src;
  302. unsigned long d = dst;
  303. while (n--) {
  304. char tmp = *s++;
  305. writeb(tmp, d);
  306. d++;
  307. }
  308. return (void *)dst;
  309. }
  310. #define memcpy_toio(d,s,sz)
  311. _memcpy_toio((unsigned long)d,(const void *)s,(__kernel_size_t)sz)
  312. static inline int check_signature(unsigned long io_addr,
  313.   const unsigned char *signature,
  314.   int length)
  315. {
  316. int retval = 0;
  317. do {
  318. if (readb(io_addr++) != *signature++)
  319. goto out;
  320. } while (--length);
  321. retval = 1;
  322. out:
  323. return retval;
  324. }
  325. #ifdef __KERNEL__
  326. /* On sparc64 we have the whole physical IO address space accessible
  327.  * using physically addressed loads and stores, so this does nothing.
  328.  */
  329. #define ioremap(__offset, __size) ((void *)(__offset))
  330. #define ioremap_nocache(X,Y) ioremap((X),(Y))
  331. #define iounmap(__addr) do { } while(0)
  332. /* Similarly for SBUS. */
  333. #define sbus_ioremap(__res, __offset, __size, __name) 
  334. ({ unsigned long __ret; 
  335. __ret  = (__res)->start + (((__res)->flags & 0x1ffUL) << 32UL); 
  336. __ret += (unsigned long) (__offset); 
  337. if (! request_region((__ret), (__size), (__name))) 
  338. __ret = 0UL; 
  339. __ret; 
  340. })
  341. #define sbus_iounmap(__addr, __size)
  342. release_region((__addr), (__size))
  343. /* Nothing to do */
  344. #define dma_cache_inv(_start,_size) do { } while (0)
  345. #define dma_cache_wback(_start,_size) do { } while (0)
  346. #define dma_cache_wback_inv(_start,_size) do { } while (0)
  347. #endif
  348. #endif /* !(__SPARC64_IO_H) */