sgihpc.h
上传用户:lgb322
上传日期:2013-02-24
资源大小:30529k
文件大小:17k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. /* $Id: sgihpc.h,v 1.2 1999/12/06 23:13:21 ralf Exp $
  2.  *
  3.  * sgihpc.h: Various HPC I/O controller defines.  The HPC is basically
  4.  *           the approximate functional equivalent of the Sun SYSIO
  5.  *           on SGI INDY machines.
  6.  *
  7.  * Copyright (C) 1996 David S. Miller (dm@engr.sgi.com)
  8.  * Copyright (C) 1998 Ralf Baechle (ralf@gnu.org)
  9.  */
  10. #ifndef _MIPS_SGIHPC_H
  11. #define _MIPS_SGIHPC_H
  12. #include <asm/page.h>
  13. extern int sgi_has_ioc2; /* to know if we have older ioc1 or ioc2. */
  14. extern int sgi_guiness;  /* GUINESS or FULLHOUSE machine. */
  15. extern int sgi_boardid;  /* Board revision. */
  16. /* An HPC dma descriptor. */
  17. struct hpc_dma_desc {
  18. unsigned int pbuf;      /* physical address of data buffer */
  19. unsigned int cntinfo;   /* counter and info bits */
  20. #define HPCDMA_EOX    0x80000000 /* last desc in chain for tx */
  21. #define HPCDMA_EOR    0x80000000 /* last desc in chain for rx */
  22. #define HPCDMA_EOXP   0x40000000 /* end of packet for tx */
  23. #define HPCDMA_EORP   0x40000000 /* end of packet for rx */
  24. #define HPCDMA_XIE    0x20000000 /* irq generated when at end of this desc */
  25. #define HPCDMA_XIU    0x01000000 /* Tx buffer in use by CPU. */
  26. #define HPCDMA_EIPC   0x00ff0000 /* SEEQ ethernet special xternal bytecount */
  27. #define HPCDMA_ETXD   0x00008000 /* set to one by HPC when packet tx'd */
  28. #define HPCDMA_OWN    0x00004000 /* Denotes ring buffer ownership on rx */
  29. #define HPCDMA_BCNT   0x00003fff /* size in bytes of this dma buffer */
  30. unsigned int pnext;     /* paddr of next hpc_dma_desc if any */
  31. };
  32. typedef volatile unsigned int hpcreg;
  33. /* HPC1 stuff. */
  34. /* HPC3 stuff. */
  35. /* The set of regs for each HPC3 pbus dma channel. */
  36. struct hpc3_pbus_dmacregs {
  37. hpcreg pbdma_bptr; /* pbus dma channel buffer ptr */
  38. hpcreg pbdma_dptr; /* pbus dma channel desc ptr */
  39. char _unused1[PAGE_SIZE - (2 * sizeof(hpcreg))]; /* padding */
  40. hpcreg pbdma_ctrl; /* pbus dma channel control reg */
  41. #define HPC3_PDMACTRL_SEL  0x00000002 /* little endian transfer */
  42. #define HPC3_PDMACTRL_RCV  0x00000004 /* direction is receive */
  43. #define HPC3_PDMACTRL_FLSH 0x00000008 /* enable flush for receive DMA */
  44. #define HPC3_PDMACTRL_ACT  0x00000010 /* start dma transfer */
  45. #define HPC3_PDMACTRL_LD   0x00000020 /* load enable for ACT */
  46. #define HPC3_PDMACTRL_RT   0x00000040 /* Use realtime GIO bus servicing */
  47. #define HPC3_PDMACTRL_HW   0x0000ff00 /* DMA High-water mark */
  48. #define HPC3_PDMACTRL_FB   0x003f0000 /* Ptr to beginning of fifo */
  49. #define HPC3_PDMACTRL_FE   0x3f000000 /* Ptr to end of fifo */
  50. char _unused2[PAGE_SIZE - (sizeof(hpcreg))]; /* padding */
  51. };
  52. /* The HPC3 scsi registers, this does not include external ones. */
  53. struct hpc3_scsiregs {
  54. hpcreg cbptr;   /* current dma buffer ptr, diagnostic use only */
  55. hpcreg ndptr;   /* next dma descriptor ptr */
  56. char _unused1[PAGE_SIZE - (2 * sizeof(hpcreg))]; /* padding */
  57. hpcreg bcd;     /* byte count info */
  58. #define HPC3_SBCD_BCNTMSK 0x00003fff /* bytes to transfer from/to memory */
  59. #define HPC3_SBCD_XIE     0x00004000 /* Send IRQ when done with cur buf */
  60. #define HPC3_SBCD_EOX     0x00008000 /* Indicates this is last buf in chain */
  61. hpcreg ctrl;    /* control register */
  62. #define HPC3_SCTRL_IRQ    0x01 /* IRQ asserted, either dma done or parity */
  63. #define HPC3_SCTRL_ENDIAN 0x02 /* DMA endian mode, 0=big 1=little */
  64. #define HPC3_SCTRL_DIR    0x04 /* DMA direction, 1=dev2mem 0=mem2dev */
  65. #define HPC3_SCTRL_FLUSH  0x08 /* Tells HPC3 to flush scsi fifos */
  66. #define HPC3_SCTRL_ACTIVE 0x10 /* SCSI DMA channel is active */
  67. #define HPC3_SCTRL_AMASK  0x20 /* DMA active inhibits PIO */
  68. #define HPC3_SCTRL_CRESET 0x40 /* Resets dma channel and external controller */
  69. #define HPC3_SCTRL_PERR   0x80 /* Bad parity on HPC3 iface to scsi controller */
  70. hpcreg gfptr;   /* current GIO fifo ptr */
  71. hpcreg dfptr;   /* current device fifo ptr */
  72. hpcreg dconfig; /* DMA configuration register */
  73. #define HPC3_SDCFG_HCLK 0x00001 /* Enable DMA half clock mode */
  74. #define HPC3_SDCFG_D1   0x00006 /* Cycles to spend in D1 state */
  75. #define HPC3_SDCFG_D2   0x00038 /* Cycles to spend in D2 state */
  76. #define HPC3_SDCFG_D3   0x001c0 /* Cycles to spend in D3 state */
  77. #define HPC3_SDCFG_HWAT 0x00e00 /* DMA high water mark */
  78. #define HPC3_SDCFG_HW   0x01000 /* Enable 16-bit halfword DMA accesses to scsi */
  79. #define HPC3_SDCFG_SWAP 0x02000 /* Byte swap all DMA accesses */
  80. #define HPC3_SDCFG_EPAR 0x04000 /* Enable parity checking for DMA */
  81. #define HPC3_SDCFG_POLL 0x08000 /* hd_dreq polarity control */
  82. #define HPC3_SDCFG_ERLY 0x30000 /* hd_dreq behavior control bits */
  83. hpcreg pconfig; /* PIO configuration register */
  84. #define HPC3_SPCFG_P3   0x0003 /* Cycles to spend in P3 state */
  85. #define HPC3_SPCFG_P2W  0x001c /* Cycles to spend in P2 state for writes */
  86. #define HPC3_SPCFG_P2R  0x01e0 /* Cycles to spend in P2 state for reads */
  87. #define HPC3_SPCFG_P1   0x0e00 /* Cycles to spend in P1 state */
  88. #define HPC3_SPCFG_HW   0x1000 /* Enable 16-bit halfword PIO accesses to scsi */
  89. #define HPC3_SPCFG_SWAP 0x2000 /* Byte swap all PIO accesses */
  90. #define HPC3_SPCFG_EPAR 0x4000 /* Enable parity checking for PIO */
  91. #define HPC3_SPCFG_FUJI 0x8000 /* Fujitsu scsi controller mode for faster dma/pio */
  92. char _unused2[PAGE_SIZE - (6 * sizeof(hpcreg))]; /* padding */
  93. };
  94. /* SEEQ ethernet HPC3 registers, only one seeq per HPC3. */
  95. struct hpc3_ethregs {
  96. /* Receiver registers. */
  97. hpcreg rx_cbptr;   /* current dma buffer ptr, diagnostic use only */
  98. hpcreg rx_ndptr;   /* next dma descriptor ptr */
  99. char _unused1[PAGE_SIZE - (2 * sizeof(hpcreg))]; /* padding */
  100. hpcreg rx_bcd;     /* byte count info */
  101. #define HPC3_ERXBCD_BCNTMSK 0x00003fff /* bytes to be sent to memory */
  102. #define HPC3_ERXBCD_XIE     0x20000000 /* HPC3 interrupts cpu at end of this buf */
  103. #define HPC3_ERXBCD_EOX     0x80000000 /* flags this as end of descriptor chain */
  104. hpcreg rx_ctrl;    /* control register */
  105. #define HPC3_ERXCTRL_STAT50 0x0000003f /* Receive status reg bits of Seeq8003 */
  106. #define HPC3_ERXCTRL_STAT6  0x00000040 /* Rdonly irq status */
  107. #define HPC3_ERXCTRL_STAT7  0x00000080 /* Rdonlt old/new status bit from Seeq */
  108. #define HPC3_ERXCTRL_ENDIAN 0x00000100 /* Endian for dma channel, little=1 big=0 */
  109. #define HPC3_ERXCTRL_ACTIVE 0x00000200 /* Tells if DMA transfer is in progress */
  110. #define HPC3_ERXCTRL_AMASK  0x00000400 /* Tells if ACTIVE inhibits PIO's to hpc3 */
  111. #define HPC3_ERXCTRL_RBO    0x00000800 /* Receive buffer overflow if set to 1 */
  112. hpcreg rx_gfptr;   /* current GIO fifo ptr */
  113. hpcreg rx_dfptr;   /* current device fifo ptr */
  114. hpcreg _unused2;   /* padding */
  115. hpcreg rx_reset;   /* reset register */
  116. #define HPC3_ERXRST_CRESET 0x1 /* Reset dma channel and external controller */
  117. #define HPC3_ERXRST_CLRIRQ 0x2 /* Clear channel interrupt */
  118. #define HPC3_ERXRST_LBACK  0x4 /* Enable diagnostic loopback mode of Seeq8003 */
  119. hpcreg rx_dconfig; /* DMA configuration register */
  120. #define HPC3_ERXDCFG_D1    0x0000f /* Cycles to spend in D1 state for PIO */
  121. #define HPC3_ERXDCFG_D2    0x000f0 /* Cycles to spend in D2 state for PIO */
  122. #define HPC3_ERXDCFG_D3    0x00f00 /* Cycles to spend in D3 state for PIO */
  123. #define HPC3_ERXDCFG_WCTRL 0x01000 /* Enable writes of desc into ex ctrl port */
  124. #define HPC3_ERXDCFG_FRXDC 0x02000 /* Clear eop stat bits upon rxdc, hw seeq fix */
  125. #define HPC3_ERXDCFG_FEOP  0x04000 /* Bad packet marker timeout enable */
  126. #define HPC3_ERXDCFG_FIRQ  0x08000 /* Another bad packet timeout enable */
  127. #define HPC3_ERXDCFG_PTO   0x30000 /* Programmed timeout value for above two */
  128. hpcreg rx_pconfig; /* PIO configuration register */
  129. #define HPC3_ERXPCFG_P1    0x000f /* Cycles to spend in P1 state for PIO */
  130. #define HPC3_ERXPCFG_P2    0x00f0 /* Cycles to spend in P2 state for PIO */
  131. #define HPC3_ERXPCFG_P3    0x0f00 /* Cycles to spend in P3 state for PIO */
  132. #define HPC3_ERXPCFG_TST   0x1000 /* Diagnistic ram test feature bit */
  133. char _unused3[PAGE_SIZE - (8 * sizeof(hpcreg))]; /* padding */
  134. /* Transmitter registers. */
  135. hpcreg tx_cbptr;   /* current dma buffer ptr, diagnostic use only */
  136. hpcreg tx_ndptr;   /* next dma descriptor ptr */
  137. char _unused4[PAGE_SIZE - (2 * sizeof(hpcreg))]; /* padding */
  138. hpcreg tx_bcd;     /* byte count info */
  139. #define HPC3_ETXBCD_BCNTMSK 0x00003fff /* bytes to be read from memory */
  140. #define HPC3_ETXBCD_ESAMP   0x10000000 /* if set, too late to add descriptor */
  141. #define HPC3_ETXBCD_XIE     0x20000000 /* Interrupt cpu at end of cur desc */
  142. #define HPC3_ETXBCD_EOP     0x40000000 /* Last byte of cur buf is end of packet */
  143. #define HPC3_ETXBCD_EOX     0x80000000 /* This buf is the end of desc chain */
  144. hpcreg tx_ctrl;    /* control register */
  145. #define HPC3_ETXCTRL_STAT30 0x0000000f /* Rdonly copy of seeq tx stat reg */
  146. #define HPC3_ETXCTRL_STAT4  0x00000010 /* Indicate late collision occurred */
  147. #define HPC3_ETXCTRL_STAT75 0x000000e0 /* Rdonly irq status from seeq */
  148. #define HPC3_ETXCTRL_ENDIAN 0x00000100 /* Dma channel endian mode, 1=little 0=big */
  149. #define HPC3_ETXCTRL_ACTIVE 0x00000200 /* DMA tx channel is active */
  150. #define HPC3_ETXCTRL_AMASK  0x00000400 /* Indicates ACTIVE inhibits PIO's */
  151. hpcreg tx_gfptr;   /* current GIO fifo ptr */
  152. hpcreg tx_dfptr;   /* current device fifo ptr */
  153. char _unused5[PAGE_SIZE - (4 * sizeof(hpcreg))]; /* padding */
  154. };
  155. struct hpc3_regs {
  156. /* First regs for the PBUS 8 dma channels. */
  157. struct hpc3_pbus_dmacregs pbdma[8];
  158. /* Now the HPC scsi registers, we get two scsi reg sets. */
  159. struct hpc3_scsiregs scsi_chan0, scsi_chan1;
  160. /* The SEEQ hpc3 ethernet dma/control registers. */
  161. struct hpc3_ethregs ethregs;
  162. /* Here are where the hpc3 fifo's can be directly accessed
  163.  * via PIO accesses.  Under normal operation we never stick
  164.  * our grubby paws in here so it's just padding.
  165.  */
  166. char _unused1[PAGE_SIZE * 24];
  167. /* HPC3 irq status regs.  Due to a peculiar bug you need to
  168.  * look at two different register addresses to get at all of
  169.  * the status bits.  The first reg can only reliably report
  170.  * bits 4:0 of the status, and the second reg can only
  171.  * reliably report bits 9:5 of the hpc3 irq status.  I told
  172.  * you it was a peculiar bug. ;-)
  173.  */
  174. hpcreg istat0;      /* Irq status, only bits <4:0> reliable. */
  175. #define HPC3_ISTAT_PBIMASK  0x0ff  /* irq bits for pbus devs 0 --> 7 */
  176. #define HPC3_ISTAT_SC0MASK  0x100  /* irq bit for scsi channel 0 */
  177. #define HPC3_ISTAT_SC1MASK  0x200  /* irq bit for scsi channel 1 */
  178. hpcreg gio64_misc;  /* GIO64 misc control bits. */
  179. #define HPC3_GIOMISC_ERTIME   0x1    /* Enable external timer real time. */
  180. #define HPC3_GIOMISC_DENDIAN  0x2    /* dma descriptor endian, 1=lit 0=big */
  181. hpcreg eeprom_data; /* EEPROM data reg. */
  182. #define HPC3_EEPROM_EPROT     0x01   /* Protect register enable */
  183. #define HPC3_EEPROM_CSEL      0x02   /* Chip select */
  184. #define HPC3_EEPROM_ECLK      0x04   /* EEPROM clock */
  185. #define HPC3_EEPROM_DATO      0x08   /* Data out */
  186. #define HPC3_EEPROM_DATI      0x10   /* Data in */
  187. hpcreg istat1;      /* Irq status, only bits <9:5> reliable. */
  188. hpcreg gio64_estat; /* GIO64 error interrupt status reg. */
  189. #define HPC3_GIOESTAT_BLMASK  0x000ff  /* Bus lane where bad parity occurred */
  190. #define HPC3_GIOESTAT_CTYPE   0x00100  /* Bus cycle type, 0=PIO 1=DMA */
  191. #define HPC3_GIOESTAT_PIDMSK  0x3f700  /* DMA channel parity identifier */
  192. /* Now direct PIO per-HPC3 peripheral access to external regs. */
  193. char _unused2[0x13fec]; /* Trust me... */
  194. hpcreg scsi0_ext[256];  /* SCSI channel 0 external regs */
  195. char _unused3[0x07c00]; /* Trust me... */
  196. hpcreg scsi1_ext[256];  /* SCSI channel 1 external regs */
  197. char _unused4[0x07c00]; /* It'll only hurt a little... */
  198. /* Did DaveM forget the ethernet external regs?
  199.  * Anyhow, they're not here and we need some padding instead.
  200.  */
  201. char _unused5[0x04000]; /* It'll hurt a lot if you leave this out */
  202. /* Per-peripheral device external registers and dma/pio control. */
  203. hpcreg pbus_extregs[16][256]; /* 2nd indice indexes controller */
  204. hpcreg pbus_dmacfgs[8][128]; /* 2nd indice indexes controller */
  205. #define HPC3_PIODCFG_D3R    0x00000001 /* Cycles to spend in D3 for reads */
  206. #define HPC3_PIODCFG_D4R    0x0000001e /* Cycles to spend in D4 for reads */
  207. #define HPC3_PIODCFG_D5R    0x000001e0 /* Cycles to spend in D5 for reads */
  208. #define HPC3_PIODCFG_D3W    0x00000200 /* Cycles to spend in D3 for writes */
  209. #define HPC3_PIODCFG_D4W    0x00003c00 /* Cycles to spend in D4 for writes */
  210. #define HPC3_PIODCFG_D5W    0x0003c000 /* Cycles to spend in D5 for writes */
  211. #define HPC3_PIODCFG_HWORD  0x00040000 /* Enable 16-bit dma access mode */
  212. #define HPC3_PIODCFG_EHI    0x00080000 /* Places halfwords on high 16 bits of bus */
  213. #define HPC3_PIODCFG_RTIME  0x00200000 /* Make this device real time on GIO bus */
  214. #define HPC3_PIODCFG_BURST  0x07c00000 /* 5 bit burst count for DMA device */
  215. #define HPC3_PIODCFG_DRQLV  0x08000000 /* Use live pbus_dreq unsynchronized signal */
  216. hpcreg pbus_piocfgs[64][10]; /* 2nd indice indexes controller */
  217. #define HPC3_PIOPCFG_RP2    0x00001  /* Cycles to spend in P2 state for reads */
  218. #define HPC3_PIOPCFG_RP3    0x0001e  /* Cycles to spend in P3 state for reads */
  219. #define HPC3_PIOPCFG_RP4    0x001e0  /* Cycles to spend in P4 state for reads */
  220. #define HPC3_PIOPCFG_WP2    0x00200  /* Cycles to spend in P2 state for writes */
  221. #define HPC3_PIOPCFG_WP3    0x03c00  /* Cycles to spend in P3 state for writes */
  222. #define HPC3_PIOPCFG_WP4    0x3c000  /* Cycles to spend in P4 state for writes */
  223. #define HPC3_PIOPCFG_HW     0x40000  /* Enable 16-bit PIO accesses */
  224. #define HPC3_PIOPCFG_EHI    0x80000  /* Place even address bits in bits <15:8> */
  225. /* PBUS PROM control regs. */
  226. hpcreg pbus_promwe;     /* PROM write enable register */
  227. #define HPC3_PROM_WENAB     0x1 /* Enable writes to the PROM */
  228. char _unused6[0x800 - sizeof(hpcreg)];
  229. hpcreg pbus_promswap;   /* Chip select swap reg */
  230. #define HPC3_PROM_SWAP      0x1 /* invert GIO addr bit to select prom0 or prom1 */
  231. char _unused7[0x800 - sizeof(hpcreg)];
  232. hpcreg pbus_gout;       /* PROM general purpose output reg */
  233. #define HPC3_PROM_STAT      0x1 /* General purpose status bit in gout */
  234. char _unused8[0x1000 - sizeof(hpcreg)];
  235. hpcreg pbus_promram[16384]; /* 64k of PROM battery backed ram */
  236. };
  237. /* It is possible to have two HPC3's within the address space on
  238.  * one machine, though only having one is more likely on an INDY.
  239.  * Controller 0 lives at physical address 0x1fb80000 and the controller
  240.  * 1 if present lives at address 0x1fb00000.
  241.  */
  242. extern struct hpc3_regs *hpc3c0, *hpc3c1;
  243. #define HPC3_CHIP0_PBASE   0x1fb80000 /* physical */
  244. #define HPC3_CHIP1_PBASE   0x1fb00000 /* physical */
  245. /* Control and misc status information, these live in pbus channel 6. */
  246. struct hpc3_miscregs {
  247. hpcreg pdata, pctrl, pstat, pdmactrl, pistat, pimask;
  248. hpcreg ptimer1, ptimer2, ptimer3, ptimer4;
  249. hpcreg _unused1[2];
  250. hpcreg ser1cmd, ser1data;
  251. hpcreg ser0cmd, ser0data;
  252. hpcreg kbdmouse0, kbdmouse1;
  253. hpcreg gcsel, genctrl, panel;
  254. hpcreg _unused2;
  255. hpcreg sysid;
  256. hpcreg _unused3;
  257. hpcreg read, _unused4;
  258. hpcreg dselect;
  259. #define HPC3_DSELECT_SCLK10MHZ   0x00 /* use 10MHZ serial clock */
  260. #define HPC3_DSELECT_ISDNB       0x01 /* enable isdn B */
  261. #define HPC3_DSELECT_ISDNA       0x02 /* enable isdn A */
  262. #define HPC3_DSELECT_LPR         0x04 /* use parallel DMA */
  263. #define HPC3_DSELECT_SCLK667MHZ  0x10 /* use 6.67MHZ serial clock */
  264. #define HPC3_DSELECT_SCLKEXT     0x20 /* use external serial clock */
  265. hpcreg _unused5;
  266. hpcreg write1;
  267. #define HPC3_WRITE1_PRESET    0x01  /* 0=LPR_RESET, 1=NORMAL */
  268. #define HPC3_WRITE1_KMRESET   0x02  /* 0=KBDMOUSE_RESET, 1=NORMAL */
  269. #define HPC3_WRITE1_ERESET    0x04  /* 0=EISA_RESET, 1=NORMAL */
  270. #define HPC3_WRITE1_GRESET    0x08  /* 0=MAGIC_GIO_RESET, 1=NORMAL */
  271. #define HPC3_WRITE1_LC0OFF    0x10  /* turn led off (guiness=red, else green) */
  272. #define HPC3_WRITE1_LC1OFF    0x20  /* turn led off (guiness=green, else amber) */
  273. hpcreg _unused6;
  274. hpcreg write2;
  275. #define HPC3_WRITE2_NTHRESH  0x01 /* use 4.5db threshhold */
  276. #define HPC3_WRITE2_TPSPEED  0x02 /* use 100ohm TP speed */
  277. #define HPC3_WRITE2_EPSEL    0x04 /* force cable mode: 1=AUI 0=TP */
  278. #define HPC3_WRITE2_EASEL    0x08 /* 1=autoselect 0=manual cable selection */
  279. #define HPC3_WRITE2_U1AMODE  0x10 /* 1=PC 0=MAC UART mode */
  280. #define HPC3_WRITE2_U0AMODE  0x20 /* 1=PC 0=MAC UART mode */
  281. #define HPC3_WRITE2_MLO      0x40 /* 1=4.75V 0=+5V */
  282. #define HPC3_WRITE2_MHI      0x80 /* 1=5.25V 0=+5V */
  283. };
  284. extern struct hpc3_miscregs *hpc3mregs;
  285. #define HPC3_MREGS_PBASE   0x1fbd9800 /* physical */
  286. /* We need software copies of these because they are write only. */
  287. extern unsigned int sgi_hpc_write1, sgi_hpc_write2;
  288. struct hpc_keyb {
  289. #ifdef __MIPSEB__
  290. unsigned char _unused0[3];
  291. volatile unsigned char data;
  292. unsigned char _unused1[3];
  293. volatile unsigned char command;
  294. #else
  295. volatile unsigned char data;
  296. unsigned char _unused0[3];
  297. volatile unsigned char command;
  298. unsigned char _unused1[3];
  299. #endif
  300. };
  301. /* Indy RTC  */
  302. /* The layout of registers for the INDY Dallas 1286 clock chipset. */
  303. struct indy_clock {
  304. volatile unsigned int hsec;
  305. volatile unsigned int sec;
  306. volatile unsigned int min;
  307. volatile unsigned int malarm;
  308. volatile unsigned int hr;
  309. volatile unsigned int halarm;
  310. volatile unsigned int day;
  311. volatile unsigned int dalarm;
  312. volatile unsigned int date;
  313. volatile unsigned int month;
  314. volatile unsigned int year;
  315. volatile unsigned int cmd;
  316. volatile unsigned int whsec;
  317. volatile unsigned int wsec;
  318. volatile unsigned int _unused0[50];
  319. };
  320. #define INDY_CLOCK_REGS (KSEG1ADDR(0x1fbe0000))
  321. extern void sgihpc_init(void);
  322. #endif /* !(_MIPS_SGIHPC_H) */