heathrow.h
上传用户:lgb322
上传日期:2013-02-24
资源大小:30529k
文件大小:3k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. /*
  2.  * BK Id: SCCS/s.heathrow.h 1.10 12/01/01 20:09:11 benh
  3.  */
  4. /*
  5.  * heathrow.h: definitions for using the "Heathrow" I/O controller chip.
  6.  *
  7.  * Grabbed from Open Firmware definitions on a PowerBook G3 Series
  8.  *
  9.  * Copyright (C) 1997 Paul Mackerras.
  10.  */
  11. /* Front light color on Yikes/B&W G3. 32 bits */
  12. #define HEATHROW_FRONT_LIGHT 0x32 /* (set to 0 or 0xffffffff) */
  13. /* Brightness/contrast (gossamer iMac ?). 8 bits */
  14. #define HEATHROW_BRIGHTNESS_CNTL 0x32
  15. #define HEATHROW_CONTRAST_CNTL 0x33
  16. /* offset from ohare base for feature control register */
  17. #define HEATHROW_MBCR 0x34 /* Media bay control */
  18. #define HEATHROW_FCR 0x38 /* Feature control */
  19. #define HEATHROW_AUX_CNTL_REG 0x3c /* Aux control */
  20. /*
  21.  * Bits in feature control register.
  22.  * Bits postfixed with a _N are in inverse logic
  23.  */
  24. #define HRW_RESET_SCC 0x00000001 /* actually controls transceiver... */
  25. #define HRW_BAY_POWER_N 0x00000002
  26. #define HRW_BAY_PCI_ENABLE 0x00000004
  27. #define HRW_BAY_IDE_ENABLE 0x00000008
  28. #define HRW_BAY_FLOPPY_ENABLE 0x00000010
  29. #define HRW_IDE0_ENABLE 0x00000020
  30. #define HRW_IDE0_RESET_N 0x00000040
  31. #define HRW_BAY_DEV_MASK 0x0000001c
  32. #define HRW_BAY_RESET_N 0x00000080
  33. #define HRW_IOBUS_ENABLE 0x00000100 /* Internal IDE ? */
  34. #define HRW_SCC_ENABLE 0x00000200
  35. #define HRW_MESH_ENABLE 0x00000400
  36. #define HRW_SWIM_ENABLE 0x00000800
  37. #define HRW_SOUND_POWER_N 0x00001000
  38. #define HRW_SOUND_CLK_ENABLE 0x00002000
  39. #define HRW_SCCA_IO 0x00004000
  40. #define HRW_SCCB_IO 0x00008000
  41. #define HRW_PORT_OR_DESK_VIA_N 0x00010000 /* This one is 0 on PowerBook */
  42. #define HRW_PWM_MON_ID_N 0x00020000 /* ??? (0) */
  43. #define HRW_HOOK_MB_CNT_N 0x00040000 /* ??? (0) */
  44. #define HRW_SWIM_CLONE_FLOPPY 0x00080000 /* ??? (0) */
  45. #define HRW_AUD_RUN22 0x00100000 /* ??? (1) */
  46. #define HRW_SCSI_LINK_MODE 0x00200000 /* Read ??? (1) */
  47. #define HRW_ARB_BYPASS 0x00400000 /* Disable internal PCI arbitrer */
  48. #define HRW_IDE1_RESET_N 0x00800000 /* Media bay */
  49. #define HRW_SLOW_SCC_PCLK 0x01000000 /* ??? (0) */
  50. #define HRW_MODEM_POWER_N 0x02000000 /* Used by internal modem on wallstreet */
  51. #define HRW_MFDC_CELL_ENABLE 0x04000000 /* ??? (0) */
  52. #define HRW_USE_MFDC 0x08000000 /* ??? (0) */
  53. #define HRW_BMAC_IO_ENABLE 0x60000000 /* two bits, not documented in OF */
  54. #define HRW_BMAC_RESET 0x80000000 /* not documented in OF */
  55. /* We OR those features at boot on desktop G3s */
  56. #define HRW_DEFAULTS (HRW_SCCA_IO | HRW_SCCB_IO | HRW_SCC_ENABLE)
  57. /* Those seem to be different on paddington */
  58. #define PADD_MODEM_POWER_N 0x00000001 /* modem power on paddington */
  59. #define PADD_RESET_SCC 0x02000000 /* check this please */
  60. /* Looks like Heathrow has some sort of GPIOs as well... */
  61. #define HRW_GPIO_MODEM_RESET 0x6d