hitachi_se.h
上传用户:lgb322
上传日期:2013-02-24
资源大小:30529k
文件大小:2k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. #ifndef __ASM_SH_HITACHI_SE_H
  2. #define __ASM_SH_HITACHI_SE_H
  3. /*
  4.  * linux/include/asm-sh/hitachi_se.h
  5.  *
  6.  * Copyright (C) 2000  Kazumoto Kojima
  7.  *
  8.  * Hitachi SolutionEngine support
  9.  */
  10. /* Box specific addresses.  */
  11. #define PA_ROM 0x00000000 /* EPROM */
  12. #define PA_ROM_SIZE 0x00400000 /* EPROM size 4M byte */
  13. #define PA_FROM 0x01000000 /* EPROM */
  14. #define PA_FROM_SIZE 0x00400000 /* EPROM size 4M byte */
  15. #define PA_EXT1 0x04000000
  16. #define PA_EXT1_SIZE 0x04000000
  17. #define PA_EXT2 0x08000000
  18. #define PA_EXT2_SIZE 0x04000000
  19. #define PA_SDRAM 0x0c000000
  20. #define PA_SDRAM_SIZE 0x04000000
  21. #define PA_EXT4 0x12000000
  22. #define PA_EXT4_SIZE 0x02000000
  23. #define PA_EXT5 0x14000000
  24. #define PA_EXT5_SIZE 0x04000000
  25. #define PA_PCIC 0x18000000 /* MR-SHPC-01 PCMCIA */
  26. #define PA_83902 0xb0000000 /* DP83902A */
  27. #define PA_83902_IF 0xb0040000 /* DP83902A remote io port */
  28. #define PA_83902_RST 0xb0080000 /* DP83902A reset port */
  29. #define PA_SUPERIO 0xb0400000 /* SMC37C935A super io chip */
  30. #define PA_DIPSW0 0xb0800000 /* Dip switch 5,6 */
  31. #define PA_DIPSW1 0xb0800002 /* Dip switch 7,8 */
  32. #define PA_LED 0xb0c00000 /* LED */
  33. #define PA_BCR 0xb1400000 /* FPGA */
  34. #define PA_MRSHPC 0xb83fffe0 /* MR-SHPC-01 PCMCIA controller */
  35. #define PA_MRSHPC_MW1 0xb8400000 /* MR-SHPC-01 memory window base */
  36. #define PA_MRSHPC_MW2 0xb8500000 /* MR-SHPC-01 attribute window base */
  37. #define PA_MRSHPC_IO 0xb8600000 /* MR-SHPC-01 I/O window base */
  38. #define MRSHPC_OPTION   (PA_MRSHPC + 6)
  39. #define MRSHPC_CSR      (PA_MRSHPC + 8)
  40. #define MRSHPC_ISR      (PA_MRSHPC + 10)
  41. #define MRSHPC_ICR      (PA_MRSHPC + 12)
  42. #define MRSHPC_CPWCR    (PA_MRSHPC + 14)
  43. #define MRSHPC_MW0CR1   (PA_MRSHPC + 16)
  44. #define MRSHPC_MW1CR1   (PA_MRSHPC + 18)
  45. #define MRSHPC_IOWCR1   (PA_MRSHPC + 20)
  46. #define MRSHPC_MW0CR2   (PA_MRSHPC + 22)
  47. #define MRSHPC_MW1CR2   (PA_MRSHPC + 24)
  48. #define MRSHPC_IOWCR2   (PA_MRSHPC + 26)
  49. #define MRSHPC_CDCR     (PA_MRSHPC + 28)
  50. #define MRSHPC_PCIC_INFO (PA_MRSHPC + 30)
  51. #define BCR_ILCRA (PA_BCR + 0)
  52. #define BCR_ILCRB (PA_BCR + 2)
  53. #define BCR_ILCRC (PA_BCR + 4)
  54. #define BCR_ILCRD (PA_BCR + 6)
  55. #define BCR_ILCRE (PA_BCR + 8)
  56. #define BCR_ILCRF (PA_BCR + 10)
  57. #define BCR_ILCRG (PA_BCR + 12)
  58. #define IRQ_STNIC 10
  59. #endif  /* __ASM_SH_HITACHI_SE_H */