pci-7751se.c
上传用户:lgb322
上传日期:2013-02-24
资源大小:30529k
文件大小:5k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. /*
  2.  * linux/arch/sh/kernel/pci-7751se.c
  3.  *
  4.  * Author:  Ian DaSilva (idasilva@mvista.com)
  5.  *
  6.  * Highly leveraged from pci-bigsur.c, written by Dustin McIntire.
  7.  *
  8.  * May be copied or modified under the terms of the GNU General Public
  9.  * License.  See linux/COPYING for more information.
  10.  *
  11.  * PCI initialization for the Hitachi SH7751 Solution Engine board (MS7751SE01)
  12.  */
  13. #include <linux/config.h>
  14. #include <linux/kernel.h>
  15. #include <linux/types.h>
  16. #include <linux/init.h>
  17. #include <linux/delay.h>
  18. #include <linux/pci.h>
  19. #include <asm/io.h>
  20. #include <asm/pci-sh7751.h>
  21. #define PCIMCR_MRSET_OFF 0xBFFFFFFF
  22. #define PCIMCR_RFSH_OFF 0xFFFFFFFB
  23. /*
  24.  * Only long word accesses of the PCIC's internal local registers and the
  25.  * configuration registers from the CPU is supported.
  26.  */
  27. #define PCIC_WRITE(x,v) writel((v), PCI_REG(x))
  28. #define PCIC_READ(x) readl(PCI_REG(x))
  29. /*
  30.  * Description:  This function sets up and initializes the pcic, sets
  31.  * up the BARS, maps the DRAM into the address space etc, etc.
  32.  */
  33. int __init pcibios_init_platform(void)
  34. {
  35.    unsigned long bcr1, wcr1, wcr2, wcr3, mcr;
  36.    unsigned short bcr2;
  37.    /*
  38.     * Initialize the slave bus controller on the pcic.  The values used
  39.     * here should not be hardcoded, but they should be taken from the bsc
  40.     * on the processor, to make this function as generic as possible.
  41.     * (i.e. Another sbc may usr different SDRAM timing settings -- in order
  42.     * for the pcic to work, its settings need to be exactly the same.)
  43.     */
  44.    bcr1 = (*(volatile unsigned long*)(SH7751_BCR1));
  45.    bcr2 = (*(volatile unsigned short*)(SH7751_BCR2));
  46.    wcr1 = (*(volatile unsigned long*)(SH7751_WCR1));
  47.    wcr2 = (*(volatile unsigned long*)(SH7751_WCR2));
  48.    wcr3 = (*(volatile unsigned long*)(SH7751_WCR3));
  49.    mcr = (*(volatile unsigned long*)(SH7751_MCR));
  50.    bcr1 = bcr1 | 0x00080000;  /* Enable Bit 19, BREQEN */
  51.    (*(volatile unsigned long*)(SH7751_BCR1)) = bcr1;   
  52.    bcr1 = bcr1 | 0x40080000;  /* Enable Bit 19 BREQEN, set PCIC to slave */
  53.    PCIC_WRITE(SH7751_PCIBCR1, bcr1);  /* PCIC BCR1 */
  54.    PCIC_WRITE(SH7751_PCIBCR2, bcr2);     /* PCIC BCR2 */
  55.    PCIC_WRITE(SH7751_PCIWCR1, wcr1);     /* PCIC WCR1 */
  56.    PCIC_WRITE(SH7751_PCIWCR2, wcr2);     /* PCIC WCR2 */
  57.    PCIC_WRITE(SH7751_PCIWCR3, wcr3);     /* PCIC WCR3 */
  58.    mcr = (mcr & PCIMCR_MRSET_OFF) & PCIMCR_RFSH_OFF;
  59.    PCIC_WRITE(SH7751_PCIMCR, mcr);      /* PCIC MCR */
  60.    /* Enable all interrupts, so we know what to fix */
  61.    PCIC_WRITE(SH7751_PCIINTM, 0x0000c3ff);
  62.    PCIC_WRITE(SH7751_PCIAINTM, 0x0000380f);
  63.    /* Set up standard PCI config registers */
  64.    PCIC_WRITE(SH7751_PCICONF1,  0xF39000C7); /* Bus Master, Mem & I/O access */
  65.    PCIC_WRITE(SH7751_PCICONF2,  0x00000000); /* PCI Class code & Revision ID */
  66.    PCIC_WRITE(SH7751_PCICONF4,  0xab000001); /* PCI I/O address (local regs) */
  67.    PCIC_WRITE(SH7751_PCICONF5,  0x0c000000); /* PCI MEM address (local RAM)  */
  68.    PCIC_WRITE(SH7751_PCICONF6,  0xd0000000); /* PCI MEM address (unused)     */
  69.    PCIC_WRITE(SH7751_PCICONF11, 0x35051054); /* PCI Subsystem ID & Vendor ID */
  70.    PCIC_WRITE(SH7751_PCILSR0, 0x03f00000);   /* MEM (full 64M exposed)       */
  71.    PCIC_WRITE(SH7751_PCILSR1, 0x00000000);   /* MEM (unused)                 */
  72.    PCIC_WRITE(SH7751_PCILAR0, 0x0c000000);   /* MEM (direct map from PCI)    */
  73.    PCIC_WRITE(SH7751_PCILAR1, 0x00000000);   /* MEM (unused)                 */
  74.    /* Now turn it on... */
  75.    PCIC_WRITE(SH7751_PCICR, 0xa5000001);
  76.    /*
  77.     * Set PCIMBR and PCIIOBR here, assuming a single window
  78.     * (16M MEM, 256K IO) is enough.  If a larger space is
  79.     * needed, the readx/writex and inx/outx functions will
  80.     * have to do more (e.g. setting registers for each call).
  81.     */
  82.    /*
  83.     * Set the MBR so PCI address is one-to-one with window,
  84.     * meaning all calls go straight through... use ifdef to
  85.     * catch erroneous assumption.
  86.     */
  87. #if PCIBIOS_MIN_MEM != SH7751_PCI_MEMORY_BASE
  88. #error One-to-one assumption for PCI memory mapping is wrong!?!?!?
  89. #endif   
  90.    PCIC_WRITE(SH7751_PCIMBR, PCIBIOS_MIN_MEM);
  91.    /* Set IOBR for window containing area specified in pci.h */
  92.    PCIC_WRITE(SH7751_PCIIOBR, (PCIBIOS_MIN_IO & SH7751_PCIIOBR_MASK));
  93.    /* All done, may as well say so... */
  94.    printk("SH7751 PCI: Finished initialization of the PCI controllern");
  95.    return 1;
  96. }
  97. int __init pcibios_map_platform_irq(u8 slot, u8 pin)
  98. {
  99.         switch (slot) {
  100.         case 0: return 13;
  101.         case 1: return 13;  /* AMD Ethernet controller */
  102.         case 2: return -1;
  103.         case 3: return -1;
  104.         case 4: return -1;
  105.         default:
  106.                 printk("PCI: Bad IRQ mapping request for slot %dn", slot);
  107.                 return -1;
  108.         }
  109. }