midway.h
上传用户:lgb322
上传日期:2013-02-24
资源大小:30529k
文件大小:8k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. /* drivers/atm/midway.h - Efficient Networks Midway (SAR) description */
  2.  
  3. /* Written 1995-1999 by Werner Almesberger, EPFL LRC/ICA */
  4.  
  5. #ifndef DRIVERS_ATM_MIDWAY_H
  6. #define DRIVERS_ATM_MIDWAY_H
  7. #define NR_VCI 1024 /* number of VCIs */
  8. #define NR_VCI_LD 10 /* log2(NR_VCI) */
  9. #define NR_DMA_RX 512 /* RX DMA queue entries */
  10. #define NR_DMA_TX 512 /* TX DMA queue entries */
  11. #define NR_SERVICE NR_VCI /* service list size */
  12. #define NR_CHAN 8 /* number of TX channels */
  13. #define TS_CLOCK 25000000 /* traffic shaper clock (cell/sec) */
  14. #define MAP_MAX_SIZE 0x00400000 /* memory window for max config */
  15. #define EPROM_SIZE 0x00010000
  16. #define MEM_VALID 0xffc00000 /* mask base address with this */
  17. #define PHY_BASE 0x00020000 /* offset of PHY register are */
  18. #define REG_BASE 0x00040000 /* offset of Midway register area */
  19. #define RAM_BASE 0x00200000 /* offset of RAM area */
  20. #define RAM_INCREMENT 0x00020000 /* probe for RAM every 128kB */
  21. #define MID_VCI_BASE RAM_BASE
  22. #define MID_DMA_RX_BASE (MID_VCI_BASE+NR_VCI*16)
  23. #define MID_DMA_TX_BASE (MID_DMA_RX_BASE+NR_DMA_RX*8)
  24. #define MID_SERVICE_BASE (MID_DMA_TX_BASE+NR_DMA_TX*8)
  25. #define MID_FREE_BASE (MID_SERVICE_BASE+NR_SERVICE*4)
  26. #define MAC_LEN 6 /* atm.h */
  27. #define MID_MIN_BUF_SIZE (1024) /*   1 kB is minimum */
  28. #define MID_MAX_BUF_SIZE (128*1024) /* 128 kB is maximum */
  29. #define RX_DESCR_SIZE 1 /* RX PDU descr is 1 longword */
  30. #define TX_DESCR_SIZE 2 /* TX PDU descr is 2 longwords */
  31. #define AAL5_TRAILER (ATM_AAL5_TRAILER/4) /* AAL5 trailer is 2 longwords */
  32. #define TX_GAP 8 /* TX buffer gap (words) */
  33. /*
  34.  * Midway Reset/ID
  35.  *
  36.  * All values read-only. Writing to this register resets Midway chip.
  37.  */
  38. #define MID_RES_ID_MCON 0x00 /* Midway Reset/ID */
  39. #define MID_ID 0xf0000000 /* Midway version */
  40. #define MID_SHIFT 24
  41. #define MID_MOTHER_ID 0x00000700 /* mother board id */
  42. #define MID_MOTHER_SHIFT 8
  43. #define MID_CON_TI 0x00000080 /* 0: normal ctrl; 1: SABRE */
  44. #define MID_CON_SUNI 0x00000040 /* 0: UTOPIA; 1: SUNI */
  45. #define MID_CON_V6 0x00000020 /* 0: non-pipel UTOPIA (required iff
  46.    !CON_SUNI; 1: UTOPIA */
  47. #define DAUGTHER_ID 0x0000001f /* daugther board id */
  48. /*
  49.  * Interrupt Status Acknowledge, Interrupt Status & Interrupt Enable
  50.  */
  51. #define MID_ISA 0x01 /* Interrupt Status Acknowledge */
  52. #define MID_IS 0x02 /* Interrupt Status */
  53. #define MID_IE 0x03 /* Interrupt Enable */
  54. #define MID_TX_COMPLETE_7 0x00010000 /* channel N completed a PDU */
  55. #define MID_TX_COMPLETE_6 0x00008000 /* transmission */
  56. #define MID_TX_COMPLETE_5 0x00004000
  57. #define MID_TX_COMPLETE_4 0x00002000
  58. #define MID_TX_COMPLETE_3 0x00001000
  59. #define MID_TX_COMPLETE_2 0x00000800
  60. #define MID_TX_COMPLETE_1 0x00000400
  61. #define MID_TX_COMPLETE_0 0x00000200
  62. #define MID_TX_COMPLETE 0x0001fe00 /* any TX */
  63. #define MID_TX_DMA_OVFL 0x00000100 /* DMA to adapter overflow */
  64. #define MID_TX_IDENT_MISM 0x00000080 /* TX: ident mismatch => halted */
  65. #define MID_DMA_LERR_ACK 0x00000040 /* LERR - SBus ? */
  66. #define MID_DMA_ERR_ACK 0x00000020 /* DMA error */
  67. #define MID_RX_DMA_COMPLETE 0x00000010 /* DMA to host done */
  68. #define MID_TX_DMA_COMPLETE 0x00000008 /* DMA from host done */
  69. #define MID_SERVICE 0x00000004 /* something in service list */
  70. #define MID_SUNI_INT 0x00000002 /* interrupt from SUNI */
  71. #define MID_STAT_OVFL 0x00000001 /* statistics overflow */
  72. /*
  73.  * Master Control/Status
  74.  */
  75. #define MID_MC_S 0x04
  76. #define MID_INT_SELECT 0x000001C0 /* Interrupt level (000: off) */
  77. #define MID_INT_SEL_SHIFT 6
  78. #define MID_TX_LOCK_MODE 0x00000020 /* 0: streaming; 1: TX ovfl->lock */
  79. #define MID_DMA_ENABLE 0x00000010 /* R: 0: disable; 1: enable
  80.    W: 0: no change; 1: enable */
  81. #define MID_TX_ENABLE 0x00000008 /* R: 0: TX disabled; 1: enabled
  82.    W: 0: no change; 1: enable */
  83. #define MID_RX_ENABLE 0x00000004 /* like TX */
  84. #define MID_WAIT_1MS 0x00000002 /* R: 0: timer not running; 1: running
  85.    W: 0: no change; 1: no interrupts
  86.        for 1 ms */
  87. #define MID_WAIT_500US 0x00000001 /* like WAIT_1MS, but 0.5 ms */
  88. /*
  89.  * Statistics
  90.  *
  91.  * Cleared when reading.
  92.  */
  93. #define MID_STAT 0x05
  94. #define MID_VCI_TRASH 0xFFFF0000 /* trashed cells because of VCI mode */
  95. #define MID_VCI_TRASH_SHIFT 16
  96. #define MID_OVFL_TRASH 0x0000FFFF /* trashed cells because of overflow */
  97. /*
  98.  * Address registers
  99.  */
  100. #define MID_SERV_WRITE 0x06 /* free pos in service area (R, 10 bits) */
  101. #define MID_DMA_ADDR 0x07 /* virtual DMA address (R, 32 bits) */
  102. #define MID_DMA_WR_RX 0x08 /* (RW, 9 bits) */
  103. #define MID_DMA_RD_RX 0x09
  104. #define MID_DMA_WR_TX 0x0A
  105. #define MID_DMA_RD_TX 0x0B
  106. /*
  107.  * Transmit Place Registers (0x10+4*channel)
  108.  */
  109. #define MID_TX_PLACE(c) (0x10+4*(c))
  110. #define MID_SIZE 0x00003800 /* size, N*256 x 32 bit */
  111. #define MID_SIZE_SHIFT 11
  112. #define MID_LOCATION 0x000007FF /* location in adapter memory (word) */
  113. #define MID_LOC_SKIP 8 /* 8 bits of location are always zero
  114.    (applies to all uses of location) */
  115. /*
  116.  * Transmit ReadPtr Registers (0x11+4*channel)
  117.  */
  118. #define MID_TX_RDPTR(c) (0x11+4*(c))
  119. #define MID_READ_PTR 0x00007FFF /* next word for PHY */
  120. /*
  121.  * Transmit DescrStart Registers (0x12+4*channel)
  122.  */
  123. #define MID_TX_DESCRSTART(c) (0x12+4*(c))
  124. #define MID_DESCR_START 0x00007FFF /* seg buffer being DMAed */
  125. #define ENI155_MAGIC 0xa54b872d
  126. struct midway_eprom {
  127. unsigned char mac[MAC_LEN],inv_mac[MAC_LEN];
  128. unsigned char pad[36];
  129. u32 serial,inv_serial;
  130. u32 magic,inv_magic;
  131. };
  132. /*
  133.  * VCI table entry
  134.  */
  135. #define MID_VCI_IN_SERVICE 0x00000001 /* set if VCI is currently in
  136.    service list */
  137. #define MID_VCI_SIZE 0x00038000 /* reassembly buffer size,
  138.    2*<size> kB */
  139. #define MID_VCI_SIZE_SHIFT 15
  140. #define MID_VCI_LOCATION 0x1ffc0000 /* buffer location */
  141. #define MID_VCI_LOCATION_SHIFT 18
  142. #define MID_VCI_PTI_MODE 0x20000000 /* 0: trash, 1: preserve */
  143. #define MID_VCI_MODE 0xc0000000
  144. #define MID_VCI_MODE_SHIFT 30
  145. #define MID_VCI_READ 0x00007fff
  146. #define MID_VCI_READ_SHIFT 0
  147. #define MID_VCI_DESCR 0x7fff0000
  148. #define MID_VCI_DESCR_SHIFT 16
  149. #define MID_VCI_COUNT 0x000007ff
  150. #define MID_VCI_COUNT_SHIFT 0
  151. #define MID_VCI_STATE 0x0000c000
  152. #define MID_VCI_STATE_SHIFT 14
  153. #define MID_VCI_WRITE 0x7fff0000
  154. #define MID_VCI_WRITE_SHIFT 16
  155. #define MID_MODE_TRASH 0
  156. #define MID_MODE_RAW 1
  157. #define MID_MODE_AAL5 2
  158. /*
  159.  * Reassembly buffer descriptor
  160.  */
  161. #define MID_RED_COUNT 0x000007ff
  162. #define MID_RED_CRC_ERR 0x00000800
  163. #define MID_RED_T 0x00001000
  164. #define MID_RED_CE 0x00010000
  165. #define MID_RED_CLP 0x01000000
  166. #define MID_RED_IDEN 0xfe000000
  167. #define MID_RED_SHIFT 25
  168. #define MID_RED_RX_ID 0x1b /* constant identifier */
  169. /*
  170.  * Segmentation buffer descriptor
  171.  */
  172. #define MID_SEG_COUNT MID_RED_COUNT
  173. #define MID_SEG_RATE 0x01f80000
  174. #define MID_SEG_RATE_SHIFT 19
  175. #define MID_SEG_PR 0x06000000
  176. #define MID_SEG_PR_SHIFT 25
  177. #define MID_SEG_AAL5 0x08000000
  178. #define MID_SEG_ID 0xf0000000
  179. #define MID_SEG_ID_SHIFT 28
  180. #define MID_SEG_MAX_RATE 63
  181. #define MID_SEG_CLP 0x00000001
  182. #define MID_SEG_PTI 0x0000000e
  183. #define MID_SEG_PTI_SHIFT 1
  184. #define MID_SEG_VCI 0x00003ff0
  185. #define MID_SEG_VCI_SHIFT 4
  186. #define MID_SEG_TX_ID 0xb /* constant identifier */
  187. /*
  188.  * DMA entry
  189.  */
  190. #define MID_DMA_COUNT 0xffff0000
  191. #define MID_DMA_COUNT_SHIFT 16
  192. #define MID_DMA_END 0x00000020
  193. #define MID_DMA_TYPE 0x0000000f
  194. #define MID_DT_JK 0x3
  195. #define MID_DT_WORD 0x0
  196. #define MID_DT_2W 0x7
  197. #define MID_DT_4W 0x4
  198. #define MID_DT_8W 0x5
  199. #define MID_DT_16W 0x6
  200. #define MID_DT_2WM 0xf
  201. #define MID_DT_4WM 0xc
  202. #define MID_DT_8WM 0xd
  203. #define MID_DT_16WM 0xe
  204. /* only for RX*/
  205. #define MID_DMA_VCI 0x0000ffc0
  206. #define MID_DMA_VCI_SHIFT 6
  207. /* only for TX */
  208. #define MID_DMA_CHAN 0x000001c0
  209. #define MID_DMA_CHAN_SHIFT 6
  210. #define MID_DT_BYTE 0x1
  211. #define MID_DT_HWORD 0x2
  212. #endif