NCR53C9x.h
上传用户:lgb322
上传日期:2013-02-24
资源大小:30529k
文件大小:30k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. /* NCR53C9x.c:  Defines and structures for the NCR53C9x generic driver.
  2.  *
  3.  * Originaly esp.h:  Defines and structures for the Sparc ESP 
  4.  *                   (Enhanced SCSI Processor) driver under Linux.
  5.  *
  6.  * Copyright (C) 1995 David S. Miller (davem@caip.rutgers.edu)
  7.  *
  8.  * Generalization by Jesper Skov (jskov@cygnus.co.uk)
  9.  *
  10.  * More generalization (for i386 stuff) by Tymm Twillman (tymm@computer.org)
  11.  */
  12. #ifndef NCR53C9X_H
  13. #define NCR53C9X_H
  14. #include <linux/config.h>
  15. /* djweis for mac driver */
  16. #if defined(CONFIG_MAC)
  17. #define PAD_SIZE 15
  18. #else
  19. #define PAD_SIZE 3
  20. #endif
  21. /* Handle multiple hostadapters on Amiga
  22.  * generally PAD_SIZE = 3
  23.  * but there is one exception: Oktagon (PAD_SIZE = 1) */
  24. #if defined(CONFIG_OKTAGON_SCSI) || defined(CONFIG_OKTAGON_SCSI_MODULE)
  25. #undef PAD_SIZE
  26. #if defined(CONFIG_BLZ1230_SCSI) || defined(CONFIG_BLZ1230_SCSI_MODULE) || 
  27.     defined(CONFIG_BLZ2060_SCSI) || defined(CONFIG_BLZ2060_SCSI_MODULE) || 
  28.     defined(CONFIG_CYBERSTORM_SCSI) || defined(CONFIG_CYBERSTORM_SCSI_MODULE) || 
  29.     defined(CONFIG_CYBERSTORMII_SCSI) || defined(CONFIG_CYBERSTORMII_SCSI_MODULE) || 
  30.     defined(CONFIG_FASTLANE_SCSI) || defined(CONFIG_FASTLANE_SCSI_MODULE)
  31. #define MULTIPLE_PAD_SIZES
  32. #else
  33. #define PAD_SIZE 1
  34. #endif
  35. #endif
  36. /* Macros for debugging messages */
  37. #define DEBUG_ESP
  38. /* #define DEBUG_ESP_DATA */
  39. /* #define DEBUG_ESP_QUEUE */
  40. /* #define DEBUG_ESP_DISCONNECT */
  41. /* #define DEBUG_ESP_STATUS */
  42. /* #define DEBUG_ESP_PHASES */
  43. /* #define DEBUG_ESP_WORKBUS */
  44. /* #define DEBUG_STATE_MACHINE */
  45. /* #define DEBUG_ESP_CMDS */
  46. /* #define DEBUG_ESP_IRQS */
  47. /* #define DEBUG_SDTR */
  48. /* #define DEBUG_ESP_SG */
  49. /* Use the following to sprinkle debugging messages in a way which
  50.  * suits you if combinations of the above become too verbose when
  51.  * trying to track down a specific problem.
  52.  */
  53. /* #define DEBUG_ESP_MISC */
  54. #if defined(DEBUG_ESP)
  55. #define ESPLOG(foo)  printk foo
  56. #else
  57. #define ESPLOG(foo)
  58. #endif /* (DEBUG_ESP) */
  59. #if defined(DEBUG_ESP_DATA)
  60. #define ESPDATA(foo)  printk foo
  61. #else
  62. #define ESPDATA(foo)
  63. #endif
  64. #if defined(DEBUG_ESP_QUEUE)
  65. #define ESPQUEUE(foo)  printk foo
  66. #else
  67. #define ESPQUEUE(foo)
  68. #endif
  69. #if defined(DEBUG_ESP_DISCONNECT)
  70. #define ESPDISC(foo)  printk foo
  71. #else
  72. #define ESPDISC(foo)
  73. #endif
  74. #if defined(DEBUG_ESP_STATUS)
  75. #define ESPSTAT(foo)  printk foo
  76. #else
  77. #define ESPSTAT(foo)
  78. #endif
  79. #if defined(DEBUG_ESP_PHASES)
  80. #define ESPPHASE(foo)  printk foo
  81. #else
  82. #define ESPPHASE(foo)
  83. #endif
  84. #if defined(DEBUG_ESP_WORKBUS)
  85. #define ESPBUS(foo)  printk foo
  86. #else
  87. #define ESPBUS(foo)
  88. #endif
  89. #if defined(DEBUG_ESP_IRQS)
  90. #define ESPIRQ(foo)  printk foo
  91. #else
  92. #define ESPIRQ(foo)
  93. #endif
  94. #if defined(DEBUG_SDTR)
  95. #define ESPSDTR(foo)  printk foo
  96. #else
  97. #define ESPSDTR(foo)
  98. #endif
  99. #if defined(DEBUG_ESP_MISC)
  100. #define ESPMISC(foo)  printk foo
  101. #else
  102. #define ESPMISC(foo)
  103. #endif
  104. /*
  105.  * padding for register structure
  106.  */
  107. #ifdef CONFIG_JAZZ_ESP
  108. #define EREGS_PAD(n)
  109. #else
  110. #ifndef MULTIPLE_PAD_SIZES
  111. #define EREGS_PAD(n)    unchar n[PAD_SIZE];
  112. #endif
  113. #endif
  114. /* The ESP SCSI controllers have their register sets in three
  115.  * "classes":
  116.  *
  117.  * 1) Registers which are both read and write.
  118.  * 2) Registers which are read only.
  119.  * 3) Registers which are write only.
  120.  *
  121.  * Yet, they all live within the same IO space.
  122.  */
  123. #if !defined(__i386__) && !defined(__x86_64__)
  124. #ifndef MULTIPLE_PAD_SIZES
  125. #ifdef CONFIG_CPU_HAS_WB
  126. #include <asm/wbflush.h>
  127. #define esp_write(__reg, __val) do{(__reg) = (__val); wbflush();} while(0)
  128. #else
  129. #define esp_write(__reg, __val) ((__reg) = (__val))
  130. #endif
  131. #define esp_read(__reg) (__reg)
  132. struct ESP_regs {
  133.                                 /* Access    Description              Offset */
  134.     volatile unchar esp_tclow;  /* rw  Low bits of the transfer count 0x00   */
  135.                                 EREGS_PAD(tlpad1);
  136.     volatile unchar esp_tcmed;  /* rw  Mid bits of the transfer count 0x04   */
  137.                                 EREGS_PAD(fdpad);
  138.     volatile unchar esp_fdata;  /* rw  FIFO data bits                 0x08   */
  139.                                 EREGS_PAD(cbpad);
  140.     volatile unchar esp_cmnd;   /* rw  SCSI command bits              0x0c   */
  141.                                 EREGS_PAD(stpad);
  142.     volatile unchar esp_status; /* ro  ESP status register            0x10   */
  143. #define esp_busid   esp_status  /* wo  Bus ID for select/reselect     0x10   */
  144.                                 EREGS_PAD(irqpd);
  145.     volatile unchar esp_intrpt; /* ro  Kind of interrupt              0x14   */
  146. #define esp_timeo   esp_intrpt  /* wo  Timeout value for select/resel 0x14   */
  147.                                 EREGS_PAD(sspad);
  148.     volatile unchar esp_sstep;  /* ro  Sequence step register         0x18   */
  149. #define esp_stp     esp_sstep   /* wo  Transfer period per sync       0x18   */
  150.                                 EREGS_PAD(ffpad);
  151.     volatile unchar esp_fflags; /* ro  Bits of current FIFO info      0x1c   */
  152. #define esp_soff    esp_fflags  /* wo  Sync offset                    0x1c   */
  153.                                 EREGS_PAD(cf1pd);
  154.     volatile unchar esp_cfg1;   /* rw  First configuration register   0x20   */
  155.                                 EREGS_PAD(cfpad);
  156.     volatile unchar esp_cfact;  /* wo  Clock conversion factor        0x24   */
  157.                                 EREGS_PAD(ctpad);
  158.     volatile unchar esp_ctest;  /* wo  Chip test register             0x28   */
  159.                                 EREGS_PAD(cf2pd);
  160.     volatile unchar esp_cfg2;   /* rw  Second configuration register  0x2c   */
  161.                                 EREGS_PAD(cf3pd);
  162.     /* The following is only found on the 53C9X series SCSI chips */
  163.     volatile unchar esp_cfg3;   /* rw  Third configuration register   0x30  */
  164.                                 EREGS_PAD(cf4pd);
  165.     volatile unchar esp_cfg4;   /* rw  Fourth configuration register  0x34  */
  166.                                 EREGS_PAD(thpd);
  167.     /* The following is found on all chips except the NCR53C90 (ESP100) */
  168.     volatile unchar esp_tchi;   /* rw  High bits of transfer count    0x38  */
  169. #define esp_uid     esp_tchi    /* ro  Unique ID code                 0x38  */
  170.                                 EREGS_PAD(fgpad);    
  171.     volatile unchar esp_fgrnd;  /* rw  Data base for fifo             0x3c  */
  172. };
  173. #else /* MULTIPLE_PAD_SIZES */
  174. #define esp_write(__reg, __val) (*(__reg) = (__val))
  175. #define esp_read(__reg) (*(__reg))
  176. struct ESP_regs {
  177.     unsigned char io_addr[64]; /* dummy */
  178.                                                  /* Access    Description              Offset */
  179. #define esp_tclow   io_addr                      /* rw  Low bits of the transfer count 0x00   */
  180. #define esp_tcmed   io_addr + (1<<(esp->shift))  /* rw  Mid bits of the transfer count 0x04   */
  181. #define esp_fdata   io_addr + (2<<(esp->shift))  /* rw  FIFO data bits                 0x08   */
  182. #define esp_cmnd    io_addr + (3<<(esp->shift))  /* rw  SCSI command bits              0x0c   */
  183. #define esp_status  io_addr + (4<<(esp->shift))  /* ro  ESP status register            0x10   */
  184. #define esp_busid   esp_status                   /* wo  Bus ID for select/reselect     0x10   */
  185. #define esp_intrpt  io_addr + (5<<(esp->shift))  /* ro  Kind of interrupt              0x14   */
  186. #define esp_timeo   esp_intrpt                   /* wo  Timeout value for select/resel 0x14   */
  187. #define esp_sstep   io_addr + (6<<(esp->shift))  /* ro  Sequence step register         0x18   */
  188. #define esp_stp     esp_sstep                    /* wo  Transfer period per sync       0x18   */
  189. #define esp_fflags  io_addr + (7<<(esp->shift))  /* ro  Bits of current FIFO info      0x1c   */
  190. #define esp_soff    esp_fflags                   /* wo  Sync offset                    0x1c   */
  191. #define esp_cfg1    io_addr + (8<<(esp->shift))  /* rw  First configuration register   0x20   */
  192. #define esp_cfact   io_addr + (9<<(esp->shift))  /* wo  Clock conversion factor        0x24   */
  193. #define esp_ctest   io_addr + (10<<(esp->shift)) /* wo  Chip test register             0x28   */
  194. #define esp_cfg2    io_addr + (11<<(esp->shift)) /* rw  Second configuration register  0x2c   */
  195.     /* The following is only found on the 53C9X series SCSI chips */
  196. #define esp_cfg3    io_addr + (12<<(esp->shift)) /* rw  Third configuration register   0x30  */
  197. #define esp_cfg4    io_addr + (13<<(esp->shift)) /* rw  Fourth configuration register  0x34  */
  198.     /* The following is found on all chips except the NCR53C90 (ESP100) */
  199. #define esp_tchi    io_addr + (14<<(esp->shift)) /* rw  High bits of transfer count    0x38  */
  200. #define esp_uid     esp_tchi                     /* ro  Unique ID code                 0x38  */
  201. #define esp_fgrnd   io_addr + (15<<(esp->shift)) /* rw  Data base for fifo             0x3c  */
  202. };
  203. #endif
  204. #else /* !defined(__i386__) && !defined(__x86_64__) */
  205. #define esp_write(__reg, __val) outb((__val), (__reg))
  206. #define esp_read(__reg) inb((__reg))
  207. struct ESP_regs {
  208.     unsigned int io_addr;
  209.                                  /* Access    Description              Offset */
  210. #define esp_tclow   io_addr      /* rw  Low bits of the transfer count 0x00   */
  211. #define esp_tcmed   io_addr + 1  /* rw  Mid bits of the transfer count 0x04   */
  212. #define esp_fdata   io_addr + 2  /* rw  FIFO data bits                 0x08   */
  213. #define esp_cmnd    io_addr + 3  /* rw  SCSI command bits              0x0c   */
  214. #define esp_status  io_addr + 4  /* ro  ESP status register            0x10   */
  215. #define esp_busid   esp_status   /* wo  Bus ID for select/reselect     0x10   */
  216. #define esp_intrpt  io_addr + 5  /* ro  Kind of interrupt              0x14   */
  217. #define esp_timeo   esp_intrpt   /* wo  Timeout value for select/resel 0x14   */
  218. #define esp_sstep   io_addr + 6  /* ro  Sequence step register         0x18   */
  219. #define esp_stp     esp_sstep    /* wo  Transfer period per sync       0x18   */
  220. #define esp_fflags  io_addr + 7  /* ro  Bits of current FIFO info      0x1c   */
  221. #define esp_soff    esp_fflags   /* wo  Sync offset                    0x1c   */
  222. #define esp_cfg1    io_addr + 8  /* rw  First configuration register   0x20   */
  223. #define esp_cfact   io_addr + 9  /* wo  Clock conversion factor        0x24   */
  224. #define esp_ctest   io_addr + 10 /* wo  Chip test register             0x28   */
  225. #define esp_cfg2    io_addr + 11 /* rw  Second configuration register  0x2c   */
  226.     /* The following is only found on the 53C9X series SCSI chips */
  227. #define esp_cfg3    io_addr + 12 /* rw  Third configuration register   0x30  */
  228. #define esp_cfg4    io_addr + 13 /* rw  Fourth configuration register  0x34  */
  229.     /* The following is found on all chips except the NCR53C90 (ESP100) */
  230. #define esp_tchi    io_addr + 14 /* rw  High bits of transfer count    0x38  */
  231. #define esp_uid     esp_tchi     /* ro  Unique ID code                 0x38  */
  232. #define esp_fgrnd   io_addr + 15 /* rw  Data base for fifo             0x3c  */
  233. };
  234. #endif /* !defined(__i386__) && !defined(__x86_64__) */
  235. /* Various revisions of the ESP board. */
  236. enum esp_rev {
  237.   esp100     = 0x00,  /* NCR53C90 - very broken */
  238.   esp100a    = 0x01,  /* NCR53C90A */
  239.   esp236     = 0x02,
  240.   fas236     = 0x03,
  241.   fas100a    = 0x04,
  242.   fast       = 0x05,
  243.   fas366     = 0x06,
  244.   fas216     = 0x07,
  245.   fsc        = 0x08,  /* SYM53C94-2 */
  246.   espunknown = 0x09
  247. };
  248. /* We get one of these for each ESP probed. */
  249. struct NCR_ESP {
  250.   struct NCR_ESP *next;                   /* Next ESP on probed or NULL */
  251.   struct ESP_regs *eregs;           /* All esp registers */
  252.   int dma;                                /* Who I do transfers with. */
  253.   void *dregs;      /* And his registers. */
  254.   struct Scsi_Host *ehost;                /* Backpointer to SCSI Host */
  255.   void *edev;                   /* Pointer to controller base/SBus */
  256.   int esp_id;                             /* Unique per-ESP ID number */
  257.   /* ESP Configuration Registers */
  258.   unsigned char config1;                  /* Copy of the 1st config register */
  259.   unsigned char config2;                  /* Copy of the 2nd config register */
  260.   unsigned char config3[16];              /* Copy of the 3rd config register */
  261.   /* The current command we are sending to the ESP chip.  This esp_command
  262.    * ptr needs to be mapped in DVMA area so we can send commands and read
  263.    * from the ESP fifo without burning precious CPU cycles.  Programmed I/O
  264.    * sucks when we have the DVMA to do it for us.  The ESP is stupid and will
  265.    * only send out 6, 10, and 12 byte SCSI commands, others we need to send
  266.    * one byte at a time.  esp_slowcmd being set says that we are doing one
  267.    * of the command types ESP doesn't understand, esp_scmdp keeps track of
  268.    * which byte we are sending, esp_scmdleft says how many bytes to go.
  269.    */
  270.   volatile unchar *esp_command;           /* Location of command (CPU view)  */
  271.   __u32            esp_command_dvma;      /* Location of command (DVMA view) */
  272.   unsigned char esp_clen;                 /* Length of this command */
  273.   unsigned char esp_slowcmd;
  274.   unsigned char *esp_scmdp;
  275.   unsigned char esp_scmdleft;
  276.   /* The following are used to determine the cause of an IRQ. Upon every
  277.    * IRQ entry we synchronize these with the hardware registers.
  278.    */
  279.   unchar ireg;                            /* Copy of ESP interrupt register */
  280.   unchar sreg;                            /* Same for ESP status register */
  281.   unchar seqreg;                          /* The ESP sequence register */
  282.   /* The following is set when a premature interrupt condition is detected
  283.    * in some FAS revisions.
  284.    */
  285.   unchar fas_premature_intr_workaround;
  286.   /* To save register writes to the ESP, which can be expensive, we
  287.    * keep track of the previous value that various registers had for
  288.    * the last target we connected to.  If they are the same for the
  289.    * current target, we skip the register writes as they are not needed.
  290.    */
  291.   unchar prev_soff, prev_stp, prev_cfg3;
  292.   /* For each target we keep track of save/restore data
  293.    * pointer information.  This needs to be updated majorly
  294.    * when we add support for tagged queueing.  -DaveM
  295.    */
  296.   struct esp_pointers {
  297.   char *saved_ptr;
  298.   struct scatterlist *saved_buffer;
  299.   int saved_this_residual;
  300.   int saved_buffers_residual;
  301.   } data_pointers[16] /*XXX [MAX_TAGS_PER_TARGET]*/;
  302.   /* Clock periods, frequencies, synchronization, etc. */
  303.   unsigned int cfreq;                    /* Clock frequency in HZ */
  304.   unsigned int cfact;                    /* Clock conversion factor */
  305.   unsigned int ccycle;                   /* One ESP clock cycle */
  306.   unsigned int ctick;                    /* One ESP clock time */
  307.   unsigned int radelay;                  /* FAST chip req/ack delay */
  308.   unsigned int neg_defp;                 /* Default negotiation period */
  309.   unsigned int sync_defp;                /* Default sync transfer period */
  310.   unsigned int max_period;               /* longest our period can be */
  311.   unsigned int min_period;               /* shortest period we can withstand */
  312.   /* For slow to medium speed input clock rates we shoot for 5mb/s,
  313.    * but for high input clock rates we try to do 10mb/s although I
  314.    * don't think a transfer can even run that fast with an ESP even
  315.    * with DMA2 scatter gather pipelining.
  316.    */
  317. #define SYNC_DEFP_SLOW            0x32   /* 5mb/s  */
  318. #define SYNC_DEFP_FAST            0x19   /* 10mb/s */
  319.   unsigned int snip;                      /* Sync. negotiation in progress */
  320.   unsigned int wnip;                      /* WIDE negotiation in progress */
  321.   unsigned int targets_present;           /* targets spoken to before */
  322.   int current_transfer_size;              /* Set at beginning of data dma */
  323.   unchar espcmdlog[32];                   /* Log of current esp cmds sent. */
  324.   unchar espcmdent;                       /* Current entry in esp cmd log. */
  325.   /* Misc. info about this ESP */
  326.   enum esp_rev erev;                      /* ESP revision */
  327.   int irq;                                /* IRQ for this ESP */
  328.   int scsi_id;                            /* Who am I as initiator? */
  329.   int scsi_id_mask;                       /* Bitmask of 'me'. */
  330.   int diff;                               /* Differential SCSI bus? */
  331.   int slot;                               /* Slot the adapter occupies */
  332.   /* Our command queues, only one cmd lives in the current_SC queue. */
  333.   Scsi_Cmnd *issue_SC;           /* Commands to be issued */
  334.   Scsi_Cmnd *current_SC;         /* Who is currently working the bus */
  335.   Scsi_Cmnd *disconnected_SC;    /* Commands disconnected from the bus */
  336.   /* Message goo */
  337.   unchar cur_msgout[16];
  338.   unchar cur_msgin[16];
  339.   unchar prevmsgout, prevmsgin;
  340.   unchar msgout_len, msgin_len;
  341.   unchar msgout_ctr, msgin_ctr;
  342.   /* States that we cannot keep in the per cmd structure because they
  343.    * cannot be assosciated with any specific command.
  344.    */
  345.   unchar resetting_bus;
  346.   unchar do_pio_cmds; /* Do command transfer with pio */
  347.   /* How much bits do we have to shift the registers */
  348.   unsigned char shift;
  349.   /* Functions handling DMA
  350.    */ 
  351.   /* Required functions */
  352.   int  (*dma_bytes_sent)(struct NCR_ESP *, int);
  353.   int  (*dma_can_transfer)(struct NCR_ESP *, Scsi_Cmnd *);
  354.   void (*dma_dump_state)(struct NCR_ESP *);
  355.   void (*dma_init_read)(struct NCR_ESP *, __u32, int);
  356.   void (*dma_init_write)(struct NCR_ESP *, __u32, int);
  357.   void (*dma_ints_off)(struct NCR_ESP *);
  358.   void (*dma_ints_on)(struct NCR_ESP *);
  359.   int  (*dma_irq_p)(struct NCR_ESP *);
  360.   int  (*dma_ports_p)(struct NCR_ESP *);
  361.   void (*dma_setup)(struct NCR_ESP *, __u32, int, int);
  362.   /* Optional functions (i.e. may be initialized to 0) */
  363.   void (*dma_barrier)(struct NCR_ESP *);
  364.   void (*dma_drain)(struct NCR_ESP *);
  365.   void (*dma_invalidate)(struct NCR_ESP *);
  366.   void (*dma_irq_entry)(struct NCR_ESP *);
  367.   void (*dma_irq_exit)(struct NCR_ESP *);
  368.   void (*dma_led_off)(struct NCR_ESP *);
  369.   void (*dma_led_on)(struct NCR_ESP *);
  370.   void (*dma_poll)(struct NCR_ESP *, unsigned char *);
  371.   void (*dma_reset)(struct NCR_ESP *);
  372.     
  373.   /* Optional virtual DMA functions */
  374.   void (*dma_mmu_get_scsi_one)(struct NCR_ESP *, Scsi_Cmnd *);
  375.   void (*dma_mmu_get_scsi_sgl)(struct NCR_ESP *, Scsi_Cmnd *);
  376.   void (*dma_mmu_release_scsi_one)(struct NCR_ESP *, Scsi_Cmnd *);
  377.   void (*dma_mmu_release_scsi_sgl)(struct NCR_ESP *, Scsi_Cmnd *);
  378.   void (*dma_advance_sg)(Scsi_Cmnd *);
  379. };
  380. /* Bitfield meanings for the above registers. */
  381. /* ESP config reg 1, read-write, found on all ESP chips */
  382. #define ESP_CONFIG1_ID        0x07             /* My BUS ID bits */
  383. #define ESP_CONFIG1_CHTEST    0x08             /* Enable ESP chip tests */
  384. #define ESP_CONFIG1_PENABLE   0x10             /* Enable parity checks */
  385. #define ESP_CONFIG1_PARTEST   0x20             /* Parity test mode enabled? */
  386. #define ESP_CONFIG1_SRRDISAB  0x40             /* Disable SCSI reset reports */
  387. #define ESP_CONFIG1_SLCABLE   0x80             /* Enable slow cable mode */
  388. /* ESP config reg 2, read-write, found only on esp100a+esp200+esp236+fsc chips */
  389. #define ESP_CONFIG2_DMAPARITY 0x01             /* enable DMA Parity (200,236,fsc) */
  390. #define ESP_CONFIG2_REGPARITY 0x02             /* enable reg Parity (200,236,fsc) */
  391. #define ESP_CONFIG2_BADPARITY 0x04             /* Bad parity target abort  */
  392. #define ESP_CONFIG2_SCSI2ENAB 0x08             /* Enable SCSI-2 features (tmode only) */
  393. #define ESP_CONFIG2_HI        0x10             /* High Impedance DREQ ???  */
  394. #define ESP_CONFIG2_HMEFENAB  0x10             /* HME features enable */
  395. #define ESP_CONFIG2_BCM       0x20             /* Enable byte-ctrl (236,fsc)   */
  396. #define ESP_CONFIG2_FENAB     0x40             /* Enable features (fas100,esp216,fsc)      */
  397. #define ESP_CONFIG2_SPL       0x40             /* Enable status-phase latch (esp236)   */
  398. #define ESP_CONFIG2_RFB       0x80             /* Reserve FIFO byte (fsc) */
  399. #define ESP_CONFIG2_MAGIC     0xe0             /* Invalid bits... */
  400. /* ESP config register 3 read-write, found only esp236+fas236+fas100a+fsc chips */
  401. #define ESP_CONFIG3_FCLOCK    0x01             /* FAST SCSI clock rate (esp100a/fas366) */
  402. #define ESP_CONFIG3_TEM       0x01             /* Enable thresh-8 mode (esp/fas236/fsc)  */
  403. #define ESP_CONFIG3_FAST      0x02             /* Enable FAST SCSI     (esp100a) */
  404. #define ESP_CONFIG3_ADMA      0x02             /* Enable alternate-dma (esp/fas236/fsc)  */
  405. #define ESP_CONFIG3_TENB      0x04             /* group2 SCSI2 support (esp100a) */
  406. #define ESP_CONFIG3_SRB       0x04             /* Save residual byte   (esp/fas236/fsc)  */
  407. #define ESP_CONFIG3_TMS       0x08             /* Three-byte msg's ok  (esp100a) */
  408. #define ESP_CONFIG3_FCLK      0x08             /* Fast SCSI clock rate (esp/fas236/fsc)  */
  409. #define ESP_CONFIG3_IDMSG     0x10             /* ID message checking  (esp100a) */
  410. #define ESP_CONFIG3_FSCSI     0x10             /* Enable FAST SCSI     (esp/fas236/fsc)  */
  411. #define ESP_CONFIG3_GTM       0x20             /* group2 SCSI2 support (esp/fas236/fsc)  */
  412. #define ESP_CONFIG3_TBMS      0x40             /* Three-byte msg's ok  (esp/fas236/fsc)  */
  413. #define ESP_CONFIG3_IMS       0x80             /* ID msg chk'ng        (esp/fas236/fsc)  */
  414. /* ESP config register 4 read-write, found only on fsc chips */
  415. #define ESP_CONFIG4_BBTE      0x01             /* Back-to-Back transfer enable */
  416. #define ESP_CONFIG4_TEST      0x02             /* Transfer counter test mode */
  417. #define ESP_CONFIG4_EAN       0x04             /* Enable Active Negotiation */
  418. /* ESP command register read-write */
  419. /* Group 1 commands:  These may be sent at any point in time to the ESP
  420.  *                    chip.  None of them can generate interrupts 'cept
  421.  *                    the "SCSI bus reset" command if you have not disabled
  422.  *                    SCSI reset interrupts in the config1 ESP register.
  423.  */
  424. #define ESP_CMD_NULL          0x00             /* Null command, ie. a nop */
  425. #define ESP_CMD_FLUSH         0x01             /* FIFO Flush */
  426. #define ESP_CMD_RC            0x02             /* Chip reset */
  427. #define ESP_CMD_RS            0x03             /* SCSI bus reset */
  428. /* Group 2 commands:  ESP must be an initiator and connected to a target
  429.  *                    for these commands to work.
  430.  */
  431. #define ESP_CMD_TI            0x10             /* Transfer Information */
  432. #define ESP_CMD_ICCSEQ        0x11             /* Initiator cmd complete sequence */
  433. #define ESP_CMD_MOK           0x12             /* Message okie-dokie */
  434. #define ESP_CMD_TPAD          0x18             /* Transfer Pad */
  435. #define ESP_CMD_SATN          0x1a             /* Set ATN */
  436. #define ESP_CMD_RATN          0x1b             /* De-assert ATN */
  437. /* Group 3 commands:  ESP must be in the MSGOUT or MSGIN state and be connected
  438.  *                    to a target as the initiator for these commands to work.
  439.  */
  440. #define ESP_CMD_SMSG          0x20             /* Send message */
  441. #define ESP_CMD_SSTAT         0x21             /* Send status */
  442. #define ESP_CMD_SDATA         0x22             /* Send data */
  443. #define ESP_CMD_DSEQ          0x23             /* Discontinue Sequence */
  444. #define ESP_CMD_TSEQ          0x24             /* Terminate Sequence */
  445. #define ESP_CMD_TCCSEQ        0x25             /* Target cmd cmplt sequence */
  446. #define ESP_CMD_DCNCT         0x27             /* Disconnect */
  447. #define ESP_CMD_RMSG          0x28             /* Receive Message */
  448. #define ESP_CMD_RCMD          0x29             /* Receive Command */
  449. #define ESP_CMD_RDATA         0x2a             /* Receive Data */
  450. #define ESP_CMD_RCSEQ         0x2b             /* Receive cmd sequence */
  451. /* Group 4 commands:  The ESP must be in the disconnected state and must
  452.  *                    not be connected to any targets as initiator for
  453.  *                    these commands to work.
  454.  */
  455. #define ESP_CMD_RSEL          0x40             /* Reselect */
  456. #define ESP_CMD_SEL           0x41             /* Select w/o ATN */
  457. #define ESP_CMD_SELA          0x42             /* Select w/ATN */
  458. #define ESP_CMD_SELAS         0x43             /* Select w/ATN & STOP */
  459. #define ESP_CMD_ESEL          0x44             /* Enable selection */
  460. #define ESP_CMD_DSEL          0x45             /* Disable selections */
  461. #define ESP_CMD_SA3           0x46             /* Select w/ATN3 */
  462. #define ESP_CMD_RSEL3         0x47             /* Reselect3 */
  463. /* This bit enables the ESP's DMA */
  464. #define ESP_CMD_DMA           0x80             /* Do DMA? */
  465. /* ESP status register read-only */
  466. #define ESP_STAT_PIO          0x01             /* IO phase bit */
  467. #define ESP_STAT_PCD          0x02             /* CD phase bit */
  468. #define ESP_STAT_PMSG         0x04             /* MSG phase bit */
  469. #define ESP_STAT_PMASK        0x07             /* Mask of phase bits */
  470. #define ESP_STAT_TDONE        0x08             /* Transfer Completed */
  471. #define ESP_STAT_TCNT         0x10             /* Transfer Counter Is Zero */
  472. #define ESP_STAT_PERR         0x20             /* Parity error */
  473. #define ESP_STAT_SPAM         0x40             /* Real bad error */
  474. /* This indicates the 'interrupt pending' condition, it is a reserved
  475.  * bit on old revs of the ESP (ESP100, ESP100A, FAS100A).
  476.  */
  477. #define ESP_STAT_INTR         0x80             /* Interrupt */
  478. /* The status register can be masked with ESP_STAT_PMASK and compared
  479.  * with the following values to determine the current phase the ESP
  480.  * (at least thinks it) is in.  For our purposes we also add our own
  481.  * software 'done' bit for our phase management engine.
  482.  */
  483. #define ESP_DOP   (0)                                       /* Data Out  */
  484. #define ESP_DIP   (ESP_STAT_PIO)                            /* Data In   */
  485. #define ESP_CMDP  (ESP_STAT_PCD)                            /* Command   */
  486. #define ESP_STATP (ESP_STAT_PCD|ESP_STAT_PIO)               /* Status    */
  487. #define ESP_MOP   (ESP_STAT_PMSG|ESP_STAT_PCD)              /* Message Out */
  488. #define ESP_MIP   (ESP_STAT_PMSG|ESP_STAT_PCD|ESP_STAT_PIO) /* Message In */
  489. /* ESP interrupt register read-only */
  490. #define ESP_INTR_S            0x01             /* Select w/o ATN */
  491. #define ESP_INTR_SATN         0x02             /* Select w/ATN */
  492. #define ESP_INTR_RSEL         0x04             /* Reselected */
  493. #define ESP_INTR_FDONE        0x08             /* Function done */
  494. #define ESP_INTR_BSERV        0x10             /* Bus service */
  495. #define ESP_INTR_DC           0x20             /* Disconnect */
  496. #define ESP_INTR_IC           0x40             /* Illegal command given */
  497. #define ESP_INTR_SR           0x80             /* SCSI bus reset detected */
  498. /* Interrupt status macros */
  499. #define ESP_SRESET_IRQ(esp)  ((esp)->intreg & (ESP_INTR_SR))
  500. #define ESP_ILLCMD_IRQ(esp)  ((esp)->intreg & (ESP_INTR_IC))
  501. #define ESP_SELECT_WITH_ATN_IRQ(esp)     ((esp)->intreg & (ESP_INTR_SATN))
  502. #define ESP_SELECT_WITHOUT_ATN_IRQ(esp)  ((esp)->intreg & (ESP_INTR_S))
  503. #define ESP_SELECTION_IRQ(esp)  ((ESP_SELECT_WITH_ATN_IRQ(esp)) ||         
  504.  (ESP_SELECT_WITHOUT_ATN_IRQ(esp)))
  505. #define ESP_RESELECTION_IRQ(esp)         ((esp)->intreg & (ESP_INTR_RSEL))
  506. /* ESP sequence step register read-only */
  507. #define ESP_STEP_VBITS        0x07             /* Valid bits */
  508. #define ESP_STEP_ASEL         0x00             /* Selection&Arbitrate cmplt */
  509. #define ESP_STEP_SID          0x01             /* One msg byte sent */
  510. #define ESP_STEP_NCMD         0x02             /* Was not in command phase */
  511. #define ESP_STEP_PPC          0x03             /* Early phase chg caused cmnd
  512.                                                 * bytes to be lost
  513.                                                 */
  514. #define ESP_STEP_FINI4        0x04             /* Command was sent ok */
  515. /* Ho hum, some ESP's set the step register to this as well... */
  516. #define ESP_STEP_FINI5        0x05
  517. #define ESP_STEP_FINI6        0x06
  518. #define ESP_STEP_FINI7        0x07
  519. #define ESP_STEP_SOM          0x08             /* Synchronous Offset Max */
  520. /* ESP chip-test register read-write */
  521. #define ESP_TEST_TARG         0x01             /* Target test mode */
  522. #define ESP_TEST_INI          0x02             /* Initiator test mode */
  523. #define ESP_TEST_TS           0x04             /* Tristate test mode */
  524. /* ESP unique ID register read-only, found on fas236+fas100a+fsc only */
  525. #define ESP_UID_F100A         0x00             /* FAS100A  */
  526. #define ESP_UID_F236          0x02             /* FAS236   */
  527. #define ESP_UID_FSC           0xa2             /* NCR53CF9x-2  */
  528. #define ESP_UID_REV           0x07             /* ESP revision */
  529. #define ESP_UID_FAM           0xf8             /* ESP family   */
  530. /* ESP fifo flags register read-only */
  531. /* Note that the following implies a 16 byte FIFO on the ESP. */
  532. #define ESP_FF_FBYTES         0x1f             /* Num bytes in FIFO */
  533. #define ESP_FF_ONOTZERO       0x20             /* offset ctr not zero (esp100,fsc) */
  534. #define ESP_FF_SSTEP          0xe0             /* Sequence step */
  535. /* ESP clock conversion factor register write-only */
  536. #define ESP_CCF_F0            0x00             /* 35.01MHz - 40MHz */
  537. #define ESP_CCF_NEVER         0x01             /* Set it to this and die */
  538. #define ESP_CCF_F2            0x02             /* 10MHz */
  539. #define ESP_CCF_F3            0x03             /* 10.01MHz - 15MHz */
  540. #define ESP_CCF_F4            0x04             /* 15.01MHz - 20MHz */
  541. #define ESP_CCF_F5            0x05             /* 20.01MHz - 25MHz */
  542. #define ESP_CCF_F6            0x06             /* 25.01MHz - 30MHz */
  543. #define ESP_CCF_F7            0x07             /* 30.01MHz - 35MHz */
  544. #define ESP_BUS_TIMEOUT        275             /* In milli-seconds */
  545. #define ESP_TIMEO_CONST       8192
  546. #define FSC_TIMEO_CONST       7668
  547. #define ESP_NEG_DEFP(mhz, cfact) 
  548.         ((ESP_BUS_TIMEOUT * ((mhz) / 1000)) / (8192 * (cfact)))
  549. #define FSC_NEG_DEFP(mhz, cfact) 
  550.         ((ESP_BUS_TIMEOUT * ((mhz) / 1000)) / (7668 * (cfact)))
  551. #define ESP_MHZ_TO_CYCLE(mhertz)  ((1000000000) / ((mhertz) / 1000))
  552. #define ESP_TICK(ccf, cycle)  ((7682 * (ccf) * (cycle) / 1000))
  553. /* UGLY, UGLY, UGLY! */
  554. extern int nesps, esps_in_use, esps_running;
  555. /* For our interrupt engine. */
  556. #define for_each_esp(esp) 
  557.         for((esp) = espchain; (esp); (esp) = (esp)->next)
  558. /* External functions */
  559. extern inline void esp_cmd(struct NCR_ESP *esp, struct ESP_regs *eregs,
  560.    unchar cmd);
  561. extern struct NCR_ESP *esp_allocate(Scsi_Host_Template *, void *);
  562. extern void esp_deallocate(struct NCR_ESP *);
  563. extern void esp_release(void);
  564. extern void esp_initialize(struct NCR_ESP *);
  565. extern void esp_intr(int, void *, struct pt_regs *);
  566. #endif /* !(NCR53C9X_H) */