via82cxxx.c
上传用户:lgb322
上传日期:2013-02-24
资源大小:30529k
文件大小:17k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. /*
  2.  * $Id: via82cxxx.c,v 3.29 2001/09/10 10:06:00 vojtech Exp $
  3.  *
  4.  *  Copyright (c) 2000-2001 Vojtech Pavlik
  5.  *
  6.  *  Based on the work of:
  7.  * Michel Aubry
  8.  * Jeff Garzik
  9.  * Andre Hedrick
  10.  *
  11.  *  Sponsored by SuSE
  12.  */
  13. /*
  14.  * VIA IDE driver for Linux. Supports
  15.  *
  16.  *   vt82c576, vt82c586, vt82c586a, vt82c586b, vt82c596a, vt82c596b,
  17.  *   vt82c686, vt82c686a, vt82c686b, vt8231, vt8233
  18.  *
  19.  * southbridges, which can be found in
  20.  *
  21.  *  VIA Apollo Master, VP, VP2, VP2/97, VP3, VPX, VPX/97, MVP3, MVP4, P6, Pro,
  22.  *    ProII, ProPlus, Pro133, Pro133+, Pro133A, Pro133A Dual, Pro133T, Pro133Z,
  23.  *    PLE133, PLE133T, Pro266, Pro266T, ProP4X266, PM601, PM133, PN133, PL133T,
  24.  *    PX266, PM266, KX133, KT133, KT133A, KLE133, KT266, KX266, KM133, KM133A,
  25.  *    KL133, KN133, KM266
  26.  *  PC-Chips VXPro, VXPro+, VXTwo, TXPro-III, TXPro-AGP, AGPPro, ViaGra, BXToo,
  27.  *    BXTel, BXpert
  28.  *  AMD 640, 640 AGP, 750 IronGate, 760, 760MP
  29.  *  ETEQ 6618, 6628, 6629, 6638
  30.  *  Micron Samurai
  31.  *
  32.  * chipsets. Supports
  33.  *
  34.  *   PIO 0-5, MWDMA 0-2, SWDMA 0-2 and UDMA 0-5
  35.  *
  36.  * (this includes UDMA33, 66 and 100) modes. UDMA66 and higher modes are
  37.  * autoenabled only in case the BIOS has detected a 80 wire cable. To ignore
  38.  * the BIOS data and assume the cable is present, use 'ide0=ata66' or
  39.  * 'ide1=ata66' on the kernel command line.
  40.  */
  41. /*
  42.  * This program is free software; you can redistribute it and/or modify
  43.  * it under the terms of the GNU General Public License as published by
  44.  * the Free Software Foundation; either version 2 of the License, or
  45.  * (at your option) any later version.
  46.  *
  47.  * This program is distributed in the hope that it will be useful,
  48.  * but WITHOUT ANY WARRANTY; without even the implied warranty of
  49.  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
  50.  * GNU General Public License for more details.
  51.  *
  52.  * You should have received a copy of the GNU General Public License
  53.  * along with this program; if not, write to the Free Software
  54.  * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307 USA
  55.  *
  56.  * Should you need to contact me, the author, you can do so either by
  57.  * e-mail - mail your message to <vojtech@suse.cz>, or by paper mail:
  58.  * Vojtech Pavlik, Ucitelska 1576, Prague 8, 182 00 Czech Republic
  59.  */
  60. #include <linux/config.h>
  61. #include <linux/kernel.h>
  62. #include <linux/ioport.h>
  63. #include <linux/blkdev.h>
  64. #include <linux/pci.h>
  65. #include <linux/init.h>
  66. #include <linux/ide.h>
  67. #include <asm/io.h>
  68. #include "ide-timing.h"
  69. #define VIA_IDE_ENABLE 0x40
  70. #define VIA_IDE_CONFIG 0x41
  71. #define VIA_FIFO_CONFIG 0x43
  72. #define VIA_MISC_1 0x44
  73. #define VIA_MISC_2 0x45
  74. #define VIA_MISC_3 0x46
  75. #define VIA_DRIVE_TIMING 0x48
  76. #define VIA_8BIT_TIMING 0x4e
  77. #define VIA_ADDRESS_SETUP 0x4c
  78. #define VIA_UDMA_TIMING 0x50
  79. #define VIA_UDMA 0x007
  80. #define VIA_UDMA_NONE 0x000
  81. #define VIA_UDMA_33 0x001
  82. #define VIA_UDMA_66 0x002
  83. #define VIA_UDMA_100 0x003
  84. #define VIA_BAD_PREQ 0x010 /* Crashes if PREQ# till DDACK# set */
  85. #define VIA_BAD_CLK66 0x020 /* 66 MHz clock doesn't work correctly */
  86. #define VIA_SET_FIFO 0x040 /* Needs to have FIFO split set */
  87. #define VIA_NO_UNMASK 0x080 /* Doesn't work with IRQ unmasking on */
  88. /*
  89.  * VIA SouthBridge chips.
  90.  */
  91. static struct via_isa_bridge {
  92. char *name;
  93. unsigned short id;
  94. unsigned char rev_min;
  95. unsigned char rev_max;
  96. unsigned short flags;
  97. } via_isa_bridges[] = {
  98. #ifdef FUTURE_BRIDGES
  99. { "vt8237", PCI_DEVICE_ID_VIA_8237,     0x00, 0x2f, VIA_UDMA_100 },
  100. { "vt8235", PCI_DEVICE_ID_VIA_8235,     0x00, 0x2f, VIA_UDMA_100 },
  101. { "vt8233c", PCI_DEVICE_ID_VIA_8233C,    0x00, 0x2f, VIA_UDMA_100 },
  102. #endif
  103. { "vt8233", PCI_DEVICE_ID_VIA_8233_0,   0x00, 0x2f, VIA_UDMA_100 },
  104. { "vt8231", PCI_DEVICE_ID_VIA_8231,     0x00, 0x2f, VIA_UDMA_100 },
  105. { "vt82c686b", PCI_DEVICE_ID_VIA_82C686,   0x40, 0x4f, VIA_UDMA_100 },
  106. { "vt82c686a", PCI_DEVICE_ID_VIA_82C686,   0x10, 0x2f, VIA_UDMA_66 },
  107. { "vt82c686", PCI_DEVICE_ID_VIA_82C686,   0x00, 0x0f, VIA_UDMA_33 | VIA_BAD_CLK66 },
  108. { "vt82c596b", PCI_DEVICE_ID_VIA_82C596,   0x10, 0x2f, VIA_UDMA_66 },
  109. { "vt82c596a", PCI_DEVICE_ID_VIA_82C596,   0x00, 0x0f, VIA_UDMA_33 | VIA_BAD_CLK66 },
  110. { "vt82c586b", PCI_DEVICE_ID_VIA_82C586_0, 0x47, 0x4f, VIA_UDMA_33 | VIA_SET_FIFO },
  111. { "vt82c586b", PCI_DEVICE_ID_VIA_82C586_0, 0x40, 0x46, VIA_UDMA_33 | VIA_SET_FIFO | VIA_BAD_PREQ },
  112. { "vt82c586b", PCI_DEVICE_ID_VIA_82C586_0, 0x30, 0x3f, VIA_UDMA_33 | VIA_SET_FIFO },
  113. { "vt82c586a", PCI_DEVICE_ID_VIA_82C586_0, 0x20, 0x2f, VIA_UDMA_33 | VIA_SET_FIFO },
  114. { "vt82c586", PCI_DEVICE_ID_VIA_82C586_0, 0x00, 0x0f, VIA_UDMA_NONE | VIA_SET_FIFO },
  115. { "vt82c576", PCI_DEVICE_ID_VIA_82C576,   0x00, 0x2f, VIA_UDMA_NONE | VIA_SET_FIFO | VIA_NO_UNMASK },
  116. { NULL }
  117. };
  118. static struct via_isa_bridge *via_config;
  119. static unsigned char via_enabled;
  120. static unsigned int via_80w;
  121. static unsigned int via_clock;
  122. static char *via_dma[] = { "MWDMA16", "UDMA33", "UDMA66", "UDMA100" };
  123. /*
  124.  * VIA /proc entry.
  125.  */
  126. #ifdef CONFIG_PROC_FS
  127. #include <linux/stat.h>
  128. #include <linux/proc_fs.h>
  129. int via_proc, via_base;
  130. static struct pci_dev *bmide_dev, *isa_dev;
  131. extern int (*via_display_info)(char *, char **, off_t, int); /* ide-proc.c */
  132. static char *via_control3[] = { "No limit", "64", "128", "192" };
  133. #define via_print(format, arg...) p += sprintf(p, format "n" , ## arg)
  134. #define via_print_drive(name, format, arg...)
  135. p += sprintf(p, name); for (i = 0; i < 4; i++) p += sprintf(p, format, ## arg); p += sprintf(p, "n");
  136. static int via_get_info(char *buffer, char **addr, off_t offset, int count)
  137. {
  138. short speed[4], cycle[4], setup[4], active[4], recover[4], den[4],
  139.  uen[4], udma[4], umul[4], active8b[4], recover8b[4];
  140. struct pci_dev *dev = bmide_dev;
  141. unsigned int v, u, i;
  142. unsigned short c, w;
  143. unsigned char t, x;
  144. char *p = buffer;
  145. via_print("----------VIA BusMastering IDE Configuration----------------");
  146. via_print("Driver Version:                     3.29");
  147. via_print("South Bridge:                       VIA %s", via_config->name);
  148. pci_read_config_byte(isa_dev, PCI_REVISION_ID, &t);
  149. pci_read_config_byte(dev, PCI_REVISION_ID, &x);
  150. via_print("Revision:                           ISA %#x IDE %#x", t, x);
  151. via_print("Highest DMA rate:                   %s", via_dma[via_config->flags & VIA_UDMA]);
  152. via_print("BM-DMA base:                        %#x", via_base);
  153. via_print("PCI clock:                          %dMHz", via_clock);
  154. pci_read_config_byte(dev, VIA_MISC_1, &t);
  155. via_print("Master Read  Cycle IRDY:            %dws", (t & 64) >> 6);
  156. via_print("Master Write Cycle IRDY:            %dws", (t & 32) >> 5);
  157. via_print("BM IDE Status Register Read Retry:  %s", (t & 8) ? "yes" : "no");
  158. pci_read_config_byte(dev, VIA_MISC_3, &t);
  159. via_print("Max DRDY Pulse Width:               %s%s", via_control3[(t & 0x03)], (t & 0x03) ? " PCI clocks" : "");
  160. via_print("-----------------------Primary IDE-------Secondary IDE------");
  161. via_print("Read DMA FIFO flush:   %10s%20s", (t & 0x80) ? "yes" : "no", (t & 0x40) ? "yes" : "no");
  162. via_print("End Sector FIFO flush: %10s%20s", (t & 0x20) ? "yes" : "no", (t & 0x10) ? "yes" : "no");
  163. pci_read_config_byte(dev, VIA_IDE_CONFIG, &t);
  164. via_print("Prefetch Buffer:       %10s%20s", (t & 0x80) ? "yes" : "no", (t & 0x20) ? "yes" : "no");
  165. via_print("Post Write Buffer:     %10s%20s", (t & 0x40) ? "yes" : "no", (t & 0x10) ? "yes" : "no");
  166. pci_read_config_byte(dev, VIA_IDE_ENABLE, &t);
  167. via_print("Enabled:               %10s%20s", (t & 0x02) ? "yes" : "no", (t & 0x01) ? "yes" : "no");
  168. c = inb(via_base + 0x02) | (inb(via_base + 0x0a) << 8);
  169. via_print("Simplex only:          %10s%20s", (c & 0x80) ? "yes" : "no", (c & 0x8000) ? "yes" : "no");
  170. via_print("Cable Type:            %10s%20s", (via_80w & 1) ? "80w" : "40w", (via_80w & 2) ? "80w" : "40w");
  171. via_print("-------------------drive0----drive1----drive2----drive3-----");
  172. pci_read_config_byte(dev, VIA_ADDRESS_SETUP, &t);
  173. pci_read_config_dword(dev, VIA_DRIVE_TIMING, &v);
  174. pci_read_config_word(dev, VIA_8BIT_TIMING, &w);
  175. if (via_config->flags & VIA_UDMA)
  176. pci_read_config_dword(dev, VIA_UDMA_TIMING, &u);
  177. else u = 0;
  178. for (i = 0; i < 4; i++) {
  179. setup[i]     = ((t >> ((3 - i) << 1)) & 0x3) + 1;
  180. recover8b[i] = ((w >> ((1 - (i >> 1)) << 3)) & 0xf) + 1;
  181. active8b[i]  = ((w >> (((1 - (i >> 1)) << 3) + 4)) & 0xf) + 1;
  182. active[i]    = ((v >> (((3 - i) << 3) + 4)) & 0xf) + 1;
  183. recover[i]   = ((v >> ((3 - i) << 3)) & 0xf) + 1;
  184. udma[i]      = ((u >> ((3 - i) << 3)) & 0x7) + 2;
  185. umul[i]      = ((u >> (((3 - i) & 2) << 3)) & 0x8) ? 1 : 2;
  186. uen[i]       = ((u >> ((3 - i) << 3)) & 0x20);
  187. den[i]       = (c & ((i & 1) ? 0x40 : 0x20) << ((i & 2) << 2));
  188. speed[i] = 20 * via_clock / (active[i] + recover[i]);
  189. cycle[i] = 1000 / via_clock * (active[i] + recover[i]);
  190. if (!uen[i] || !den[i])
  191. continue;
  192. switch (via_config->flags & VIA_UDMA) {
  193. case VIA_UDMA_100:
  194. speed[i] = 60 * via_clock / udma[i];
  195. cycle[i] = 333 / via_clock * udma[i];
  196. break;
  197. case VIA_UDMA_66:
  198. speed[i] = 40 * via_clock / (udma[i] * umul[i]);
  199. cycle[i] = 500 / via_clock * (udma[i] * umul[i]);
  200. break;
  201. case VIA_UDMA_33:
  202. speed[i] = 20 * via_clock / udma[i];
  203. cycle[i] = 1000 / via_clock * udma[i];
  204. break;
  205. }
  206. }
  207. via_print_drive("Transfer Mode: ", "%10s", den[i] ? (uen[i] ? "UDMA" : "DMA") : "PIO");
  208. via_print_drive("Address Setup: ", "%8dns", (1000 / via_clock) * setup[i]);
  209. via_print_drive("Cmd Active:    ", "%8dns", (1000 / via_clock) * active8b[i]);
  210. via_print_drive("Cmd Recovery:  ", "%8dns", (1000 / via_clock) * recover8b[i]);
  211. via_print_drive("Data Active:   ", "%8dns", (1000 / via_clock) * active[i]);
  212. via_print_drive("Data Recovery: ", "%8dns", (1000 / via_clock) * recover[i]);
  213. via_print_drive("Cycle Time:    ", "%8dns", cycle[i]);
  214. via_print_drive("Transfer Rate: ", "%4d.%dMB/s", speed[i] / 10, speed[i] % 10);
  215. return p - buffer; /* hoping it is less than 4K... */
  216. }
  217. #endif
  218. /*
  219.  * via_set_speed() writes timing values to the chipset registers
  220.  */
  221. static void via_set_speed(struct pci_dev *dev, unsigned char dn, struct ide_timing *timing)
  222. {
  223. unsigned char t;
  224. pci_read_config_byte(dev, VIA_ADDRESS_SETUP, &t);
  225. t = (t & ~(3 << ((3 - dn) << 1))) | ((FIT(timing->setup, 1, 4) - 1) << ((3 - dn) << 1));
  226. pci_write_config_byte(dev, VIA_ADDRESS_SETUP, t);
  227. pci_write_config_byte(dev, VIA_8BIT_TIMING + (1 - (dn >> 1)),
  228. ((FIT(timing->act8b, 1, 16) - 1) << 4) | (FIT(timing->rec8b, 1, 16) - 1));
  229. pci_write_config_byte(dev, VIA_DRIVE_TIMING + (3 - dn),
  230. ((FIT(timing->active, 1, 16) - 1) << 4) | (FIT(timing->recover, 1, 16) - 1));
  231. switch (via_config->flags & VIA_UDMA) {
  232. case VIA_UDMA_33:  t = timing->udma ? (0xe0 | (FIT(timing->udma, 2, 5) - 2)) : 0x03; break;
  233. case VIA_UDMA_66:  t = timing->udma ? (0xe8 | (FIT(timing->udma, 2, 9) - 2)) : 0x0f; break;
  234. case VIA_UDMA_100: t = timing->udma ? (0xe0 | (FIT(timing->udma, 2, 9) - 2)) : 0x07; break;
  235. default: return;
  236. }
  237. pci_write_config_byte(dev, VIA_UDMA_TIMING + (3 - dn), t);
  238. }
  239. /*
  240.  * via_set_drive() computes timing values configures the drive and
  241.  * the chipset to a desired transfer mode. It also can be called
  242.  * by upper layers.
  243.  */
  244. static int via_set_drive(ide_drive_t *drive, unsigned char speed)
  245. {
  246. ide_drive_t *peer = HWIF(drive)->drives + (~drive->dn & 1);
  247. struct ide_timing t, p;
  248. int T, UT;
  249. if (speed != XFER_PIO_SLOW && speed != drive->current_speed)
  250. if (ide_config_drive_speed(drive, speed))
  251. printk(KERN_WARNING "ide%d: Drive %d didn't accept speed setting. Oh, well.n",
  252. drive->dn >> 1, drive->dn & 1);
  253. T = 1000 / via_clock;
  254. switch (via_config->flags & VIA_UDMA) {
  255. case VIA_UDMA_33:   UT = T;   break;
  256. case VIA_UDMA_66:   UT = T/2; break;
  257. case VIA_UDMA_100:  UT = T/3; break;
  258. default:     UT = T;   break;
  259. }
  260. ide_timing_compute(drive, speed, &t, T, UT);
  261. if (peer->present) {
  262. ide_timing_compute(peer, peer->current_speed, &p, T, UT);
  263. ide_timing_merge(&p, &t, &t, IDE_TIMING_8BIT);
  264. }
  265. via_set_speed(HWIF(drive)->pci_dev, drive->dn, &t);
  266. if (!drive->init_speed)
  267. drive->init_speed = speed;
  268. drive->current_speed = speed;
  269. return 0;
  270. }
  271. /*
  272.  * via82cxxx_tune_drive() is a callback from upper layers for
  273.  * PIO-only tuning.
  274.  */
  275. static void via82cxxx_tune_drive(ide_drive_t *drive, unsigned char pio)
  276. {
  277. if (!((via_enabled >> HWIF(drive)->channel) & 1))
  278. return;
  279. if (pio == 255) {
  280. via_set_drive(drive, ide_find_best_mode(drive, XFER_PIO | XFER_EPIO));
  281. return;
  282. }
  283. via_set_drive(drive, XFER_PIO_0 + MIN(pio, 5));
  284. }
  285. #ifdef CONFIG_BLK_DEV_IDEDMA
  286. /*
  287.  * via82cxxx_dmaproc() is a callback from upper layers that can do
  288.  * a lot, but we use it for DMA/PIO tuning only, delegating everything
  289.  * else to the default ide_dmaproc().
  290.  */
  291. int via82cxxx_dmaproc(ide_dma_action_t func, ide_drive_t *drive)
  292. {
  293. if (func == ide_dma_check) {
  294. short w80 = HWIF(drive)->udma_four;
  295. short speed = ide_find_best_mode(drive,
  296. XFER_PIO | XFER_EPIO | XFER_SWDMA | XFER_MWDMA |
  297. (via_config->flags & VIA_UDMA ? XFER_UDMA : 0) |
  298. (w80 && (via_config->flags & VIA_UDMA) >= VIA_UDMA_66 ? XFER_UDMA_66 : 0) |
  299. (w80 && (via_config->flags & VIA_UDMA) >= VIA_UDMA_100 ? XFER_UDMA_100 : 0));
  300. via_set_drive(drive, speed);
  301. func = (HWIF(drive)->autodma && (speed & XFER_MODE) != XFER_PIO)
  302. ? ide_dma_on : ide_dma_off_quietly;
  303. }
  304. return ide_dmaproc(func, drive);
  305. }
  306. #endif /* CONFIG_BLK_DEV_IDEDMA */
  307. /*
  308.  * The initialization callback. Here we determine the IDE chip type
  309.  * and initialize its drive independent registers.
  310.  */
  311. unsigned int __init pci_init_via82cxxx(struct pci_dev *dev, const char *name)
  312. {
  313. struct pci_dev *isa = NULL;
  314. unsigned char t, v;
  315. unsigned int u;
  316. int i;
  317. /*
  318.  * Find the ISA bridge to see how good the IDE is.
  319.  */
  320. for (via_config = via_isa_bridges; via_config->id; via_config++)
  321. if ((isa = pci_find_device(PCI_VENDOR_ID_VIA, via_config->id, NULL))) {
  322. pci_read_config_byte(isa, PCI_REVISION_ID, &t);
  323. if (t >= via_config->rev_min && t <= via_config->rev_max)
  324. break;
  325. }
  326. if (!via_config->id) {
  327. printk(KERN_WARNING "VP_IDE: Unknown VIA SouthBridge, contact Vojtech Pavlik <vojtech@suse.cz>n");
  328. return -ENODEV;
  329. }
  330. /*
  331.  * Check 80-wire cable presence and setup Clk66.
  332.  */
  333. switch (via_config->flags & VIA_UDMA) {
  334. case VIA_UDMA_100:
  335. pci_read_config_dword(dev, VIA_UDMA_TIMING, &u);
  336. for (i = 24; i >= 0; i -= 8)
  337. if (((u >> i) & 0x10) || (((u >> i) & 0x20) && (((u >> i) & 7) < 3)))
  338. via_80w |= (1 << (1 - (i >> 4))); /* BIOS 80-wire bit or UDMA w/ < 50ns/cycle */
  339. break;
  340. case VIA_UDMA_66:
  341. pci_read_config_dword(dev, VIA_UDMA_TIMING, &u); /* Enable Clk66 */
  342. pci_write_config_dword(dev, VIA_UDMA_TIMING, u | 0x80008);
  343. for (i = 24; i >= 0; i -= 8)
  344. if (((u >> (i & 16)) & 8) && ((u >> i) & 0x20) && (((u >> i) & 7) < 2))
  345. via_80w |= (1 << (1 - (i >> 4))); /* 2x PCI clock and UDMA w/ < 3T/cycle */
  346. break;
  347. }
  348. if (via_config->flags & VIA_BAD_CLK66) { /* Disable Clk66 */
  349. pci_read_config_dword(dev, VIA_UDMA_TIMING, &u); /* Would cause trouble on 596a and 686 */
  350. pci_write_config_dword(dev, VIA_UDMA_TIMING, u & ~0x80008);
  351. }
  352. /*
  353.  * Check whether interfaces are enabled.
  354.  */
  355. pci_read_config_byte(dev, VIA_IDE_ENABLE, &v);
  356. via_enabled = ((v & 1) ? 2 : 0) | ((v & 2) ? 1 : 0);
  357. /*
  358.  * Set up FIFO sizes and thresholds.
  359.  */
  360. pci_read_config_byte(dev, VIA_FIFO_CONFIG, &t);
  361. if (via_config->flags & VIA_BAD_PREQ) /* Disable PREQ# till DDACK# */
  362. t &= 0x7f; /* Would crash on 586b rev 41 */
  363. if (via_config->flags & VIA_SET_FIFO) { /* Fix FIFO split between channels */
  364. t &= (t & 0x9f);
  365. switch (via_enabled) {
  366. case 1: t |= 0x00; break; /* 16 on primary */
  367. case 2: t |= 0x60; break; /* 16 on secondary */
  368. case 3: t |= 0x20; break; /* 8 pri 8 sec */
  369. }
  370. }
  371. pci_write_config_byte(dev, VIA_FIFO_CONFIG, t);
  372. /*
  373.  * Determine system bus clock.
  374.  */
  375. via_clock = system_bus_clock();
  376. if (via_clock < 20 || via_clock > 50) {
  377. printk(KERN_WARNING "VP_IDE: User given PCI clock speed impossible (%d), using 33 MHz instead.n", via_clock);
  378. printk(KERN_WARNING "VP_IDE: Use ide0=ata66 if you want to force UDMA66/UDMA100.n");
  379. via_clock = 33;
  380. }
  381. /*
  382.  * Print the boot message.
  383.  */
  384. pci_read_config_byte(isa, PCI_REVISION_ID, &t);
  385. printk(KERN_INFO "VP_IDE: VIA %s (rev %02x) IDE %s controller on pci%sn",
  386. via_config->name, t, via_dma[via_config->flags & VIA_UDMA], dev->slot_name);
  387. /*
  388.  * Setup /proc/ide/via entry.
  389.  */
  390. #ifdef CONFIG_PROC_FS
  391. if (!via_proc) {
  392. via_base = pci_resource_start(dev, 4);
  393. bmide_dev = dev;
  394. isa_dev = isa;
  395. via_display_info = &via_get_info;
  396. via_proc = 1;
  397. }
  398. #endif
  399. return 0;
  400. }
  401. unsigned int __init ata66_via82cxxx(ide_hwif_t *hwif)
  402. {
  403. return ((via_enabled & via_80w) >> hwif->channel) & 1;
  404. }
  405. void __init ide_init_via82cxxx(ide_hwif_t *hwif)
  406. {
  407. int i;
  408. hwif->tuneproc = &via82cxxx_tune_drive;
  409. hwif->speedproc = &via_set_drive;
  410. hwif->autodma = 0;
  411. for (i = 0; i < 2; i++) {
  412. hwif->drives[i].io_32bit = 1;
  413. hwif->drives[i].unmask = (via_config->flags & VIA_NO_UNMASK) ? 0 : 1;
  414. hwif->drives[i].autotune = 1;
  415. hwif->drives[i].dn = hwif->channel * 2 + i;
  416. }
  417. #ifdef CONFIG_BLK_DEV_IDEDMA
  418. if (hwif->dma_base) {
  419. hwif->dmaproc = &via82cxxx_dmaproc;
  420. #ifdef CONFIG_IDEDMA_AUTO
  421. if (!noautodma)
  422. hwif->autodma = 1;
  423. #endif
  424. }
  425. #endif /* CONFIG_BLK_DEV_IDEDMA */
  426. }
  427. /*
  428.  * We allow the BM-DMA driver to only work on enabled interfaces.
  429.  */
  430. void __init ide_dmacapable_via82cxxx(ide_hwif_t *hwif, unsigned long dmabase)
  431. {
  432. if ((via_enabled >> hwif->channel) & 1)
  433. ide_setup_dma(hwif, dmabase, 8);
  434. }