rme96xx.c
上传用户:lgb322
上传日期:2013-02-24
资源大小:30529k
文件大小:40k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. /* (C) 2000 Guenter Geiger <geiger@debian.org>
  2.    with copy/pastes from the driver of Winfried Ritsch <ritsch@iem.kug.ac.at>
  3.    based on es1370.c
  4.    *  10 Jan 2001: 0.1 initial version
  5.    *  19 Jan 2001: 0.2 fixed bug in select()
  6.    *  27 Apr 2001: 0.3 more than one card usable
  7.    *  11 May 2001: 0.4 fixed for SMP, included into kernel source tree
  8.    *  17 May 2001: 0.5 draining code didn't work on new cards
  9.    *  18 May 2001: 0.6 remove synchronize_irq() call 
  10. TODO:
  11.    - test more than one card --- done
  12.    - check for pci IOREGION (see es1370) in rme96xx_probe ??
  13.    - error detection
  14.    - mmap interface
  15.    - mixer mmap interface
  16.    - mixer ioctl
  17.    - get rid of noise upon first open (why ??)
  18.    - allow multiple open(at least for read)
  19.    - allow multiple open for non overlapping regions
  20.    - recheck the multiple devices part (offsets of different devices, etc)
  21.    - do decent draining in _release --- done
  22.    - SMP support
  23. */
  24. #ifndef RMEVERSION
  25. #define RMEVERSION "0.6"
  26. #endif
  27. #include <linux/version.h>
  28. #include <linux/module.h>
  29. #include <linux/string.h>
  30. #include <linux/sched.h>
  31. #include <linux/sound.h>
  32. #include <linux/soundcard.h>
  33. #include <linux/pci.h>
  34. #include <linux/smp_lock.h>
  35. #include <linux/delay.h>
  36. #include <linux/slab.h>
  37. #include <asm/dma.h>
  38. #include <linux/init.h>
  39. #include <linux/poll.h>
  40. #include "rme96xx.h"
  41. #define NR_DEVICE 2
  42. static int devices = 1;
  43. MODULE_PARM(devices, "1-" __MODULE_STRING(NR_DEVICE) "i");
  44. MODULE_PARM_DESC(devices, "number of dsp devices allocated by the driver");
  45. MODULE_AUTHOR("Guenter Geiger, geiger@debian.org");
  46. MODULE_DESCRIPTION("RME9652/36 "Hammerfall" Driver");
  47. MODULE_LICENSE("GPL");
  48. #ifdef DEBUG
  49. #define DBG(x) printk("RME_DEBUG:");x
  50. #define COMM(x) printk("RME_COMM: " x "n");
  51. #else
  52. #define DBG(x) while (0) {}
  53. #define COMM(x)
  54. #endif
  55. /*-------------------------------------------------------------------------- 
  56.                         Preporcessor Macros and Definitions
  57.  --------------------------------------------------------------------------*/
  58. #define RME96xx_MAGIC 0x6473
  59. /* Registers-Space in offsets from base address with 16MByte size */
  60. #define RME96xx_IO_EXTENT     16l*1024l*1024l
  61. #define RME96xx_CHANNELS_PER_CARD 26
  62. /*                  Write - Register */
  63. /* 0,4,8,12,16,20,24,28 ... hardware init (erasing fifo-pointer intern) */
  64. #define RME96xx_num_of_init_regs   8
  65. #define RME96xx_init_buffer       (0/4)
  66. #define RME96xx_play_buffer       (32/4)  /* pointer to 26x64kBit RAM from mainboard */
  67. #define RME96xx_rec_buffer        (36/4)  /* pointer to 26x64kBit RAM from mainboard */
  68. #define RME96xx_control_register  (64/4)  /* exact meaning see below */
  69. #define RME96xx_irq_clear         (96/4)  /* irq acknowledge */
  70. #define RME96xx_time_code         (100/4) /* if used with alesis adat */
  71. #define RME96xx_thru_base         (128/4) /* 132...228 Thru for 26 channels */
  72. #define RME96xx_thru_channels     RME96xx_CHANNELS_PER_CARD
  73. /*                     Read Register */
  74. #define RME96xx_status_register    0     /* meaning see below */
  75. /* Status Register: */
  76. /* ------------------------------------------------------------------------ */
  77. #define RME96xx_IRQ          0x0000001 /* IRQ is High if not reset by RMExx_irq_clear */
  78. #define RME96xx_lock_2       0x0000002 /* ADAT 3-PLL: 1=locked, 0=unlocked */
  79. #define RME96xx_lock_1       0x0000004 /* ADAT 2-PLL: 1=locked, 0=unlocked */
  80. #define RME96xx_lock_0       0x0000008 /* ADAT 1-PLL: 1=locked, 0=unlocked */
  81. #define RME96xx_fs48         0x0000010 /* sample rate 0 ...44.1/88.2,  1 ... 48/96 Khz */
  82. #define RME96xx_wsel_rd      0x0000020 /* if Word-Clock is used and valid then 1 */
  83. #define RME96xx_buf_pos1     0x0000040 /* Bit 6..15 : Position of buffer-pointer in 64Bytes-blocks */
  84. #define RME96xx_buf_pos2     0x0000080 /* resolution +/- 1 64Byte/block (since 64Bytes bursts) */
  85.  
  86. #define RME96xx_buf_pos3     0x0000100 /* 10 bits = 1024 values */
  87. #define RME96xx_buf_pos4     0x0000200 /* if we mask off the first 6 bits, we can take the status */
  88. #define RME96xx_buf_pos5     0x0000400 /* register as sample counter in the hardware buffer */
  89. #define RME96xx_buf_pos6     0x0000800 
  90. #define RME96xx_buf_pos7     0x0001000 
  91. #define RME96xx_buf_pos8     0x0002000 
  92. #define RME96xx_buf_pos9     0x0004000
  93. #define RME96xx_buf_pos10    0x0008000 
  94. #define RME96xx_sync_2       0x0010000 /* if ADAT-IN3 synced to system clock */
  95. #define RME96xx_sync_1       0x0020000 /* if ADAT-IN2 synced to system clock */
  96. #define RME96xx_sync_0       0x0040000 /* if ADAT-IN1 synced to system clock */
  97. #define RME96xx_DS_rd        0x0080000 /* 1=Double Speed, 0=Normal Speed */
  98. #define RME96xx_tc_busy      0x0100000 /* 1=time-code copy in progress (960ms) */
  99. #define RME96xx_tc_out       0x0200000 /* time-code out bit */
  100. #define RME96xx_F_0          0x0400000 /*  000=64kHz, 100=88.2kHz, 011=96kHz  */
  101. #define RME96xx_F_1          0x0800000 /*  111=32kHz, 110=44.1kHz, 101=48kHz, */
  102. #define RME96xx_F_2          0x1000000 /*  od external Crystal Chip if ERF=1*/
  103. #define RME96xx_ERF          0x2000000 /* Error-Flag of SDPIF Receiver (1=No Lock)*/
  104. #define RME96xx_buffer_id    0x4000000 /* toggles by each interrupt on rec/play */
  105. #define RME96xx_tc_valid     0x8000000 /* 1 = a signal is detected on time-code input */
  106. /* Status Register Fields */
  107. #define RME96xx_lock            (RME96xx_lock_0|RME96xx_lock_1|RME96xx_lock_2)
  108. #define RME96xx_buf_pos          0x000FFC0 
  109. #define RME96xx_sync            (RME96xx_sync_0|RME96xx_sync_1|RME96xx_sync_2)
  110. #define RME96xx_F               (RME96xx_F_0|RME96xx_F_1|RME96xx_F_2)
  111. /* Control-Register: */     
  112. /*--------------------------------------------------------------------------------*/
  113. #define RME96xx_start_bit    0x0001    /* start record/play */
  114. #define RME96xx_latency0    0x0002    /* Bit 0 -  Buffer size or latency */
  115. #define RME96xx_latency1    0x0004    /* Bit 1 - Buffer size or latency */
  116. #define RME96xx_latency2    0x0008    /* Bit 2 - Buffer size or latency */
  117. #define RME96xx_Master    0x0010   /* Clock Mode Master=1,Slave/Auto=0 */
  118. #define RME96xx_IE    0x0020   /* Interupt Enable */
  119. #define RME96xx_freq    0x0040   /* samplerate 0=44.1/88.2, 1=48/96 kHz*/
  120. #define RME96xx_DS                 0x0100   /* Doule Speed 0=44.1/48, 1=88.2/96 Khz */
  121. #define RME96xx_PRO    0x0200    /* spdif 0=consumer, 1=professional Mode*/
  122. #define RME96xx_EMP    0x0400    /* spdif Emphasis 0=None, 1=ON */
  123. #define RME96xx_Dolby    0x0800    /* spdif Non-audio bit 1=set, 0=unset */
  124. #define RME96xx_opt_out            0x1000  /* Use 1st optical OUT as SPDIF: 1=yes,0=no */
  125. #define RME96xx_wsel               0x2000  /* use Wordclock as sync (overwrites master)*/
  126. #define RME96xx_inp_0              0x4000  /* SPDIF-IN: 00=optical (ADAT1),     */
  127. #define RME96xx_inp_1              0x8000  /* 01=koaxial (Cinch), 10=Internal CDROM*/
  128. #define RME96xx_SyncRef0           0x10000  /* preferred sync-source in autosync */
  129. #define RME96xx_SyncRef1           0x20000  /* 00=ADAT1,01=ADAT2,10=ADAT3,11=SPDIF */
  130. #define RME96xx_ctrl_init            (RME96xx_latency0 |
  131.                                      RME96xx_Master |
  132.                                      RME96xx_inp_1)
  133.                               
  134. /* Control register fields and shortcuts */
  135. #define RME96xx_latency (RME96xx_latency0|RME96xx_latency1|RME96xx_latency2)
  136. #define RME96xx_inp         (RME96xx_inp_0|RME96xx_inp_1)
  137. #define RME96xx_SyncRef    (RME96xx_SyncRef0|RME96xx_SyncRef1)
  138. /* latency = 512Bytes * 2^n, where n is made from Bit3 ... Bit0 */
  139. #define RME96xx_SET_LATENCY(x)   (((x)&0x7)<<1)
  140. #define RME96xx_GET_LATENCY(x)   (((x)>>1)&0x7)
  141. #define RME96xx_SET_inp(x) (((x)&0x3)<<14)
  142. #define RME96xx_GET_inp(x)   (((x)>>14)&0x3)
  143. #define RME96xx_SET_SyncRef(x) (((x)&0x3)<<17)
  144. #define RME96xx_GET_SyncRef(x)   (((x)>>17)&0x3)
  145. /* buffer sizes */
  146. #define RME96xx_BYTES_PER_SAMPLE  4 /* sizeof(u32) */
  147. #define RME_16K 16*1024
  148. #define RME96xx_DMA_MAX_SAMPLES  (RME_16K)
  149. #define RME96xx_DMA_MAX_SIZE     (RME_16K * RME96xx_BYTES_PER_SAMPLE)
  150. #define RME96xx_DMA_MAX_SIZE_ALL (RME96xx_DMA_MAX_SIZE * RME96xx_CHANNELS_PER_CARD)
  151. #define RME96xx_NUM_OF_FRAGMENTS     2
  152. #define RME96xx_FRAGMENT_MAX_SIZE    (RME96xx_DMA_MAX_SIZE/2)
  153. #define RME96xx_FRAGMENT_MAX_SAMPLES (RME96xx_DMA_MAX_SAMPLES/2)
  154. #define RME96xx_MAX_LATENCY       7   /* 16k samples */
  155. #define RME96xx_MAX_DEVS 4 /* we provide some OSS stereodevs */
  156. #define RME_MESS "rme96xx:"
  157. /*------------------------------------------------------------------------ 
  158.                   Types, struct and function declarations 
  159.  ------------------------------------------------------------------------*/
  160. /* --------------------------------------------------------------------- */
  161. static const char invalid_magic[] = KERN_CRIT RME_MESS" invalid magic valuen";
  162. #define VALIDATE_STATE(s)                         
  163. ({                                                
  164. if (!(s) || (s)->magic != RME96xx_MAGIC) { 
  165. printk(invalid_magic);            
  166. return -ENXIO;                    
  167. }                                         
  168. })
  169. /* --------------------------------------------------------------------- */
  170. static struct file_operations rme96xx_audio_fops;
  171. static struct file_operations rme96xx_mixer_fops;
  172. static int numcards;
  173. typedef int32_t raw_sample_t;
  174. typedef struct _rme96xx_info {
  175. /* hardware settings */
  176. int magic;
  177. struct pci_dev * pcidev; /* pci_dev structure */
  178. unsigned long *iobase;
  179. unsigned int irq;
  180. /* list of rme96xx devices */
  181. struct list_head devs;
  182. spinlock_t lock;
  183. u32 *recbuf;             /* memory for rec buffer */
  184. u32 *playbuf;            /* memory for play buffer */
  185. u32 control_register;
  186. u32 thru_bits; /* thru 1=on, 0=off channel 1=Bit1... channel 26= Bit26 */
  187. int open_count;
  188. int rate;
  189. int latency;
  190. unsigned int fragsize;
  191. int started;
  192. int hwptr; /* can be negativ because of pci burst offset  */
  193. unsigned int hwbufid;  /* set by interrupt, buffer which is written/read now */
  194. struct dmabuf {
  195. unsigned int format;
  196. int formatshift;
  197. int inchannels;       /* number of channels for device */
  198. int outchannels;       /* number of channels for device */
  199. int mono; /* if true, we play mono on 2 channels */
  200. int inoffset; /* which channel is considered the first one */
  201.           int outoffset;
  202. /* state */
  203. int opened;               /* open() made */
  204. int started;              /* first write/read */
  205. int mmapped;              /* mmap */
  206. int open_mode;
  207. struct _rme96xx_info *s;  
  208. /* pointer to read/write position in buffer */
  209. unsigned readptr;          
  210. unsigned writeptr;          
  211. unsigned error; /* over/underruns cleared on sync again */
  212. /* waiting and locking */
  213. wait_queue_head_t wait;
  214. struct semaphore  open_sem;
  215. wait_queue_head_t open_wait;
  216. } dma[RME96xx_MAX_DEVS]; 
  217. int dspnum[RME96xx_MAX_DEVS];  /* register with sound subsystem */ 
  218. int mixer;  /* register with sound subsystem */ 
  219. } rme96xx_info;
  220. /* fiddling with the card (first level hardware control) */
  221. inline void rme96xx_set_ctrl(rme96xx_info* s,int mask)
  222. {
  223. s->control_register|=mask;
  224. writel(s->control_register,s->iobase + RME96xx_control_register);
  225. }
  226. inline void rme96xx_unset_ctrl(rme96xx_info* s,int mask)
  227. {
  228. s->control_register&=(~mask);
  229. writel(s->control_register,s->iobase + RME96xx_control_register);
  230. }
  231. /* the hwbuf in the status register seems to have some jitter, to get rid of
  232.    it, we first only let the numbers grow, to be on the secure side we 
  233.    subtract a certain amount RME96xx_BURSTBYTES from the resulting number */
  234. /* the function returns the hardware pointer in bytes */
  235. #define RME96xx_BURSTBYTES -64  /* bytes by which hwptr could be off */
  236. inline int rme96xx_gethwptr(rme96xx_info* s,int exact)
  237. {
  238. long flags;
  239. if (exact) {
  240. unsigned int hwp;
  241. /* the hwptr seems to be rather unreliable :(, so we don't use it */
  242. spin_lock_irqsave(&s->lock,flags);
  243. hwp  = readl(s->iobase + RME96xx_status_register) & 0xffc0;
  244. s->hwptr = (hwp < s->hwptr) ? s->hwptr : hwp;
  245. // s->hwptr = hwp;
  246. spin_unlock_irqrestore(&s->lock,flags);
  247. return (s->hwptr+RME96xx_BURSTBYTES) & ((s->fragsize<<1)-1);
  248. }
  249. return (s->hwbufid ? s->fragsize : 0);
  250. }
  251. inline void rme96xx_setlatency(rme96xx_info* s,int l)
  252. {
  253. s->latency = l;
  254. s->fragsize = 1<<(8+l);
  255. rme96xx_unset_ctrl(s,RME96xx_latency);
  256. rme96xx_set_ctrl(s,RME96xx_SET_LATENCY(l));
  257. }
  258. static void rme96xx_clearbufs(struct dmabuf* dma)
  259. {
  260. int i,j;
  261. unsigned long flags;
  262. /* clear dmabufs */
  263. for(i=0;i<devices;i++) {
  264. for (j=0;j<dma->outchannels + dma->mono;j++)
  265. memset(&dma->s->playbuf[(dma->outoffset + j)*RME96xx_DMA_MAX_SAMPLES], 
  266.        0, RME96xx_DMA_MAX_SIZE);
  267. }
  268. spin_lock_irqsave(&dma->s->lock,flags);
  269. dma->writeptr = 0;
  270. dma->readptr = 0;
  271. spin_unlock_irqrestore(&dma->s->lock,flags);
  272. }
  273. static int rme96xx_startcard(rme96xx_info *s,int stop)
  274. {
  275. int i;
  276. long flags;
  277. COMM       ("startcard");
  278. if(s->control_register & RME96xx_IE){
  279. /* disable interrupt first */
  280. rme96xx_unset_ctrl( s,RME96xx_start_bit );
  281. udelay(10);
  282. rme96xx_unset_ctrl( s,RME96xx_IE);
  283. spin_lock_irqsave(&s->lock,flags); /* timing is critical */
  284. s->started = 0;
  285. spin_unlock_irqrestore(&s->lock,flags);
  286. if (stop) {
  287.      COMM("Sound card stopped");
  288.      return 1;
  289. }
  290. }
  291. COMM       ("interupt disabled");
  292. /* first initialize all pointers on card */
  293. for(i=0;i<RME96xx_num_of_init_regs;i++){
  294. writel(0,s->iobase + i);
  295. udelay(10); /* ?? */
  296. }
  297. COMM       ("regs cleaned");
  298. spin_lock_irqsave(&s->lock,flags); /* timing is critical */
  299. udelay(10);
  300. s->started = 1;
  301. s->hwptr = 0;
  302. spin_unlock_irqrestore(&s->lock,flags);
  303. rme96xx_set_ctrl( s, RME96xx_IE | RME96xx_start_bit);
  304. COMM("Sound card started");
  305.   
  306. return 1;
  307. }
  308. inline int rme96xx_getospace(struct dmabuf * dma, unsigned int hwp)
  309. {
  310. int cnt;
  311. int  swptr;
  312. unsigned long flags;
  313. spin_lock_irqsave(&dma->s->lock,flags); 
  314. swptr = dma->writeptr;
  315. cnt = (hwp - swptr);
  316. if (cnt < 0) {
  317.      cnt = ((dma->s->fragsize<<1) - swptr);
  318. }
  319. spin_unlock_irqrestore(&dma->s->lock,flags);
  320. return cnt;
  321. }
  322. inline int rme96xx_getispace(struct dmabuf * dma, unsigned int hwp)
  323. {
  324. int cnt;
  325. int  swptr;
  326. unsigned long flags;
  327. spin_lock_irqsave(&dma->s->lock,flags); 
  328. swptr = dma->readptr;
  329. cnt = (hwp - swptr);
  330.  
  331. if (cnt < 0) {
  332. cnt = ((dma->s->fragsize<<1) - swptr);
  333. }
  334. spin_unlock_irqrestore(&dma->s->lock,flags);
  335. return cnt;
  336. }
  337. inline int rme96xx_copyfromuser(struct dmabuf* dma,const char* buffer,int count,int hop)
  338. {
  339. int swptr = dma->writeptr;
  340. switch (dma->format) {
  341. case AFMT_S32_BLOCKED:
  342. {
  343.      char* buf = (char*)buffer;
  344.      int cnt = count/dma->outchannels;
  345.      int i;
  346.      for (i=0;i < dma->outchannels;i++) {
  347.   char* hwbuf =(char*) &dma->s->playbuf[(dma->outoffset + i)*RME96xx_DMA_MAX_SAMPLES];
  348.   hwbuf+=swptr;
  349.   if (copy_from_user(hwbuf,buf, cnt))
  350.        return -1;
  351.   buf+=hop;
  352.      }
  353.      swptr+=cnt;
  354.      break;
  355. }
  356. case AFMT_S16_LE:
  357. {
  358.      int i,j;
  359.      int cnt = count/dma->outchannels;
  360.      for (i=0;i < dma->outchannels + dma->mono;i++) {
  361.      short* sbuf = (short*)buffer + i*(!dma->mono);
  362.      short* hwbuf =(short*) &dma->s->playbuf[(dma->outoffset + i)*RME96xx_DMA_MAX_SAMPLES];      
  363.      hwbuf+=(swptr>>1);
  364.      for (j=0;j<(cnt>>1);j++) {
  365.      hwbuf++; /* skip the low 16 bits */
  366.      __get_user(*hwbuf++,sbuf++);
  367.      sbuf+=(dma->outchannels-1);
  368.      }
  369.      }
  370.      swptr += (cnt<<1);
  371.      break;
  372. }
  373. default:
  374.      printk(RME_MESS" unsupported formatn");
  375.      return -1;
  376. } /* switch */
  377. swptr&=((dma->s->fragsize<<1) -1);
  378. dma->writeptr = swptr;
  379. return 0;
  380. }
  381. /* The count argument is the number of bytes */
  382. inline int rme96xx_copytouser(struct dmabuf* dma,const char* buffer,int count,int hop)
  383. {
  384. int swptr = dma->readptr;
  385. switch (dma->format) {
  386. case AFMT_S32_BLOCKED:
  387. {
  388.      char* buf = (char*)buffer;
  389.      int cnt = count/dma->inchannels;
  390.      int i;
  391.      for (i=0;i < dma->inchannels;i++) {
  392.   char* hwbuf =(char*) &dma->s->recbuf[(dma->inoffset + i)*RME96xx_DMA_MAX_SAMPLES];
  393.   hwbuf+=swptr;
  394.   if (copy_to_user(buf,hwbuf,cnt))
  395.        return -1;
  396.   buf+=hop;
  397.      }
  398.      swptr+=cnt;
  399.      break;
  400. }
  401. case AFMT_S16_LE:
  402. {
  403.      int i,j;
  404.      int cnt = count/dma->inchannels;
  405.      for (i=0;i < dma->inchannels;i++) {
  406.   short* sbuf = (short*)buffer + i;
  407.   short* hwbuf =(short*) &dma->s->recbuf[(dma->inoffset + i)*RME96xx_DMA_MAX_SAMPLES];      
  408.   hwbuf+=(swptr>>1);
  409.   for (j=0;j<(cnt>>1);j++) {
  410.        hwbuf++;
  411.        __put_user(*hwbuf++,sbuf++);
  412.        sbuf+=(dma->inchannels-1);
  413.   }
  414.      }
  415.      swptr += (cnt<<1);
  416.      break;
  417. }
  418. default:
  419.      printk(RME_MESS" unsupported formatn");
  420.      return -1;
  421. } /* switch */
  422. swptr&=((dma->s->fragsize<<1) -1);
  423. dma->readptr = swptr;
  424. return 0;
  425. }
  426. static void rme96xx_interrupt(int irq, void *dev_id, struct pt_regs *regs)
  427. {
  428. int i;
  429. rme96xx_info *s = (rme96xx_info *)dev_id;
  430. struct dmabuf *db;
  431. u32 status;
  432. unsigned long flags;
  433. status = readl(s->iobase + RME96xx_status_register);
  434. if (!(status & RME96xx_IRQ)) {
  435. return;
  436. }
  437. spin_lock_irqsave(&s->lock,flags);
  438. writel(0,s->iobase + RME96xx_irq_clear);
  439. s->hwbufid = (status & RME96xx_buffer_id)>>26;
  440. if ((status & 0xffc0) <= 256) s->hwptr = 0; 
  441. for(i=0;i<devices;i++)
  442. {
  443. db = &(s->dma[i]);
  444. if(db->started > 0)
  445. wake_up(&(db->wait));
  446. }  
  447. spin_unlock_irqrestore(&s->lock,flags);
  448. }
  449. /*---------------------------------------------------------------------------- 
  450.  PCI detection and module initialization stuff 
  451.  ----------------------------------------------------------------------------*/
  452. void* busmaster_malloc(int size) {
  453.      int pg; /* 2 s exponent of memory size */
  454.         char *buf;
  455.         DBG(printk("kernel malloc pages ..n"));
  456.         
  457.         for (pg = 0; PAGE_SIZE * (1 << pg) < size; pg++);
  458.         buf = (char *) __get_free_pages(GFP_KERNEL | GFP_DMA, pg);
  459.         if (buf) {
  460.                 struct page* page, *last_page;
  461.                 page = virt_to_page(buf);
  462.                 last_page = virt_to_page(buf + (1 << pg));
  463.                 DBG(printk("setting reserved bitn"));
  464.                 while (page < last_page) {
  465. SetPageReserved(page);
  466.                         page++;
  467.                 }
  468. return buf;
  469.         }
  470. DBG(printk("allocated %ld",(long)buf));
  471. return NULL;
  472. }
  473. void busmaster_free(void* ptr,int size) {
  474.         int pg;
  475. struct page* page, *last_page;
  476.         if (ptr == NULL)
  477.                 return;
  478.         for (pg = 0; PAGE_SIZE * (1 << pg) < size; pg++);
  479.         page = virt_to_page(ptr);
  480.         last_page = page + (1 << pg);
  481.         while (page < last_page) {
  482. ClearPageReserved(page);
  483. page++;
  484. }
  485. DBG(printk("freeing pagesn"));
  486.         free_pages((unsigned long) ptr, pg);
  487. DBG(printk("donen"));
  488. }
  489. /* initialize those parts of the info structure which are not pci detectable resources */
  490. static int rme96xx_dmabuf_init(rme96xx_info * s,struct dmabuf* dma,int ioffset,int ooffset) {
  491. init_MUTEX(&dma->open_sem);
  492. init_waitqueue_head(&dma->open_wait);
  493. init_waitqueue_head(&dma->wait);
  494. dma->s = s; 
  495. dma->error = 0;
  496. dma->format = AFMT_S32_BLOCKED;
  497. dma->formatshift = 0;
  498. dma->inchannels = dma->outchannels = 1;
  499. dma->inoffset = ioffset;
  500. dma->outoffset = ooffset;
  501. dma->opened=0;
  502. dma->started=0;
  503. dma->mmapped=0;
  504. dma->open_mode=0;
  505. dma->mono=0;
  506. rme96xx_clearbufs(dma);
  507. return 0;
  508. }
  509. int rme96xx_init(rme96xx_info* s)
  510. {
  511. int i;
  512. DBG(printk(__FUNCTION__"n"));
  513. numcards++;
  514. s->magic = RME96xx_MAGIC; 
  515. spin_lock_init(&s->lock);
  516. COMM            ("setup busmaster memory")
  517. s->recbuf = busmaster_malloc(RME96xx_DMA_MAX_SIZE_ALL);
  518. s->playbuf = busmaster_malloc(RME96xx_DMA_MAX_SIZE_ALL);
  519. if (!s->recbuf || !s->playbuf) {
  520. printk(KERN_ERR RME_MESS" Unable to allocate busmaster memoryn");
  521. return -ENODEV;
  522. }
  523. COMM            ("setting rec and playbuffers")
  524. writel((u32) virt_to_bus(s->recbuf),s->iobase + RME96xx_rec_buffer);
  525.    writel((u32) virt_to_bus(s->playbuf),s->iobase + RME96xx_play_buffer);
  526. COMM             ("initializing control register")
  527. rme96xx_unset_ctrl(s,0xffffffff);
  528. rme96xx_set_ctrl(s,RME96xx_ctrl_init);
  529. COMM              ("setup devices")
  530. for (i=0;i < devices;i++) {
  531. struct dmabuf * dma = &s->dma[i];
  532. rme96xx_dmabuf_init(s,dma,2*i,2*i);
  533. }
  534. s->started = 0;
  535. rme96xx_setlatency(s,7);
  536. printk(KERN_INFO RME_MESS" card %d initializedn",numcards); 
  537. return 0;
  538. }
  539. /* open uses this to figure out which device was opened .. this seems to be 
  540.    unnecessary complex */
  541. static LIST_HEAD(devs);
  542. static int __devinit rme96xx_probe(struct pci_dev *pcidev, const struct pci_device_id *pciid)
  543. {
  544. int i;
  545. rme96xx_info *s;
  546. DBG(printk(__FUNCTION__"n"));
  547. if (pcidev->irq == 0) 
  548. return -1;
  549. if (!pci_dma_supported(pcidev, 0xffffffff)) {
  550. printk(KERN_WARNING RME_MESS" architecture does not support 32bit PCI busmaster DMAn");
  551. return -1;
  552. }
  553. if (!(s = kmalloc(sizeof(rme96xx_info), GFP_KERNEL))) {
  554. printk(KERN_WARNING RME_MESS" out of memoryn");
  555. return -1;
  556. }
  557. memset(s, 0, sizeof(rme96xx_info));
  558. s->pcidev = pcidev;
  559. s->iobase = ioremap(pci_resource_start(pcidev, 0),RME96xx_IO_EXTENT);
  560. s->irq = pcidev->irq;
  561.         DBG(printk("remapped iobase: %lx irq %dn",(long)s->iobase,s->irq));
  562. if (pci_enable_device(pcidev))
  563. goto err_irq;
  564. if (request_irq(s->irq, rme96xx_interrupt, SA_SHIRQ, "es1370", s)) {
  565. printk(KERN_ERR RME_MESS" irq %u in usen", s->irq);
  566. goto err_irq;
  567. }
  568. /* initialize the card */
  569. i = 0;
  570. if (rme96xx_init(s) < 0) {
  571. printk(KERN_ERR RME_MESS" initialization failedn");
  572. goto err_devices;
  573. }
  574. for (i=0;i<devices;i++) {
  575. if ((s->dspnum[i] = register_sound_dsp(&rme96xx_audio_fops, -1)) < 0)
  576. goto err_devices;
  577. }
  578. if ((s->mixer = register_sound_mixer(&rme96xx_mixer_fops, -1)) < 0)
  579. goto err_devices;
  580. pci_set_drvdata(pcidev, s);
  581. pcidev->dma_mask = 0xffffffff; /* ????? */
  582. /* put it into driver list */
  583. list_add_tail(&s->devs, &devs);
  584. DBG(printk("initialization successfuln"));
  585. return 0;
  586. /* error handler */
  587.  err_devices:
  588. while (i--) 
  589. unregister_sound_dsp(s->dspnum[i]);
  590. free_irq(s->irq,s);
  591.  err_irq:
  592. kfree(s);
  593. return -1;
  594. }
  595. static void __devinit rme96xx_remove(struct pci_dev *dev)
  596. {
  597. int i;
  598. rme96xx_info *s = pci_get_drvdata(dev);
  599. if (!s) {
  600. printk(KERN_ERR"device structure not validn");
  601. return ;
  602. }
  603. if (s->started) rme96xx_startcard(s,0);
  604. i = devices;
  605. while (i) {
  606. i--;
  607. unregister_sound_dsp(s->dspnum[i]);
  608. }
  609. unregister_sound_mixer(s->mixer);
  610. /* synchronize_irq(); This call got lost somehow ? */
  611.         free_irq(s->irq,s);
  612. busmaster_free(s->recbuf,RME96xx_DMA_MAX_SIZE_ALL);
  613. busmaster_free(s->playbuf,RME96xx_DMA_MAX_SIZE_ALL);
  614. kfree(s);
  615. pci_set_drvdata(dev, NULL);
  616. }
  617. #ifndef PCI_VENDOR_ID_RME 
  618. #define PCI_VENDOR_ID_RME 0x10ee
  619. #endif
  620. #ifndef PCI_DEVICE_ID_RME9652
  621. #define PCI_DEVICE_ID_RME9652 0x3fc4
  622. #endif
  623. #ifndef PCI_ANY_ID
  624. #define PCI_ANY_ID 0
  625. #endif
  626. static struct pci_device_id id_table[] __devinitdata = {
  627. { PCI_VENDOR_ID_RME, PCI_DEVICE_ID_RME9652, PCI_ANY_ID, PCI_ANY_ID, 0, 0 },
  628. { 0, }
  629. };
  630. MODULE_DEVICE_TABLE(pci, id_table);
  631. static struct pci_driver rme96xx_driver = {
  632. name: "rme96xx",
  633. id_table: id_table,
  634. probe: rme96xx_probe,
  635. remove: rme96xx_remove
  636. };
  637. static int __init init_rme96xx(void)
  638. {
  639.   
  640. if (!pci_present())   /* No PCI bus in this machine! */
  641. return -ENODEV;
  642. printk(KERN_INFO RME_MESS" version "RMEVERSION" time " __TIME__ " " __DATE__ "n");
  643. printk(KERN_INFO RME_MESS" reserving %d dsp device(s)n",devices);
  644.         numcards = 0;
  645. return pci_module_init(&rme96xx_driver);
  646. }
  647. static void __exit cleanup_rme96xx(void)
  648. {
  649. printk(KERN_INFO RME_MESS" unloadingn");
  650. pci_unregister_driver(&rme96xx_driver);
  651. }
  652. module_init(init_rme96xx);
  653. module_exit(cleanup_rme96xx);
  654. /*-------------------------------------------------------------------------- 
  655.    Implementation of file operations 
  656. ---------------------------------------------------------------------------*/
  657. #define RME96xx_FMT (AFMT_S16_LE|AFMT_U8|AFMT_S32_BLOCKED)
  658. static int rme96xx_ioctl(struct inode *in, struct file *file, 
  659. unsigned int cmd, unsigned long arg)
  660. {
  661. struct dmabuf * dma = (struct dmabuf *)file->private_data; 
  662. rme96xx_info *s = dma->s;
  663. unsigned long flags;
  664.         audio_buf_info abinfo;
  665.         count_info cinfo;
  666. int count;
  667. int val = 0;
  668. VALIDATE_STATE(s);
  669. DBG(printk("ioctl %udn",cmd));
  670. switch (cmd) {
  671. case OSS_GETVERSION:
  672. return put_user(SOUND_VERSION, (int *)arg);
  673. case SNDCTL_DSP_SYNC:
  674. #if 0
  675. if (file->f_mode & FMODE_WRITE)
  676. return drain_dac2(s, 0/*file->f_flags & O_NONBLOCK*/);
  677. #endif
  678. return 0;
  679. case SNDCTL_DSP_SETDUPLEX:
  680. return 0;
  681. case SNDCTL_DSP_GETCAPS:
  682. return put_user(DSP_CAP_DUPLEX | DSP_CAP_REALTIME | DSP_CAP_TRIGGER | DSP_CAP_MMAP, (int *)arg);
  683.         case SNDCTL_DSP_RESET:
  684. // rme96xx_clearbufs(dma);
  685. return 0;
  686.         case SNDCTL_DSP_SPEED:
  687.                 if (get_user(val, (int *)arg))
  688. return -EFAULT;
  689. if (val >= 0) {
  690. /* generally it's not a problem if we change the speed 
  691. if (dma->open_mode & (~file->f_mode) & (FMODE_READ|FMODE_WRITE))
  692. return -EINVAL;
  693. */
  694. spin_lock_irqsave(&s->lock, flags);
  695. switch (val) {
  696. case 44100:
  697. case 88200:
  698. rme96xx_unset_ctrl(s,RME96xx_freq);
  699. break;
  700. case 48000: 
  701. case 96000: 
  702. rme96xx_set_ctrl(s,RME96xx_freq);
  703. break;
  704. default:
  705. rme96xx_unset_ctrl(s,RME96xx_freq);
  706. val = 44100;
  707. }
  708. if (val > 50000)
  709. rme96xx_set_ctrl(s,RME96xx_DS);
  710. else
  711. rme96xx_unset_ctrl(s,RME96xx_DS);
  712. s->rate = val;
  713. spin_unlock_irqrestore(&s->lock, flags);
  714. }
  715. DBG(printk("speed set to %dn",val));
  716. return put_user(val, (int *)arg);
  717.         case SNDCTL_DSP_STEREO: /* this plays a mono file on two channels */
  718.                 if (get_user(val, (int *)arg))
  719. return -EFAULT;
  720. if (!val) {
  721. DBG(printk("setting to monon")); 
  722. dma->mono=1; 
  723. dma->inchannels = 1;
  724. dma->outchannels = 1;
  725. }
  726. else {
  727. DBG(printk("setting to stereon")); 
  728. dma->mono = 0;
  729. dma->inchannels = 2;
  730. dma->outchannels = 2;
  731. }
  732. return 0;
  733.         case SNDCTL_DSP_CHANNELS:
  734. /* remember to check for resonable offset/channel pairs here */
  735.                 if (get_user(val, (int *)arg))
  736. return -EFAULT;
  737. if (file->f_mode & FMODE_WRITE) { 
  738. if (val > 0 && (dma->outoffset + val) <= RME96xx_CHANNELS_PER_CARD) 
  739. dma->outchannels = val;
  740. else
  741. dma->outchannels = val = 2;
  742. DBG(printk("setting to outchannels %dn",val)); 
  743. }
  744. if (file->f_mode & FMODE_READ) {
  745. if (val > 0 && (dma->inoffset + val) <= RME96xx_CHANNELS_PER_CARD) 
  746. dma->inchannels = val;
  747. else
  748. dma->inchannels = val = 2;
  749. DBG(printk("setting to inchannels %dn",val)); 
  750. }
  751. dma->mono=0;
  752. return put_user(val, (int *)arg);
  753. case SNDCTL_DSP_GETFMTS: /* Returns a mask */
  754.                 return put_user(RME96xx_FMT, (int *)arg);
  755. case SNDCTL_DSP_SETFMT: /* Selects ONE fmt*/
  756. DBG(printk("setting to format %xn",val)); 
  757. if (get_user(val, (int *)arg))
  758. return -EFAULT;
  759. if (val != AFMT_QUERY) {
  760. if (val & RME96xx_FMT)
  761. dma->format = val;
  762. switch (dma->format) {
  763. case AFMT_S16_LE:
  764. dma->formatshift=1;
  765. break;
  766. case AFMT_S32_BLOCKED:
  767. dma->formatshift=0;
  768. break;
  769. }
  770. }
  771. return put_user(dma->format, (int *)arg);
  772. case SNDCTL_DSP_POST:
  773.                 return 0;
  774.         case SNDCTL_DSP_GETTRIGGER:
  775. val = 0;
  776. #if 0
  777. if (file->f_mode & FMODE_READ && s->ctrl & CTRL_ADC_EN) 
  778. val |= PCM_ENABLE_INPUT;
  779. if (file->f_mode & FMODE_WRITE && s->ctrl & CTRL_DAC2_EN) 
  780. val |= PCM_ENABLE_OUTPUT;
  781. #endif
  782. return put_user(val, (int *)arg);
  783. case SNDCTL_DSP_SETTRIGGER:
  784. if (get_user(val, (int *)arg))
  785. return -EFAULT;
  786. #if 0
  787. if (file->f_mode & FMODE_READ) {
  788. if (val & PCM_ENABLE_INPUT) {
  789. if (!s->dma_adc.ready && (ret = prog_dmabuf_adc(s)))
  790. return ret;
  791. start_adc(s);
  792. } else
  793. stop_adc(s);
  794. }
  795. if (file->f_mode & FMODE_WRITE) {
  796. if (val & PCM_ENABLE_OUTPUT) {
  797. if (!s->dma_dac2.ready && (ret = prog_dmabuf_dac2(s)))
  798. return ret;
  799. start_dac2(s);
  800. } else
  801. stop_dac2(s);
  802. }
  803. #endif
  804. return 0;
  805. case SNDCTL_DSP_GETOSPACE:
  806. if (!(file->f_mode & FMODE_WRITE))
  807. return -EINVAL;
  808. val = rme96xx_gethwptr(dma->s,0);
  809. count = rme96xx_getospace(dma,val);
  810. if (!s->started) count = s->fragsize*2;
  811. abinfo.fragsize =(s->fragsize*dma->outchannels)>>dma->formatshift;
  812.                 abinfo.bytes = (count*dma->outchannels)>>dma->formatshift;
  813.                 abinfo.fragstotal = 2;
  814.                 abinfo.fragments = (count > s->fragsize); 
  815. return copy_to_user((void *)arg, &abinfo, sizeof(abinfo)) ? -EFAULT : 0;
  816. case SNDCTL_DSP_GETISPACE:
  817. if (!(file->f_mode & FMODE_READ))
  818. return -EINVAL;
  819. val = rme96xx_gethwptr(dma->s,0);
  820. count = rme96xx_getispace(dma,val);
  821. abinfo.fragsize = (s->fragsize*dma->inchannels)>>dma->formatshift;
  822.                 abinfo.bytes = (count*dma->inchannels)>>dma->formatshift;;
  823.                 abinfo.fragstotal = 2;
  824.                 abinfo.fragments = count > s->fragsize; 
  825. return copy_to_user((void *)arg, &abinfo, sizeof(abinfo)) ? -EFAULT : 0;
  826.         case SNDCTL_DSP_NONBLOCK:
  827.                 file->f_flags |= O_NONBLOCK;
  828.                 return 0;
  829.         case SNDCTL_DSP_GETODELAY: /* What shold this exactly do ? , 
  830.       ATM it is just abinfo.bytes */
  831. if (!(file->f_mode & FMODE_WRITE))
  832. return -EINVAL;
  833. val = rme96xx_gethwptr(dma->s,0);
  834. count = val - dma->readptr;
  835. if (count < 0)
  836. count += s->fragsize<<1;
  837. return put_user(count, (int *)arg);
  838. /* check out how to use mmaped mode (can only be blocked !!!) */
  839.         case SNDCTL_DSP_GETIPTR:
  840. if (!(file->f_mode & FMODE_READ))
  841. return -EINVAL;
  842. val = rme96xx_gethwptr(dma->s,0);
  843. spin_lock_irqsave(&s->lock,flags);
  844.                 cinfo.bytes = s->fragsize<<1;;
  845. count = val - dma->readptr;
  846. if (count < 0)
  847. count += s->fragsize<<1;
  848.                 cinfo.blocks = (count > s->fragsize); 
  849.                 cinfo.ptr = val;
  850. if (dma->mmapped)
  851. dma->readptr &= s->fragsize<<1;
  852. spin_unlock_irqrestore(&s->lock,flags);
  853.                 return copy_to_user((void *)arg, &cinfo, sizeof(cinfo));
  854.         case SNDCTL_DSP_GETOPTR:
  855. if (!(file->f_mode & FMODE_READ))
  856. return -EINVAL;
  857. val = rme96xx_gethwptr(dma->s,0);
  858. spin_lock_irqsave(&s->lock,flags);
  859.                 cinfo.bytes = s->fragsize<<1;;
  860. count = val - dma->writeptr;
  861. if (count < 0)
  862. count += s->fragsize<<1;
  863.                 cinfo.blocks = (count > s->fragsize); 
  864.                 cinfo.ptr = val;
  865. if (dma->mmapped)
  866. dma->writeptr &= s->fragsize<<1;
  867. spin_unlock_irqrestore(&s->lock,flags);
  868.                 return copy_to_user((void *)arg, &cinfo, sizeof(cinfo));
  869.         case SNDCTL_DSP_GETBLKSIZE:
  870.      return put_user(s->fragsize, (int *)arg);
  871.         case SNDCTL_DSP_SETFRAGMENT:
  872.                 if (get_user(val, (int *)arg))
  873. return -EFAULT;
  874. val&=0xffff;
  875. val -= 7;
  876. if (val < 0) val = 0;
  877. if (val > 7) val = 7;
  878. rme96xx_setlatency(s,val);
  879. return 0;
  880.         case SNDCTL_DSP_SUBDIVIDE:
  881. #if 0
  882. if ((file->f_mode & FMODE_READ && s->dma_adc.subdivision) ||
  883.     (file->f_mode & FMODE_WRITE && s->dma_dac2.subdivision))
  884. return -EINVAL;
  885.                 if (get_user(val, (int *)arg))
  886. return -EFAULT;
  887. if (val != 1 && val != 2 && val != 4)
  888. return -EINVAL;
  889. if (file->f_mode & FMODE_READ)
  890. s->dma_adc.subdivision = val;
  891. if (file->f_mode & FMODE_WRITE)
  892. s->dma_dac2.subdivision = val;
  893. #endif
  894. return 0;
  895.         case SOUND_PCM_READ_RATE:
  896. return put_user(s->rate, (int *)arg);
  897.         case SOUND_PCM_READ_CHANNELS:
  898. return put_user(dma->outchannels, (int *)arg);
  899.         case SOUND_PCM_READ_BITS:
  900. switch (dma->format) {
  901. case AFMT_S32_BLOCKED:
  902. val = 32;
  903. break;
  904. case AFMT_S16_LE:
  905. val = 16;
  906. break;
  907. }
  908. return put_user(val, (int *)arg);
  909.         case SOUND_PCM_WRITE_FILTER:
  910.         case SNDCTL_DSP_SETSYNCRO:
  911.         case SOUND_PCM_READ_FILTER:
  912.                 return -EINVAL;
  913. }
  914. return -ENODEV;
  915. }
  916. static int rme96xx_open(struct inode *in, struct file *f)
  917. {
  918. int minor = MINOR(in->i_rdev);
  919. struct list_head *list;
  920. int devnum = ((minor-3)/16) % devices; /* default = 0 */
  921. rme96xx_info *s;
  922. struct dmabuf* dma;
  923. DECLARE_WAITQUEUE(wait, current); 
  924. DBG(printk("device num %d openn",devnum));
  925. /* ??? */
  926. for (list = devs.next; ; list = list->next) {
  927. if (list == &devs)
  928. return -ENODEV;
  929. s = list_entry(list, rme96xx_info, devs);
  930. if (!((s->dspnum[devnum] ^ minor) & ~0xf)) 
  931. break;
  932. }
  933.         VALIDATE_STATE(s);
  934. /* ??? */
  935. dma = &s->dma[devnum];
  936. f->private_data = dma;
  937. /* wait for device to become free */
  938. down(&s->dma[devnum].open_sem);
  939. while (dma->open_mode & f->f_mode) {
  940. if (f->f_flags & O_NONBLOCK) {
  941. up(&dma->open_sem);
  942. return -EBUSY;
  943. }
  944. add_wait_queue(&dma->open_wait, &wait);
  945. __set_current_state(TASK_INTERRUPTIBLE);
  946. up(&dma->open_sem);
  947. schedule();
  948. remove_wait_queue(&dma->open_wait, &wait);
  949. set_current_state(TASK_RUNNING);
  950. if (signal_pending(current))
  951. return -ERESTARTSYS;
  952. down(&dma->open_sem);
  953. }
  954. COMM                ("hardware open")
  955. if (!s->dma[devnum].opened) rme96xx_dmabuf_init(dma->s,dma,dma->inoffset,dma->outoffset);
  956. s->dma[devnum].open_mode |= (f->f_mode & (FMODE_READ | FMODE_WRITE));
  957. s->dma[devnum].opened = 1;
  958. up(&s->dma[devnum].open_sem);
  959. DBG(printk("device num %d open finishedn",devnum));
  960. return 0;
  961. }
  962. static int rme96xx_release(struct inode *in, struct file *file)
  963. {
  964. struct dmabuf * dma = (struct dmabuf*) file->private_data;
  965. int hwp;
  966. DBG(printk(__FUNCTION__"n"));
  967. COMM          ("draining")
  968. if (dma->open_mode & FMODE_WRITE) {
  969. #if 0 /* Why doesn't this work with some cards ?? */
  970.      hwp = rme96xx_gethwptr(dma->s,0);
  971.      while (rme96xx_getospace(dma,hwp)) {
  972.   interruptible_sleep_on(&(dma->wait));
  973.   hwp = rme96xx_gethwptr(dma->s,0);
  974.      }
  975. #endif
  976.      rme96xx_clearbufs(dma);
  977. }
  978. dma->open_mode &= (~file->f_mode) & (FMODE_READ|FMODE_WRITE);
  979. if (!(dma->open_mode & (FMODE_READ|FMODE_WRITE))) {
  980.      dma->opened = 0;
  981.      if (dma->s->started) rme96xx_startcard(dma->s,1);
  982. }
  983. wake_up(&dma->open_wait);
  984. up(&dma->open_sem);
  985. return 0;
  986. }
  987. static ssize_t rme96xx_write(struct file *file, const char *buffer, 
  988.   size_t count, loff_t *ppos)
  989. {
  990. struct dmabuf *dma = (struct dmabuf *)file->private_data;
  991. ssize_t ret = 0;
  992. int cnt; /* number of bytes from "buffer" that will/can be used */
  993. int hop = count/dma->outchannels;
  994. int hwp;
  995. int exact = (file->f_flags & O_NONBLOCK); 
  996. if(dma == NULL || (dma->s) == NULL) 
  997. return -ENXIO;
  998. if (ppos != &file->f_pos)
  999. return -ESPIPE;
  1000. if (dma->mmapped || !dma->opened)
  1001. return -ENXIO;
  1002. if (!access_ok(VERIFY_READ, buffer, count))
  1003. return -EFAULT;
  1004. if (! (dma->open_mode  & FMODE_WRITE))
  1005.                 return -ENXIO;
  1006. if (!dma->s->started) rme96xx_startcard(dma->s,exact);
  1007. hwp = rme96xx_gethwptr(dma->s,0);
  1008. if(!(dma->started)){  
  1009. COMM          ("first write")
  1010. dma->readptr = hwp;
  1011. dma->writeptr = hwp;
  1012. dma->started = 1;
  1013. COMM          ("first write done")
  1014. }
  1015.    while (count > 0) {
  1016. cnt = rme96xx_getospace(dma,hwp);
  1017. cnt>>=dma->formatshift;
  1018. cnt*=dma->outchannels;
  1019. if (cnt > count)
  1020. cnt = count;
  1021. if (cnt != 0) {
  1022.         if (rme96xx_copyfromuser(dma,buffer,cnt,hop))
  1023. return ret ? ret : -EFAULT;
  1024. count -= cnt;
  1025. buffer += cnt;
  1026. ret += cnt;
  1027. if (count == 0) return ret;
  1028. }
  1029. if (file->f_flags & O_NONBLOCK)
  1030. return ret ? ret : -EAGAIN;
  1031. if ((hwp - dma->writeptr) <= 0) {
  1032. interruptible_sleep_on(&(dma->wait));
  1033. if (signal_pending(current))
  1034. return ret ? ret : -ERESTARTSYS;
  1035. }
  1036. hwp = rme96xx_gethwptr(dma->s,exact);
  1037. }; /* count > 0 */
  1038. return ret;
  1039. }
  1040. static ssize_t rme96xx_read(struct file *file, char *buffer,size_t count, loff_t *ppos)
  1041. struct dmabuf *dma = (struct dmabuf *)file->private_data;
  1042. ssize_t ret = 0;
  1043. int cnt;
  1044. int hop = count/dma->inchannels;
  1045. int hwp;
  1046. int exact = (file->f_flags & O_NONBLOCK); 
  1047. if(dma == NULL || (dma->s) == NULL) 
  1048. return -ENXIO;
  1049. if (ppos != &file->f_pos)
  1050. return -ESPIPE;
  1051. if (dma->mmapped || !dma->opened)
  1052. return -ENXIO;
  1053. if (!access_ok(VERIFY_WRITE, buffer, count))
  1054. return -EFAULT;
  1055. if (! (dma->open_mode  & FMODE_READ))
  1056.                 return -ENXIO;
  1057. if (count > ((dma->s->fragsize*dma->inchannels)>>dma->formatshift))
  1058.     return -EFAULT;
  1059. if (!dma->s->started) rme96xx_startcard(dma->s,exact);
  1060. hwp = rme96xx_gethwptr(dma->s,0);
  1061. if(!(dma->started)){  
  1062. COMM          ("first read")
  1063.      
  1064. dma->writeptr = hwp;
  1065. dma->readptr = hwp;
  1066. dma->started = 1;
  1067. }
  1068.    while (count > 0) {
  1069. cnt = rme96xx_getispace(dma,hwp);
  1070. cnt>>=dma->formatshift;
  1071. cnt*=dma->inchannels;
  1072. if (cnt > count)
  1073. cnt = count;
  1074. if (cnt != 0) {
  1075.         
  1076. if (rme96xx_copytouser(dma,buffer,cnt,hop))
  1077. return ret ? ret : -EFAULT;
  1078. count -= cnt;
  1079. buffer += cnt;
  1080. ret += cnt;
  1081. if (count == 0) return ret;
  1082. }
  1083. if (file->f_flags & O_NONBLOCK)
  1084. return ret ? ret : -EAGAIN;
  1085. if ((hwp - dma->readptr) <= 0) {
  1086. interruptible_sleep_on(&(dma->wait));
  1087. if (signal_pending(current))
  1088. return ret ? ret : -ERESTARTSYS;
  1089. }
  1090. hwp = rme96xx_gethwptr(dma->s,exact);
  1091. }; /* count > 0 */
  1092. return ret;
  1093. }
  1094. static int rm96xx_mmap(struct file *file, struct vm_area_struct *vma) {
  1095. struct dmabuf *dma = (struct dmabuf *)file->private_data;
  1096. rme96xx_info* s = dma->s;
  1097. unsigned long size;
  1098. VALIDATE_STATE(s);
  1099. lock_kernel();
  1100. if (vma->vm_pgoff != 0) {
  1101. unlock_kernel();
  1102. return -EINVAL;
  1103. }
  1104. size = vma->vm_end - vma->vm_start;
  1105. if (size > RME96xx_DMA_MAX_SIZE) {
  1106. unlock_kernel();
  1107. return -EINVAL;
  1108. }
  1109. if (vma->vm_flags & VM_WRITE) {
  1110. if (!s->started) rme96xx_startcard(s,1);
  1111. if (remap_page_range(vma->vm_start, virt_to_phys(s->playbuf + dma->outoffset*RME96xx_DMA_MAX_SIZE), size, vma->vm_page_prot)) {
  1112. unlock_kernel();
  1113. return -EAGAIN;
  1114. }
  1115. else if (vma->vm_flags & VM_READ) {
  1116. if (!s->started) rme96xx_startcard(s,1);
  1117. if (remap_page_range(vma->vm_start, virt_to_phys(s->playbuf + dma->inoffset*RME96xx_DMA_MAX_SIZE), size, vma->vm_page_prot)) {
  1118. unlock_kernel();
  1119. return -EAGAIN;
  1120. }
  1121. } else  {
  1122. unlock_kernel();
  1123. return -EINVAL;
  1124. }
  1125. /* this is the mapping */
  1126. dma->mmapped = 1;
  1127. unlock_kernel();
  1128. return 0;
  1129. }
  1130. static unsigned int rme96xx_poll(struct file *file, struct poll_table_struct *wait)
  1131. {
  1132. struct dmabuf *dma = (struct dmabuf *)file->private_data;
  1133. rme96xx_info* s = dma->s;
  1134. unsigned int mask = 0;
  1135. unsigned int hwp,cnt;
  1136.         DBG(printk("rme96xx poll_wait ...n"));
  1137. VALIDATE_STATE(s);
  1138. if (!s->started) {
  1139.   mask |= POLLOUT | POLLWRNORM;
  1140. }
  1141. poll_wait(file, &dma->wait, wait);
  1142. hwp = rme96xx_gethwptr(dma->s,0);
  1143.         DBG(printk("rme96xx poll: ..cnt %d > %dn",cnt,s->fragsize));
  1144. cnt = rme96xx_getispace(dma,hwp);
  1145. if (file->f_mode & FMODE_READ) 
  1146.      if (cnt > 0)
  1147.   mask |= POLLIN | POLLRDNORM;
  1148. cnt = rme96xx_getospace(dma,hwp);
  1149. if (file->f_mode & FMODE_WRITE) 
  1150.      if (cnt > 0)
  1151.   mask |= POLLOUT | POLLWRNORM;
  1152. //        printk("rme96xx poll_wait ...%d > %dn",rme96xx_getospace(dma,hwp),rme96xx_getispace(dma,hwp));
  1153. return mask;
  1154. }
  1155. static struct file_operations rme96xx_audio_fops = {
  1156. #if LINUX_VERSION_CODE >= KERNEL_VERSION(2,4,0)
  1157. owner: THIS_MODULE,
  1158. #endif
  1159. read: rme96xx_read,
  1160. write: rme96xx_write,
  1161. poll: rme96xx_poll,
  1162. ioctl: rme96xx_ioctl,  
  1163. mmap: rm96xx_mmap,
  1164. open: rme96xx_open,  
  1165. release: rme96xx_release 
  1166. };
  1167. static int rme96xx_mixer_open(struct inode *inode, struct file *file)
  1168. {
  1169. int minor = MINOR(inode->i_rdev);
  1170. struct list_head *list;
  1171. rme96xx_info *s;
  1172. COMM  ("mixer open");
  1173. for (list = devs.next; ; list = list->next) {
  1174. if (list == &devs)
  1175. return -ENODEV;
  1176. s = list_entry(list, rme96xx_info, devs);
  1177. if (s->mixer== minor)
  1178. break;
  1179. }
  1180.         VALIDATE_STATE(s);
  1181. file->private_data = s;
  1182. COMM                       ("mixer opened")
  1183. return 0;
  1184. }
  1185. static int rme96xx_mixer_ioctl(struct inode *inode, struct file *file, unsigned int cmd, unsigned long arg)
  1186. {
  1187. rme96xx_info *s = (rme96xx_info *)file->private_data;
  1188. u32 status;
  1189. status = readl(s->iobase + RME96xx_status_register);
  1190. VALIDATE_STATE(s);
  1191. if (cmd == SOUND_MIXER_PRIVATE1) {
  1192. rme_mixer mixer;
  1193. copy_from_user(&mixer,(void*)arg,sizeof(mixer));
  1194. if (file->f_mode & FMODE_WRITE) {
  1195.      s->dma[mixer.devnr].outoffset = mixer.o_offset;
  1196.      s->dma[mixer.devnr].inoffset = mixer.i_offset;
  1197. }
  1198. mixer.o_offset = s->dma[mixer.devnr].outoffset;
  1199. mixer.i_offset = s->dma[mixer.devnr].inoffset;
  1200. return copy_to_user((void *)arg, &mixer, sizeof(mixer)) ? -EFAULT : 0;
  1201. }
  1202. if (cmd == SOUND_MIXER_PRIVATE2) {
  1203. return put_user(status, (int *)arg);
  1204. }
  1205. if (cmd == SOUND_MIXER_PRIVATE3) {
  1206.      u32 control;
  1207.      copy_from_user(&control,(void*)arg,sizeof(control)); 
  1208.      if (file->f_mode & FMODE_WRITE) {
  1209.   s->control_register = control;
  1210.   writel(control,s->iobase + RME96xx_control_register);
  1211.      }
  1212.      return put_user(s->control_register, (int *)arg);
  1213. }
  1214. return -1;
  1215. }
  1216. static int rme96xx_mixer_release(struct inode *inode, struct file *file)
  1217. {
  1218. return 0;
  1219. }
  1220. static /*const*/ struct file_operations rme96xx_mixer_fops = {
  1221. #if LINUX_VERSION_CODE >= KERNEL_VERSION(2,4,0)
  1222. owner: THIS_MODULE,
  1223. #endif
  1224. ioctl: rme96xx_mixer_ioctl,
  1225. open: rme96xx_mixer_open,
  1226. release: rme96xx_mixer_release,
  1227. };