sunhme.h
上传用户:lgb322
上传日期:2013-02-24
资源大小:30529k
文件大小:27k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. /* $Id: sunhme.h,v 1.33 2001/08/03 06:23:04 davem Exp $
  2.  * sunhme.h: Definitions for Sparc HME/BigMac 10/100baseT ethernet driver.
  3.  *           Also known as the "Happy Meal".
  4.  *
  5.  * Copyright (C) 1996, 1999 David S. Miller (davem@redhat.com)
  6.  */
  7. #ifndef _SUNHME_H
  8. #define _SUNHME_H
  9. #include <linux/config.h>
  10. #include <linux/pci.h>
  11. /* Happy Meal global registers. */
  12. #define GREG_SWRESET 0x000UL /* Software Reset  */
  13. #define GREG_CFG 0x004UL /* Config Register */
  14. #define GREG_STAT 0x108UL /* Status          */
  15. #define GREG_IMASK 0x10cUL /* Interrupt Mask  */
  16. #define GREG_REG_SIZE 0x110UL
  17. /* Global reset register. */
  18. #define GREG_RESET_ETX         0x01
  19. #define GREG_RESET_ERX         0x02
  20. #define GREG_RESET_ALL         0x03
  21. /* Global config register. */
  22. #define GREG_CFG_BURSTMSK      0x03
  23. #define GREG_CFG_BURST16       0x00
  24. #define GREG_CFG_BURST32       0x01
  25. #define GREG_CFG_BURST64       0x02
  26. #define GREG_CFG_64BIT         0x04
  27. #define GREG_CFG_PARITY        0x08
  28. #define GREG_CFG_RESV          0x10
  29. /* Global status register. */
  30. #define GREG_STAT_GOTFRAME     0x00000001 /* Received a frame                         */
  31. #define GREG_STAT_RCNTEXP      0x00000002 /* Receive frame counter expired            */
  32. #define GREG_STAT_ACNTEXP      0x00000004 /* Align-error counter expired              */
  33. #define GREG_STAT_CCNTEXP      0x00000008 /* CRC-error counter expired                */
  34. #define GREG_STAT_LCNTEXP      0x00000010 /* Length-error counter expired             */
  35. #define GREG_STAT_RFIFOVF      0x00000020 /* Receive FIFO overflow                    */
  36. #define GREG_STAT_CVCNTEXP     0x00000040 /* Code-violation counter expired           */
  37. #define GREG_STAT_STSTERR      0x00000080 /* Test error in XIF for SQE                */
  38. #define GREG_STAT_SENTFRAME    0x00000100 /* Transmitted a frame                      */
  39. #define GREG_STAT_TFIFO_UND    0x00000200 /* Transmit FIFO underrun                   */
  40. #define GREG_STAT_MAXPKTERR    0x00000400 /* Max-packet size error                    */
  41. #define GREG_STAT_NCNTEXP      0x00000800 /* Normal-collision counter expired         */
  42. #define GREG_STAT_ECNTEXP      0x00001000 /* Excess-collision counter expired         */
  43. #define GREG_STAT_LCCNTEXP     0x00002000 /* Late-collision counter expired           */
  44. #define GREG_STAT_FCNTEXP      0x00004000 /* First-collision counter expired          */
  45. #define GREG_STAT_DTIMEXP      0x00008000 /* Defer-timer expired                      */
  46. #define GREG_STAT_RXTOHOST     0x00010000 /* Moved from receive-FIFO to host memory   */
  47. #define GREG_STAT_NORXD        0x00020000 /* No more receive descriptors              */
  48. #define GREG_STAT_RXERR        0x00040000 /* Error during receive dma                 */
  49. #define GREG_STAT_RXLATERR     0x00080000 /* Late error during receive dma            */
  50. #define GREG_STAT_RXPERR       0x00100000 /* Parity error during receive dma          */
  51. #define GREG_STAT_RXTERR       0x00200000 /* Tag error during receive dma             */
  52. #define GREG_STAT_EOPERR       0x00400000 /* Transmit descriptor did not have EOP set */
  53. #define GREG_STAT_MIFIRQ       0x00800000 /* MIF is signaling an interrupt condition  */
  54. #define GREG_STAT_HOSTTOTX     0x01000000 /* Moved from host memory to transmit-FIFO  */
  55. #define GREG_STAT_TXALL        0x02000000 /* Transmitted all packets in the tx-fifo   */
  56. #define GREG_STAT_TXEACK       0x04000000 /* Error during transmit dma                */
  57. #define GREG_STAT_TXLERR       0x08000000 /* Late error during transmit dma           */
  58. #define GREG_STAT_TXPERR       0x10000000 /* Parity error during transmit dma         */
  59. #define GREG_STAT_TXTERR       0x20000000 /* Tag error during transmit dma            */
  60. #define GREG_STAT_SLVERR       0x40000000 /* PIO access got an error                  */
  61. #define GREG_STAT_SLVPERR      0x80000000 /* PIO access got a parity error            */
  62. /* All interesting error conditions. */
  63. #define GREG_STAT_ERRORS       0xfc7efefc
  64. /* Global interrupt mask register. */
  65. #define GREG_IMASK_GOTFRAME    0x00000001 /* Received a frame                         */
  66. #define GREG_IMASK_RCNTEXP     0x00000002 /* Receive frame counter expired            */
  67. #define GREG_IMASK_ACNTEXP     0x00000004 /* Align-error counter expired              */
  68. #define GREG_IMASK_CCNTEXP     0x00000008 /* CRC-error counter expired                */
  69. #define GREG_IMASK_LCNTEXP     0x00000010 /* Length-error counter expired             */
  70. #define GREG_IMASK_RFIFOVF     0x00000020 /* Receive FIFO overflow                    */
  71. #define GREG_IMASK_CVCNTEXP    0x00000040 /* Code-violation counter expired           */
  72. #define GREG_IMASK_STSTERR     0x00000080 /* Test error in XIF for SQE                */
  73. #define GREG_IMASK_SENTFRAME   0x00000100 /* Transmitted a frame                      */
  74. #define GREG_IMASK_TFIFO_UND   0x00000200 /* Transmit FIFO underrun                   */
  75. #define GREG_IMASK_MAXPKTERR   0x00000400 /* Max-packet size error                    */
  76. #define GREG_IMASK_NCNTEXP     0x00000800 /* Normal-collision counter expired         */
  77. #define GREG_IMASK_ECNTEXP     0x00001000 /* Excess-collision counter expired         */
  78. #define GREG_IMASK_LCCNTEXP    0x00002000 /* Late-collision counter expired           */
  79. #define GREG_IMASK_FCNTEXP     0x00004000 /* First-collision counter expired          */
  80. #define GREG_IMASK_DTIMEXP     0x00008000 /* Defer-timer expired                      */
  81. #define GREG_IMASK_RXTOHOST    0x00010000 /* Moved from receive-FIFO to host memory   */
  82. #define GREG_IMASK_NORXD       0x00020000 /* No more receive descriptors              */
  83. #define GREG_IMASK_RXERR       0x00040000 /* Error during receive dma                 */
  84. #define GREG_IMASK_RXLATERR    0x00080000 /* Late error during receive dma            */
  85. #define GREG_IMASK_RXPERR      0x00100000 /* Parity error during receive dma          */
  86. #define GREG_IMASK_RXTERR      0x00200000 /* Tag error during receive dma             */
  87. #define GREG_IMASK_EOPERR      0x00400000 /* Transmit descriptor did not have EOP set */
  88. #define GREG_IMASK_MIFIRQ      0x00800000 /* MIF is signaling an interrupt condition  */
  89. #define GREG_IMASK_HOSTTOTX    0x01000000 /* Moved from host memory to transmit-FIFO  */
  90. #define GREG_IMASK_TXALL       0x02000000 /* Transmitted all packets in the tx-fifo   */
  91. #define GREG_IMASK_TXEACK      0x04000000 /* Error during transmit dma                */
  92. #define GREG_IMASK_TXLERR      0x08000000 /* Late error during transmit dma           */
  93. #define GREG_IMASK_TXPERR      0x10000000 /* Parity error during transmit dma         */
  94. #define GREG_IMASK_TXTERR      0x20000000 /* Tag error during transmit dma            */
  95. #define GREG_IMASK_SLVERR      0x40000000 /* PIO access got an error                  */
  96. #define GREG_IMASK_SLVPERR     0x80000000 /* PIO access got a parity error            */
  97. /* Happy Meal external transmitter registers. */
  98. #define ETX_PENDING 0x00UL /* Transmit pending/wakeup register */
  99. #define ETX_CFG 0x04UL /* Transmit config register         */
  100. #define ETX_RING 0x08UL /* Transmit ring pointer            */
  101. #define ETX_BBASE 0x0cUL /* Transmit buffer base             */
  102. #define ETX_BDISP 0x10UL /* Transmit buffer displacement     */
  103. #define ETX_FIFOWPTR 0x14UL /* FIFO write ptr                   */
  104. #define ETX_FIFOSWPTR 0x18UL /* FIFO write ptr (shadow register) */
  105. #define ETX_FIFORPTR 0x1cUL /* FIFO read ptr                    */
  106. #define ETX_FIFOSRPTR 0x20UL /* FIFO read ptr (shadow register)  */
  107. #define ETX_FIFOPCNT 0x24UL /* FIFO packet counter              */
  108. #define ETX_SMACHINE 0x28UL /* Transmitter state machine        */
  109. #define ETX_RSIZE 0x2cUL /* Ring descriptor size             */
  110. #define ETX_BPTR 0x30UL /* Transmit data buffer ptr         */
  111. #define ETX_REG_SIZE 0x34UL
  112. /* ETX transmit pending register. */
  113. #define ETX_TP_DMAWAKEUP         0x00000001 /* Restart transmit dma             */
  114. /* ETX config register. */
  115. #define ETX_CFG_DMAENABLE        0x00000001 /* Enable transmit dma              */
  116. #define ETX_CFG_FIFOTHRESH       0x000003fe /* Transmit FIFO threshold          */
  117. #define ETX_CFG_IRQDAFTER        0x00000400 /* Interrupt after TX-FIFO drained  */
  118. #define ETX_CFG_IRQDBEFORE       0x00000000 /* Interrupt before TX-FIFO drained */
  119. #define ETX_RSIZE_SHIFT          4
  120. /* Happy Meal external receiver registers. */
  121. #define ERX_CFG 0x00UL /* Receiver config register         */
  122. #define ERX_RING 0x04UL /* Receiver ring ptr                */
  123. #define ERX_BPTR 0x08UL /* Receiver buffer ptr              */
  124. #define ERX_FIFOWPTR 0x0cUL /* FIFO write ptr                   */
  125. #define ERX_FIFOSWPTR 0x10UL /* FIFO write ptr (shadow register) */
  126. #define ERX_FIFORPTR 0x14UL /* FIFO read ptr                    */
  127. #define ERX_FIFOSRPTR 0x18UL /* FIFO read ptr (shadow register)  */
  128. #define ERX_SMACHINE 0x1cUL /* Receiver state machine           */
  129. #define ERX_REG_SIZE 0x20UL
  130. /* ERX config register. */
  131. #define ERX_CFG_DMAENABLE    0x00000001 /* Enable receive DMA        */
  132. #define ERX_CFG_RESV1        0x00000006 /* Unused...                 */
  133. #define ERX_CFG_BYTEOFFSET   0x00000038 /* Receive first byte offset */
  134. #define ERX_CFG_RESV2        0x000001c0 /* Unused...                 */
  135. #define ERX_CFG_SIZE32       0x00000000 /* Receive ring size == 32   */
  136. #define ERX_CFG_SIZE64       0x00000200 /* Receive ring size == 64   */
  137. #define ERX_CFG_SIZE128      0x00000400 /* Receive ring size == 128  */
  138. #define ERX_CFG_SIZE256      0x00000600 /* Receive ring size == 256  */
  139. #define ERX_CFG_RESV3        0x0000f800 /* Unused...                 */
  140. #define ERX_CFG_CSUMSTART    0x007f0000 /* Offset of checksum start,
  141.  * in halfwords. */
  142. /* I'd like a Big Mac, small fries, small coke, and SparcLinux please. */
  143. #define BMAC_XIFCFG 0x0000UL /* XIF config register                */
  144. /* 0x4-->0x204, reserved */
  145. #define BMAC_TXSWRESET 0x208UL /* Transmitter software reset         */
  146. #define BMAC_TXCFG 0x20cUL /* Transmitter config register        */
  147. #define BMAC_IGAP1 0x210UL /* Inter-packet gap 1                 */
  148. #define BMAC_IGAP2 0x214UL /* Inter-packet gap 2                 */
  149. #define BMAC_ALIMIT 0x218UL /* Transmit attempt limit             */
  150. #define BMAC_STIME 0x21cUL /* Transmit slot time                 */
  151. #define BMAC_PLEN 0x220UL /* Size of transmit preamble          */
  152. #define BMAC_PPAT 0x224UL /* Pattern for transmit preamble      */
  153. #define BMAC_TXSDELIM 0x228UL /* Transmit delimiter                 */
  154. #define BMAC_JSIZE 0x22cUL /* Jam size                           */
  155. #define BMAC_TXMAX 0x230UL /* Transmit max pkt size              */
  156. #define BMAC_TXMIN 0x234UL /* Transmit min pkt size              */
  157. #define BMAC_PATTEMPT 0x238UL /* Count of transmit peak attempts    */
  158. #define BMAC_DTCTR 0x23cUL /* Transmit defer timer               */
  159. #define BMAC_NCCTR 0x240UL /* Transmit normal-collision counter  */
  160. #define BMAC_FCCTR 0x244UL /* Transmit first-collision counter   */
  161. #define BMAC_EXCTR 0x248UL /* Transmit excess-collision counter  */
  162. #define BMAC_LTCTR 0x24cUL /* Transmit late-collision counter    */
  163. #define BMAC_RSEED 0x250UL /* Transmit random number seed        */
  164. #define BMAC_TXSMACHINE 0x254UL /* Transmit state machine             */
  165. /* 0x258-->0x304, reserved */
  166. #define BMAC_RXSWRESET 0x308UL /* Receiver software reset            */
  167. #define BMAC_RXCFG 0x30cUL /* Receiver config register           */
  168. #define BMAC_RXMAX 0x310UL /* Receive max pkt size               */
  169. #define BMAC_RXMIN 0x314UL /* Receive min pkt size               */
  170. #define BMAC_MACADDR2 0x318UL /* Ether address register 2           */
  171. #define BMAC_MACADDR1 0x31cUL /* Ether address register 1           */
  172. #define BMAC_MACADDR0 0x320UL /* Ether address register 0           */
  173. #define BMAC_FRCTR 0x324UL /* Receive frame receive counter      */
  174. #define BMAC_GLECTR 0x328UL /* Receive giant-length error counter */
  175. #define BMAC_UNALECTR 0x32cUL /* Receive unaligned error counter    */
  176. #define BMAC_RCRCECTR 0x330UL /* Receive CRC error counter          */
  177. #define BMAC_RXSMACHINE 0x334UL /* Receiver state machine             */
  178. #define BMAC_RXCVALID 0x338UL /* Receiver code violation            */
  179. /* 0x33c, reserved */
  180. #define BMAC_HTABLE3 0x340UL /* Hash table 3                       */
  181. #define BMAC_HTABLE2 0x344UL /* Hash table 2                       */
  182. #define BMAC_HTABLE1 0x348UL /* Hash table 1                       */
  183. #define BMAC_HTABLE0 0x34cUL /* Hash table 0                       */
  184. #define BMAC_AFILTER2 0x350UL /* Address filter 2                   */
  185. #define BMAC_AFILTER1 0x354UL /* Address filter 1                   */
  186. #define BMAC_AFILTER0 0x358UL /* Address filter 0                   */
  187. #define BMAC_AFMASK 0x35cUL /* Address filter mask                */
  188. #define BMAC_REG_SIZE 0x360UL
  189. /* BigMac XIF config register. */
  190. #define BIGMAC_XCFG_ODENABLE  0x00000001 /* Output driver enable         */
  191. #define BIGMAC_XCFG_XLBACK    0x00000002 /* Loopback-mode XIF enable     */
  192. #define BIGMAC_XCFG_MLBACK    0x00000004 /* Loopback-mode MII enable     */
  193. #define BIGMAC_XCFG_MIIDISAB  0x00000008 /* MII receive buffer disable   */
  194. #define BIGMAC_XCFG_SQENABLE  0x00000010 /* SQE test enable              */
  195. #define BIGMAC_XCFG_SQETWIN   0x000003e0 /* SQE time window              */
  196. #define BIGMAC_XCFG_LANCE     0x00000010 /* Lance mode enable            */
  197. #define BIGMAC_XCFG_LIPG0     0x000003e0 /* Lance mode IPG0              */
  198. /* BigMac transmit config register. */
  199. #define BIGMAC_TXCFG_ENABLE   0x00000001 /* Enable the transmitter       */
  200. #define BIGMAC_TXCFG_SMODE    0x00000020 /* Enable slow transmit mode    */
  201. #define BIGMAC_TXCFG_CIGN     0x00000040 /* Ignore transmit collisions   */
  202. #define BIGMAC_TXCFG_FCSOFF   0x00000080 /* Do not emit FCS              */
  203. #define BIGMAC_TXCFG_DBACKOFF 0x00000100 /* Disable backoff              */
  204. #define BIGMAC_TXCFG_FULLDPLX 0x00000200 /* Enable full-duplex           */
  205. #define BIGMAC_TXCFG_DGIVEUP  0x00000400 /* Don't give up on transmits   */
  206. /* BigMac receive config register. */
  207. #define BIGMAC_RXCFG_ENABLE   0x00000001 /* Enable the receiver             */
  208. #define BIGMAC_RXCFG_PSTRIP   0x00000020 /* Pad byte strip enable           */
  209. #define BIGMAC_RXCFG_PMISC    0x00000040 /* Enable promiscous mode          */
  210. #define BIGMAC_RXCFG_DERR     0x00000080 /* Disable error checking          */
  211. #define BIGMAC_RXCFG_DCRCS    0x00000100 /* Disable CRC stripping           */
  212. #define BIGMAC_RXCFG_ME       0x00000200 /* Receive packets addressed to me */
  213. #define BIGMAC_RXCFG_PGRP     0x00000400 /* Enable promisc group mode       */
  214. #define BIGMAC_RXCFG_HENABLE  0x00000800 /* Enable the hash filter          */
  215. #define BIGMAC_RXCFG_AENABLE  0x00001000 /* Enable the address filter       */
  216. /* These are the "Management Interface" (ie. MIF) registers of the transceiver. */
  217. #define TCVR_BBCLOCK 0x00UL /* Bit bang clock register          */
  218. #define TCVR_BBDATA 0x04UL /* Bit bang data register           */
  219. #define TCVR_BBOENAB 0x08UL /* Bit bang output enable           */
  220. #define TCVR_FRAME 0x0cUL /* Frame control/data register      */
  221. #define TCVR_CFG 0x10UL /* MIF config register              */
  222. #define TCVR_IMASK 0x14UL /* MIF interrupt mask               */
  223. #define TCVR_STATUS 0x18UL /* MIF status                       */
  224. #define TCVR_SMACHINE 0x1cUL /* MIF state machine                */
  225. #define TCVR_REG_SIZE 0x20UL
  226. /* Frame commands. */
  227. #define FRAME_WRITE           0x50020000
  228. #define FRAME_READ            0x60020000
  229. /* Transceiver config register */
  230. #define TCV_CFG_PSELECT       0x00000001 /* Select PHY                      */
  231. #define TCV_CFG_PENABLE       0x00000002 /* Enable MIF polling              */
  232. #define TCV_CFG_BENABLE       0x00000004 /* Enable the "bit banger" oh baby */
  233. #define TCV_CFG_PREGADDR      0x000000f8 /* Address of poll register        */
  234. #define TCV_CFG_MDIO0         0x00000100 /* MDIO zero, data/attached        */
  235. #define TCV_CFG_MDIO1         0x00000200 /* MDIO one,  data/attached        */
  236. #define TCV_CFG_PDADDR        0x00007c00 /* Device PHY address polling      */
  237. /* Here are some PHY addresses. */
  238. #define TCV_PADDR_ETX         0          /* Internal transceiver            */
  239. #define TCV_PADDR_ITX         1          /* External transceiver            */
  240. /* Transceiver status register */
  241. #define TCV_STAT_BASIC        0xffff0000 /* The "basic" part                */
  242. #define TCV_STAT_NORMAL       0x0000ffff /* The "non-basic" part            */
  243. /* Inside the Happy Meal transceiver is the physical layer, they use an
  244.  * implementations for National Semiconductor, part number DP83840VCE.
  245.  * You can retrieve the data sheets and programming docs for this beast
  246.  * from http://www.national.com/
  247.  *
  248.  * The DP83840 is capable of both 10 and 100Mbps ethernet, in both
  249.  * half and full duplex mode.  It also supports auto negotiation.
  250.  *
  251.  * But.... THIS THING IS A PAIN IN THE ASS TO PROGRAM!
  252.  * Debugging eeprom burnt code is more fun than programming this chip!
  253.  */
  254. /* Generic MII registers defined in linux/mii.h, these below
  255.  * are DP83840 specific.
  256.  */
  257. #define DP83840_CSCONFIG        0x17        /* CS configuration            */
  258. /* The Carrier Sense config register. */
  259. #define CSCONFIG_RESV1          0x0001  /* Unused...                   */
  260. #define CSCONFIG_LED4           0x0002  /* Pin for full-dplx LED4      */
  261. #define CSCONFIG_LED1           0x0004  /* Pin for conn-status LED1    */
  262. #define CSCONFIG_RESV2          0x0008  /* Unused...                   */
  263. #define CSCONFIG_TCVDISAB       0x0010  /* Turns off the transceiver   */
  264. #define CSCONFIG_DFBYPASS       0x0020  /* Bypass disconnect function  */
  265. #define CSCONFIG_GLFORCE        0x0040  /* Good link force for 100mbps */
  266. #define CSCONFIG_CLKTRISTATE    0x0080  /* Tristate 25m clock          */
  267. #define CSCONFIG_RESV3          0x0700  /* Unused...                   */
  268. #define CSCONFIG_ENCODE         0x0800  /* 1=MLT-3, 0=binary           */
  269. #define CSCONFIG_RENABLE        0x1000  /* Repeater mode enable        */
  270. #define CSCONFIG_TCDISABLE      0x2000  /* Disable timeout counter     */
  271. #define CSCONFIG_RESV4          0x4000  /* Unused...                   */
  272. #define CSCONFIG_NDISABLE       0x8000  /* Disable NRZI                */
  273. /* Happy Meal descriptor rings and such.
  274.  * All descriptor rings must be aligned on a 2K boundry.
  275.  * All receive buffers must be 64 byte aligned.
  276.  * Always write the address first before setting the ownership
  277.  * bits to avoid races with the hardware scanning the ring.
  278.  */
  279. struct happy_meal_rxd {
  280. u32 rx_flags;
  281. u32 rx_addr;
  282. };
  283. #define RXFLAG_OWN         0x80000000 /* 1 = hardware, 0 = software */
  284. #define RXFLAG_OVERFLOW    0x40000000 /* 1 = buffer overflow        */
  285. #define RXFLAG_SIZE        0x3fff0000 /* Size of the buffer         */
  286. #define RXFLAG_CSUM        0x0000ffff /* HW computed checksum       */
  287. struct happy_meal_txd {
  288. u32 tx_flags;
  289. u32 tx_addr;
  290. };
  291. #define TXFLAG_OWN         0x80000000 /* 1 = hardware, 0 = software */
  292. #define TXFLAG_SOP         0x40000000 /* 1 = start of packet        */
  293. #define TXFLAG_EOP         0x20000000 /* 1 = end of packet          */
  294. #define TXFLAG_CSENABLE    0x10000000 /* 1 = enable hw-checksums    */
  295. #define TXFLAG_CSLOCATION  0x0ff00000 /* Where to stick the csum    */
  296. #define TXFLAG_CSBUFBEGIN  0x000fc000 /* Where to begin checksum    */
  297. #define TXFLAG_SIZE        0x00003fff /* Size of the packet         */
  298. #define TX_RING_SIZE       32         /* Must be >16 and <255, multiple of 16  */
  299. #define RX_RING_SIZE       32         /* see ERX_CFG_SIZE* for possible values */
  300. #if (TX_RING_SIZE < 16 || TX_RING_SIZE > 256 || (TX_RING_SIZE % 16) != 0)
  301. #error TX_RING_SIZE holds illegal value
  302. #endif
  303. #define TX_RING_MAXSIZE    256
  304. #define RX_RING_MAXSIZE    256
  305. /* We use a 14 byte offset for checksum computation. */
  306. #if (RX_RING_SIZE == 32)
  307. #define ERX_CFG_DEFAULT(off) (ERX_CFG_DMAENABLE|((off)<<3)|ERX_CFG_SIZE32|((14/2)<<16))
  308. #else
  309. #if (RX_RING_SIZE == 64)
  310. #define ERX_CFG_DEFAULT(off) (ERX_CFG_DMAENABLE|((off)<<3)|ERX_CFG_SIZE64|((14/2)<<16))
  311. #else
  312. #if (RX_RING_SIZE == 128)
  313. #define ERX_CFG_DEFAULT(off) (ERX_CFG_DMAENABLE|((off)<<3)|ERX_CFG_SIZE128|((14/2)<<16))
  314. #else
  315. #if (RX_RING_SIZE == 256)
  316. #define ERX_CFG_DEFAULT(off) (ERX_CFG_DMAENABLE|((off)<<3)|ERX_CFG_SIZE256|((14/2)<<16))
  317. #else
  318. #error RX_RING_SIZE holds illegal value
  319. #endif
  320. #endif
  321. #endif
  322. #endif
  323. #define NEXT_RX(num)       (((num) + 1) & (RX_RING_SIZE - 1))
  324. #define NEXT_TX(num)       (((num) + 1) & (TX_RING_SIZE - 1))
  325. #define PREV_RX(num)       (((num) - 1) & (RX_RING_SIZE - 1))
  326. #define PREV_TX(num)       (((num) - 1) & (TX_RING_SIZE - 1))
  327. #define TX_BUFFS_AVAIL(hp)                                    
  328.         (((hp)->tx_old <= (hp)->tx_new) ?                     
  329.   (hp)->tx_old + (TX_RING_SIZE - 1) - (hp)->tx_new :  
  330.     (hp)->tx_old - (hp)->tx_new - 1)
  331. #define RX_OFFSET          2
  332. #define RX_BUF_ALLOC_SIZE  (1546 + RX_OFFSET + 64)
  333. #define RX_COPY_THRESHOLD  256
  334. struct hmeal_init_block {
  335. struct happy_meal_rxd happy_meal_rxd[RX_RING_MAXSIZE];
  336. struct happy_meal_txd happy_meal_txd[TX_RING_MAXSIZE];
  337. };
  338. #define hblock_offset(mem, elem) 
  339. ((__u32)((unsigned long)(&(((struct hmeal_init_block *)0)->mem[elem]))))
  340. /* Now software state stuff. */
  341. enum happy_transceiver {
  342. external = 0,
  343. internal = 1,
  344. none     = 2,
  345. };
  346. /* Timer state engine. */
  347. enum happy_timer_state {
  348. arbwait  = 0,  /* Waiting for auto negotiation to complete.          */
  349. lupwait  = 1,  /* Auto-neg complete, awaiting link-up status.        */
  350. ltrywait = 2,  /* Forcing try of all modes, from fastest to slowest. */
  351. asleep   = 3,  /* Time inactive.                                     */
  352. };
  353. struct quattro;
  354. /* Happy happy, joy joy! */
  355. struct happy_meal {
  356. unsigned long gregs; /* Happy meal global registers       */
  357. struct hmeal_init_block  *happy_block; /* RX and TX descriptors (CPU addr)  */
  358. #if defined(CONFIG_SBUS) && defined(CONFIG_PCI)
  359. u32 (*read_desc32)(u32 *);
  360. void (*write_txd)(struct happy_meal_txd *, u32, u32);
  361. void (*write_rxd)(struct happy_meal_rxd *, u32, u32);
  362. u32 (*dma_map)(void *, void *, long, int);
  363. void (*dma_unmap)(void *, u32, long, int);
  364. void (*dma_sync)(void *, u32, long, int);
  365. #endif
  366. /* This is either a sbus_dev or a pci_dev. */
  367. void   *happy_dev;
  368. spinlock_t   happy_lock;
  369. struct sk_buff           *rx_skbs[RX_RING_SIZE];
  370. struct sk_buff           *tx_skbs[TX_RING_SIZE];
  371. int rx_new, tx_new, rx_old, tx_old;
  372. struct net_device_stats   net_stats;      /* Statistical counters              */
  373. #if defined(CONFIG_SBUS) && defined(CONFIG_PCI)
  374. u32 (*read32)(unsigned long);
  375. void (*write32)(unsigned long, u32);
  376. #endif
  377. unsigned long etxregs;        /* External transmitter regs         */
  378. unsigned long erxregs;        /* External receiver regs            */
  379. unsigned long bigmacregs;     /* BIGMAC core regs      */
  380. unsigned long tcvregs;        /* MIF transceiver regs              */
  381. __u32                     hblock_dvma;    /* DVMA visible address happy block  */
  382. unsigned int              happy_flags;    /* Driver state flags                */
  383. enum happy_transceiver    tcvr_type;      /* Kind of transceiver in use        */
  384. unsigned int              happy_bursts;   /* Get your mind out of the gutter   */
  385. unsigned int              paddr;          /* PHY address for transceiver       */
  386. unsigned short            hm_revision;    /* Happy meal revision               */
  387. unsigned short            sw_bmcr;        /* SW copy of BMCR                   */
  388. unsigned short            sw_bmsr;        /* SW copy of BMSR                   */
  389. unsigned short            sw_physid1;     /* SW copy of PHYSID1                */
  390. unsigned short            sw_physid2;     /* SW copy of PHYSID2                */
  391. unsigned short            sw_advertise;   /* SW copy of ADVERTISE              */
  392. unsigned short            sw_lpa;         /* SW copy of LPA                    */
  393. unsigned short            sw_expansion;   /* SW copy of EXPANSION              */
  394. unsigned short            sw_csconfig;    /* SW copy of CSCONFIG               */
  395. unsigned int              auto_speed;     /* Auto-nego link speed              */
  396.         unsigned int              forced_speed;   /* Force mode link speed             */
  397. unsigned int              poll_data;      /* MIF poll data                     */
  398. unsigned int              poll_flag;      /* MIF poll flag                     */
  399. unsigned int              linkcheck;      /* Have we checked the link yet?     */
  400. unsigned int              lnkup;          /* Is the link up as far as we know? */
  401. unsigned int              lnkdown;        /* Trying to force the link down?    */
  402. unsigned int              lnkcnt;         /* Counter for link-up attempts.     */
  403. struct timer_list         happy_timer;    /* To watch the link when coming up. */
  404. enum happy_timer_state    timer_state;    /* State of the auto-neg timer.      */
  405. unsigned int              timer_ticks;    /* Number of clicks at each state.   */
  406. struct net_device  *dev; /* Backpointer                       */
  407. struct quattro  *qfe_parent; /* For Quattro cards                 */
  408. int   qfe_ent; /* Which instance on quattro         */
  409. struct happy_meal         *next_module;
  410. };
  411. /* Here are the happy flags. */
  412. #define HFLAG_POLL                0x00000001      /* We are doing MIF polling          */
  413. #define HFLAG_FENABLE             0x00000002      /* The MII frame is enabled          */
  414. #define HFLAG_LANCE               0x00000004      /* We are using lance-mode           */
  415. #define HFLAG_RXENABLE            0x00000008      /* Receiver is enabled               */
  416. #define HFLAG_AUTO                0x00000010      /* Using auto-negotiation, 0 = force */
  417. #define HFLAG_FULL                0x00000020      /* Full duplex enable                */
  418. #define HFLAG_MACFULL             0x00000040      /* Using full duplex in the MAC      */
  419. #define HFLAG_POLLENABLE          0x00000080      /* Actually try MIF polling          */
  420. #define HFLAG_RXCV                0x00000100      /* XXX RXCV ENABLE                   */
  421. #define HFLAG_INIT                0x00000200      /* Init called at least once         */
  422. #define HFLAG_LINKUP              0x00000400      /* 1 = Link is up                    */
  423. #define HFLAG_PCI                 0x00000800      /* PCI based Happy Meal              */
  424. #define HFLAG_QUATTRO   0x00001000      /* On QFE/Quattro card        */
  425. #define HFLAG_20_21  (HFLAG_POLLENABLE | HFLAG_FENABLE)
  426. #define HFLAG_NOT_A0 (HFLAG_POLLENABLE | HFLAG_FENABLE | HFLAG_LANCE | HFLAG_RXCV)
  427. /* Support for QFE/Quattro cards. */
  428. struct quattro {
  429. struct net_device *happy_meals[4];
  430. /* This is either a sbus_dev or a pci_dev. */
  431. void *quattro_dev;
  432. struct quattro *next;
  433. /* PROM ranges, if any. */
  434. #ifdef CONFIG_SBUS
  435. struct linux_prom_ranges  ranges[8];
  436. #endif
  437. int   nranges;
  438. };
  439. /* We use this to acquire receive skb's that we can DMA directly into. */
  440. #define ALIGNED_RX_SKB_ADDR(addr) 
  441.         ((((unsigned long)(addr) + (64UL - 1UL)) & ~(64UL - 1UL)) - (unsigned long)(addr))
  442. #define happy_meal_alloc_skb(__length, __gfp_flags) 
  443. ({ struct sk_buff *__skb; 
  444. __skb = alloc_skb((__length) + 64, (__gfp_flags)); 
  445. if(__skb) { 
  446. int __offset = (int) ALIGNED_RX_SKB_ADDR(__skb->data); 
  447. if(__offset) 
  448. skb_reserve(__skb, __offset); 
  449. __skb; 
  450. })
  451. #endif /* !(_SUNHME_H) */