isac.c
上传用户:lgb322
上传日期:2013-02-24
资源大小:30529k
文件大小:18k
源码类别:

嵌入式Linux

开发平台:

Unix_Linux

  1. /* $Id: isac.c,v 1.1.4.1 2001/11/20 14:19:36 kai Exp $
  2.  *
  3.  * ISAC specific routines
  4.  *
  5.  * Author       Karsten Keil
  6.  * Copyright    by Karsten Keil      <keil@isdn4linux.de>
  7.  * 
  8.  * This software may be used and distributed according to the terms
  9.  * of the GNU General Public License, incorporated herein by reference.
  10.  *
  11.  * For changes and modifications please read
  12.  * ../../../Documentation/isdn/HiSax.cert
  13.  *
  14.  */
  15. #define __NO_VERSION__
  16. #include "hisax.h"
  17. #include "isac.h"
  18. #include "arcofi.h"
  19. #include "isdnl1.h"
  20. #include <linux/interrupt.h>
  21. #include <linux/init.h>
  22. #define DBUSY_TIMER_VALUE 80
  23. #define ARCOFI_USE 1
  24. static char *ISACVer[] __devinitdata =
  25. {"2086/2186 V1.1", "2085 B1", "2085 B2",
  26.  "2085 V2.3"};
  27. void
  28. ISACVersion(struct IsdnCardState *cs, char *s)
  29. {
  30. int val;
  31. val = cs->readisac(cs, ISAC_RBCH);
  32. printk(KERN_INFO "%s ISAC version (%x): %sn", s, val, ISACVer[(val >> 5) & 3]);
  33. }
  34. static void
  35. ph_command(struct IsdnCardState *cs, unsigned int command)
  36. {
  37. if (cs->debug & L1_DEB_ISAC)
  38. debugl1(cs, "ph_command %x", command);
  39. cs->writeisac(cs, ISAC_CIX0, (command << 2) | 3);
  40. }
  41. static void
  42. isac_new_ph(struct IsdnCardState *cs)
  43. {
  44. switch (cs->dc.isac.ph_state) {
  45. case (ISAC_IND_RS):
  46. case (ISAC_IND_EI):
  47. ph_command(cs, ISAC_CMD_DUI);
  48. l1_msg(cs, HW_RESET | INDICATION, NULL);
  49. break;
  50. case (ISAC_IND_DID):
  51. l1_msg(cs, HW_DEACTIVATE | CONFIRM, NULL);
  52. break;
  53. case (ISAC_IND_DR):
  54. l1_msg(cs, HW_DEACTIVATE | INDICATION, NULL);
  55. break;
  56. case (ISAC_IND_PU):
  57. l1_msg(cs, HW_POWERUP | CONFIRM, NULL);
  58. break;
  59. case (ISAC_IND_RSY):
  60. l1_msg(cs, HW_RSYNC | INDICATION, NULL);
  61. break;
  62. case (ISAC_IND_ARD):
  63. l1_msg(cs, HW_INFO2 | INDICATION, NULL);
  64. break;
  65. case (ISAC_IND_AI8):
  66. l1_msg(cs, HW_INFO4_P8 | INDICATION, NULL);
  67. break;
  68. case (ISAC_IND_AI10):
  69. l1_msg(cs, HW_INFO4_P10 | INDICATION, NULL);
  70. break;
  71. default:
  72. break;
  73. }
  74. }
  75. static void
  76. isac_bh(struct IsdnCardState *cs)
  77. {
  78. struct PStack *stptr;
  79. if (!cs)
  80. return;
  81. if (test_and_clear_bit(D_CLEARBUSY, &cs->event)) {
  82. if (cs->debug)
  83. debugl1(cs, "D-Channel Busy cleared");
  84. stptr = cs->stlist;
  85. while (stptr != NULL) {
  86. stptr->l1.l1l2(stptr, PH_PAUSE | CONFIRM, NULL);
  87. stptr = stptr->next;
  88. }
  89. }
  90. if (test_and_clear_bit(D_L1STATECHANGE, &cs->event))
  91. isac_new_ph(cs);
  92. if (test_and_clear_bit(D_RCVBUFREADY, &cs->event))
  93. DChannel_proc_rcv(cs);
  94. if (test_and_clear_bit(D_XMTBUFREADY, &cs->event))
  95. DChannel_proc_xmt(cs);
  96. #if ARCOFI_USE
  97. if (!test_bit(HW_ARCOFI, &cs->HW_Flags))
  98. return;
  99. if (test_and_clear_bit(D_RX_MON1, &cs->event))
  100. arcofi_fsm(cs, ARCOFI_RX_END, NULL);
  101. if (test_and_clear_bit(D_TX_MON1, &cs->event))
  102. arcofi_fsm(cs, ARCOFI_TX_END, NULL);
  103. #endif
  104. }
  105. void
  106. isac_empty_fifo(struct IsdnCardState *cs, int count)
  107. {
  108. u_char *ptr;
  109. long flags;
  110. if ((cs->debug & L1_DEB_ISAC) && !(cs->debug & L1_DEB_ISAC_FIFO))
  111. debugl1(cs, "isac_empty_fifo");
  112. if ((cs->rcvidx + count) >= MAX_DFRAME_LEN_L1) {
  113. if (cs->debug & L1_DEB_WARN)
  114. debugl1(cs, "isac_empty_fifo overrun %d",
  115. cs->rcvidx + count);
  116. cs->writeisac(cs, ISAC_CMDR, 0x80);
  117. cs->rcvidx = 0;
  118. return;
  119. }
  120. ptr = cs->rcvbuf + cs->rcvidx;
  121. cs->rcvidx += count;
  122. save_flags(flags);
  123. cli();
  124. cs->readisacfifo(cs, ptr, count);
  125. cs->writeisac(cs, ISAC_CMDR, 0x80);
  126. restore_flags(flags);
  127. if (cs->debug & L1_DEB_ISAC_FIFO) {
  128. char *t = cs->dlog;
  129. t += sprintf(t, "isac_empty_fifo cnt %d", count);
  130. QuickHex(t, ptr, count);
  131. debugl1(cs, cs->dlog);
  132. }
  133. }
  134. static void
  135. isac_fill_fifo(struct IsdnCardState *cs)
  136. {
  137. int count, more;
  138. u_char *ptr;
  139. long flags;
  140. if ((cs->debug & L1_DEB_ISAC) && !(cs->debug & L1_DEB_ISAC_FIFO))
  141. debugl1(cs, "isac_fill_fifo");
  142. if (!cs->tx_skb)
  143. return;
  144. count = cs->tx_skb->len;
  145. if (count <= 0)
  146. return;
  147. more = 0;
  148. if (count > 32) {
  149. more = !0;
  150. count = 32;
  151. }
  152. save_flags(flags);
  153. cli();
  154. ptr = cs->tx_skb->data;
  155. skb_pull(cs->tx_skb, count);
  156. cs->tx_cnt += count;
  157. cs->writeisacfifo(cs, ptr, count);
  158. cs->writeisac(cs, ISAC_CMDR, more ? 0x8 : 0xa);
  159. if (test_and_set_bit(FLG_DBUSY_TIMER, &cs->HW_Flags)) {
  160. debugl1(cs, "isac_fill_fifo dbusytimer running");
  161. del_timer(&cs->dbusytimer);
  162. }
  163. init_timer(&cs->dbusytimer);
  164. cs->dbusytimer.expires = jiffies + ((DBUSY_TIMER_VALUE * HZ)/1000);
  165. add_timer(&cs->dbusytimer);
  166. restore_flags(flags);
  167. if (cs->debug & L1_DEB_ISAC_FIFO) {
  168. char *t = cs->dlog;
  169. t += sprintf(t, "isac_fill_fifo cnt %d", count);
  170. QuickHex(t, ptr, count);
  171. debugl1(cs, cs->dlog);
  172. }
  173. }
  174. void
  175. isac_sched_event(struct IsdnCardState *cs, int event)
  176. {
  177. test_and_set_bit(event, &cs->event);
  178. queue_task(&cs->tqueue, &tq_immediate);
  179. mark_bh(IMMEDIATE_BH);
  180. }
  181. void
  182. isac_interrupt(struct IsdnCardState *cs, u_char val)
  183. {
  184. u_char exval, v1;
  185. struct sk_buff *skb;
  186. unsigned int count;
  187. long flags;
  188. if (cs->debug & L1_DEB_ISAC)
  189. debugl1(cs, "ISAC interrupt %x", val);
  190. if (val & 0x80) { /* RME */
  191. exval = cs->readisac(cs, ISAC_RSTA);
  192. if ((exval & 0x70) != 0x20) {
  193. if (exval & 0x40) {
  194. if (cs->debug & L1_DEB_WARN)
  195. debugl1(cs, "ISAC RDO");
  196. #ifdef ERROR_STATISTIC
  197. cs->err_rx++;
  198. #endif
  199. }
  200. if (!(exval & 0x20)) {
  201. if (cs->debug & L1_DEB_WARN)
  202. debugl1(cs, "ISAC CRC error");
  203. #ifdef ERROR_STATISTIC
  204. cs->err_crc++;
  205. #endif
  206. }
  207. cs->writeisac(cs, ISAC_CMDR, 0x80);
  208. } else {
  209. count = cs->readisac(cs, ISAC_RBCL) & 0x1f;
  210. if (count == 0)
  211. count = 32;
  212. isac_empty_fifo(cs, count);
  213. save_flags(flags);
  214. cli();
  215. if ((count = cs->rcvidx) > 0) {
  216. cs->rcvidx = 0;
  217. if (!(skb = alloc_skb(count, GFP_ATOMIC)))
  218. printk(KERN_WARNING "HiSax: D receive out of memoryn");
  219. else {
  220. memcpy(skb_put(skb, count), cs->rcvbuf, count);
  221. skb_queue_tail(&cs->rq, skb);
  222. }
  223. }
  224. restore_flags(flags);
  225. }
  226. cs->rcvidx = 0;
  227. isac_sched_event(cs, D_RCVBUFREADY);
  228. }
  229. if (val & 0x40) { /* RPF */
  230. isac_empty_fifo(cs, 32);
  231. }
  232. if (val & 0x20) { /* RSC */
  233. /* never */
  234. if (cs->debug & L1_DEB_WARN)
  235. debugl1(cs, "ISAC RSC interrupt");
  236. }
  237. if (val & 0x10) { /* XPR */
  238. if (test_and_clear_bit(FLG_DBUSY_TIMER, &cs->HW_Flags))
  239. del_timer(&cs->dbusytimer);
  240. if (test_and_clear_bit(FLG_L1_DBUSY, &cs->HW_Flags))
  241. isac_sched_event(cs, D_CLEARBUSY);
  242. if (cs->tx_skb) {
  243. if (cs->tx_skb->len) {
  244. isac_fill_fifo(cs);
  245. goto afterXPR;
  246. } else {
  247. dev_kfree_skb_irq(cs->tx_skb);
  248. cs->tx_cnt = 0;
  249. cs->tx_skb = NULL;
  250. }
  251. }
  252. if ((cs->tx_skb = skb_dequeue(&cs->sq))) {
  253. cs->tx_cnt = 0;
  254. isac_fill_fifo(cs);
  255. } else
  256. isac_sched_event(cs, D_XMTBUFREADY);
  257. }
  258.       afterXPR:
  259. if (val & 0x04) { /* CISQ */
  260. exval = cs->readisac(cs, ISAC_CIR0);
  261. if (cs->debug & L1_DEB_ISAC)
  262. debugl1(cs, "ISAC CIR0 %02X", exval );
  263. if (exval & 2) {
  264. cs->dc.isac.ph_state = (exval >> 2) & 0xf;
  265. if (cs->debug & L1_DEB_ISAC)
  266. debugl1(cs, "ph_state change %x", cs->dc.isac.ph_state);
  267. isac_sched_event(cs, D_L1STATECHANGE);
  268. }
  269. if (exval & 1) {
  270. exval = cs->readisac(cs, ISAC_CIR1);
  271. if (cs->debug & L1_DEB_ISAC)
  272. debugl1(cs, "ISAC CIR1 %02X", exval );
  273. }
  274. }
  275. if (val & 0x02) { /* SIN */
  276. /* never */
  277. if (cs->debug & L1_DEB_WARN)
  278. debugl1(cs, "ISAC SIN interrupt");
  279. }
  280. if (val & 0x01) { /* EXI */
  281. exval = cs->readisac(cs, ISAC_EXIR);
  282. if (cs->debug & L1_DEB_WARN)
  283. debugl1(cs, "ISAC EXIR %02x", exval);
  284. if (exval & 0x80) {  /* XMR */
  285. debugl1(cs, "ISAC XMR");
  286. printk(KERN_WARNING "HiSax: ISAC XMRn");
  287. }
  288. if (exval & 0x40) {  /* XDU */
  289. debugl1(cs, "ISAC XDU");
  290. printk(KERN_WARNING "HiSax: ISAC XDUn");
  291. #ifdef ERROR_STATISTIC
  292. cs->err_tx++;
  293. #endif
  294. if (test_and_clear_bit(FLG_DBUSY_TIMER, &cs->HW_Flags))
  295. del_timer(&cs->dbusytimer);
  296. if (test_and_clear_bit(FLG_L1_DBUSY, &cs->HW_Flags))
  297. isac_sched_event(cs, D_CLEARBUSY);
  298. if (cs->tx_skb) { /* Restart frame */
  299. skb_push(cs->tx_skb, cs->tx_cnt);
  300. cs->tx_cnt = 0;
  301. isac_fill_fifo(cs);
  302. } else {
  303. printk(KERN_WARNING "HiSax: ISAC XDU no skbn");
  304. debugl1(cs, "ISAC XDU no skb");
  305. }
  306. }
  307. if (exval & 0x04) {  /* MOS */
  308. v1 = cs->readisac(cs, ISAC_MOSR);
  309. if (cs->debug & L1_DEB_MONITOR)
  310. debugl1(cs, "ISAC MOSR %02x", v1);
  311. #if ARCOFI_USE
  312. if (v1 & 0x08) {
  313. if (!cs->dc.isac.mon_rx) {
  314. if (!(cs->dc.isac.mon_rx = kmalloc(MAX_MON_FRAME, GFP_ATOMIC))) {
  315. if (cs->debug & L1_DEB_WARN)
  316. debugl1(cs, "ISAC MON RX out of memory!");
  317. cs->dc.isac.mocr &= 0xf0;
  318. cs->dc.isac.mocr |= 0x0a;
  319. cs->writeisac(cs, ISAC_MOCR, cs->dc.isac.mocr);
  320. goto afterMONR0;
  321. } else
  322. cs->dc.isac.mon_rxp = 0;
  323. }
  324. if (cs->dc.isac.mon_rxp >= MAX_MON_FRAME) {
  325. cs->dc.isac.mocr &= 0xf0;
  326. cs->dc.isac.mocr |= 0x0a;
  327. cs->writeisac(cs, ISAC_MOCR, cs->dc.isac.mocr);
  328. cs->dc.isac.mon_rxp = 0;
  329. if (cs->debug & L1_DEB_WARN)
  330. debugl1(cs, "ISAC MON RX overflow!");
  331. goto afterMONR0;
  332. }
  333. cs->dc.isac.mon_rx[cs->dc.isac.mon_rxp++] = cs->readisac(cs, ISAC_MOR0);
  334. if (cs->debug & L1_DEB_MONITOR)
  335. debugl1(cs, "ISAC MOR0 %02x", cs->dc.isac.mon_rx[cs->dc.isac.mon_rxp -1]);
  336. if (cs->dc.isac.mon_rxp == 1) {
  337. cs->dc.isac.mocr |= 0x04;
  338. cs->writeisac(cs, ISAC_MOCR, cs->dc.isac.mocr);
  339. }
  340. }
  341.       afterMONR0:
  342. if (v1 & 0x80) {
  343. if (!cs->dc.isac.mon_rx) {
  344. if (!(cs->dc.isac.mon_rx = kmalloc(MAX_MON_FRAME, GFP_ATOMIC))) {
  345. if (cs->debug & L1_DEB_WARN)
  346. debugl1(cs, "ISAC MON RX out of memory!");
  347. cs->dc.isac.mocr &= 0x0f;
  348. cs->dc.isac.mocr |= 0xa0;
  349. cs->writeisac(cs, ISAC_MOCR, cs->dc.isac.mocr);
  350. goto afterMONR1;
  351. } else
  352. cs->dc.isac.mon_rxp = 0;
  353. }
  354. if (cs->dc.isac.mon_rxp >= MAX_MON_FRAME) {
  355. cs->dc.isac.mocr &= 0x0f;
  356. cs->dc.isac.mocr |= 0xa0;
  357. cs->writeisac(cs, ISAC_MOCR, cs->dc.isac.mocr);
  358. cs->dc.isac.mon_rxp = 0;
  359. if (cs->debug & L1_DEB_WARN)
  360. debugl1(cs, "ISAC MON RX overflow!");
  361. goto afterMONR1;
  362. }
  363. cs->dc.isac.mon_rx[cs->dc.isac.mon_rxp++] = cs->readisac(cs, ISAC_MOR1);
  364. if (cs->debug & L1_DEB_MONITOR)
  365. debugl1(cs, "ISAC MOR1 %02x", cs->dc.isac.mon_rx[cs->dc.isac.mon_rxp -1]);
  366. cs->dc.isac.mocr |= 0x40;
  367. cs->writeisac(cs, ISAC_MOCR, cs->dc.isac.mocr);
  368. }
  369.       afterMONR1:
  370. if (v1 & 0x04) {
  371. cs->dc.isac.mocr &= 0xf0;
  372. cs->writeisac(cs, ISAC_MOCR, cs->dc.isac.mocr);
  373. cs->dc.isac.mocr |= 0x0a;
  374. cs->writeisac(cs, ISAC_MOCR, cs->dc.isac.mocr);
  375. isac_sched_event(cs, D_RX_MON0);
  376. }
  377. if (v1 & 0x40) {
  378. cs->dc.isac.mocr &= 0x0f;
  379. cs->writeisac(cs, ISAC_MOCR, cs->dc.isac.mocr);
  380. cs->dc.isac.mocr |= 0xa0;
  381. cs->writeisac(cs, ISAC_MOCR, cs->dc.isac.mocr);
  382. isac_sched_event(cs, D_RX_MON1);
  383. }
  384. if (v1 & 0x02) {
  385. if ((!cs->dc.isac.mon_tx) || (cs->dc.isac.mon_txc && 
  386. (cs->dc.isac.mon_txp >= cs->dc.isac.mon_txc) && 
  387. !(v1 & 0x08))) {
  388. cs->dc.isac.mocr &= 0xf0;
  389. cs->writeisac(cs, ISAC_MOCR, cs->dc.isac.mocr);
  390. cs->dc.isac.mocr |= 0x0a;
  391. cs->writeisac(cs, ISAC_MOCR, cs->dc.isac.mocr);
  392. if (cs->dc.isac.mon_txc &&
  393. (cs->dc.isac.mon_txp >= cs->dc.isac.mon_txc))
  394. isac_sched_event(cs, D_TX_MON0);
  395. goto AfterMOX0;
  396. }
  397. if (cs->dc.isac.mon_txc && (cs->dc.isac.mon_txp >= cs->dc.isac.mon_txc)) {
  398. isac_sched_event(cs, D_TX_MON0);
  399. goto AfterMOX0;
  400. }
  401. cs->writeisac(cs, ISAC_MOX0,
  402. cs->dc.isac.mon_tx[cs->dc.isac.mon_txp++]);
  403. if (cs->debug & L1_DEB_MONITOR)
  404. debugl1(cs, "ISAC %02x -> MOX0", cs->dc.isac.mon_tx[cs->dc.isac.mon_txp -1]);
  405. }
  406.       AfterMOX0:
  407. if (v1 & 0x20) {
  408. if ((!cs->dc.isac.mon_tx) || (cs->dc.isac.mon_txc && 
  409. (cs->dc.isac.mon_txp >= cs->dc.isac.mon_txc) && 
  410. !(v1 & 0x80))) {
  411. cs->dc.isac.mocr &= 0x0f;
  412. cs->writeisac(cs, ISAC_MOCR, cs->dc.isac.mocr);
  413. cs->dc.isac.mocr |= 0xa0;
  414. cs->writeisac(cs, ISAC_MOCR, cs->dc.isac.mocr);
  415. if (cs->dc.isac.mon_txc &&
  416. (cs->dc.isac.mon_txp >= cs->dc.isac.mon_txc))
  417. isac_sched_event(cs, D_TX_MON1);
  418. goto AfterMOX1;
  419. }
  420. if (cs->dc.isac.mon_txc && (cs->dc.isac.mon_txp >= cs->dc.isac.mon_txc)) {
  421. isac_sched_event(cs, D_TX_MON1);
  422. goto AfterMOX1;
  423. }
  424. cs->writeisac(cs, ISAC_MOX1,
  425. cs->dc.isac.mon_tx[cs->dc.isac.mon_txp++]);
  426. if (cs->debug & L1_DEB_MONITOR)
  427. debugl1(cs, "ISAC %02x -> MOX1", cs->dc.isac.mon_tx[cs->dc.isac.mon_txp -1]);
  428. }
  429.       AfterMOX1:;
  430. #endif
  431. }
  432. }
  433. }
  434. static void
  435. ISAC_l1hw(struct PStack *st, int pr, void *arg)
  436. {
  437. struct IsdnCardState *cs = (struct IsdnCardState *) st->l1.hardware;
  438. struct sk_buff *skb = arg;
  439. int  val;
  440. switch (pr) {
  441. case (PH_DATA |REQUEST):
  442. if (cs->debug & DEB_DLOG_HEX)
  443. LogFrame(cs, skb->data, skb->len);
  444. if (cs->debug & DEB_DLOG_VERBOSE)
  445. dlogframe(cs, skb, 0);
  446. if (cs->tx_skb) {
  447. skb_queue_tail(&cs->sq, skb);
  448. #ifdef L2FRAME_DEBUG /* psa */
  449. if (cs->debug & L1_DEB_LAPD)
  450. Logl2Frame(cs, skb, "PH_DATA Queued", 0);
  451. #endif
  452. } else {
  453. cs->tx_skb = skb;
  454. cs->tx_cnt = 0;
  455. #ifdef L2FRAME_DEBUG /* psa */
  456. if (cs->debug & L1_DEB_LAPD)
  457. Logl2Frame(cs, skb, "PH_DATA", 0);
  458. #endif
  459. isac_fill_fifo(cs);
  460. }
  461. break;
  462. case (PH_PULL |INDICATION):
  463. if (cs->tx_skb) {
  464. if (cs->debug & L1_DEB_WARN)
  465. debugl1(cs, " l2l1 tx_skb exist this shouldn't happen");
  466. skb_queue_tail(&cs->sq, skb);
  467. break;
  468. }
  469. if (cs->debug & DEB_DLOG_HEX)
  470. LogFrame(cs, skb->data, skb->len);
  471. if (cs->debug & DEB_DLOG_VERBOSE)
  472. dlogframe(cs, skb, 0);
  473. cs->tx_skb = skb;
  474. cs->tx_cnt = 0;
  475. #ifdef L2FRAME_DEBUG /* psa */
  476. if (cs->debug & L1_DEB_LAPD)
  477. Logl2Frame(cs, skb, "PH_DATA_PULLED", 0);
  478. #endif
  479. isac_fill_fifo(cs);
  480. break;
  481. case (PH_PULL | REQUEST):
  482. #ifdef L2FRAME_DEBUG /* psa */
  483. if (cs->debug & L1_DEB_LAPD)
  484. debugl1(cs, "-> PH_REQUEST_PULL");
  485. #endif
  486. if (!cs->tx_skb) {
  487. test_and_clear_bit(FLG_L1_PULL_REQ, &st->l1.Flags);
  488. st->l1.l1l2(st, PH_PULL | CONFIRM, NULL);
  489. } else
  490. test_and_set_bit(FLG_L1_PULL_REQ, &st->l1.Flags);
  491. break;
  492. case (HW_RESET | REQUEST):
  493. if ((cs->dc.isac.ph_state == ISAC_IND_EI) ||
  494. (cs->dc.isac.ph_state == ISAC_IND_DR) ||
  495. (cs->dc.isac.ph_state == ISAC_IND_RS))
  496.         ph_command(cs, ISAC_CMD_TIM);
  497. else
  498. ph_command(cs, ISAC_CMD_RS);
  499. break;
  500. case (HW_ENABLE | REQUEST):
  501. ph_command(cs, ISAC_CMD_TIM);
  502. break;
  503. case (HW_INFO3 | REQUEST):
  504. ph_command(cs, ISAC_CMD_AR8);
  505. break;
  506. case (HW_TESTLOOP | REQUEST):
  507. val = 0;
  508. if (1 & (long) arg)
  509. val |= 0x0c;
  510. if (2 & (long) arg)
  511. val |= 0x3;
  512. if (test_bit(HW_IOM1, &cs->HW_Flags)) {
  513. /* IOM 1 Mode */
  514. if (!val) {
  515. cs->writeisac(cs, ISAC_SPCR, 0xa);
  516. cs->writeisac(cs, ISAC_ADF1, 0x2);
  517. } else {
  518. cs->writeisac(cs, ISAC_SPCR, val);
  519. cs->writeisac(cs, ISAC_ADF1, 0xa);
  520. }
  521. } else {
  522. /* IOM 2 Mode */
  523. cs->writeisac(cs, ISAC_SPCR, val);
  524. if (val)
  525. cs->writeisac(cs, ISAC_ADF1, 0x8);
  526. else
  527. cs->writeisac(cs, ISAC_ADF1, 0x0);
  528. }
  529. break;
  530. case (HW_DEACTIVATE | RESPONSE):
  531. skb_queue_purge(&cs->rq);
  532. skb_queue_purge(&cs->sq);
  533. if (cs->tx_skb) {
  534. dev_kfree_skb_any(cs->tx_skb);
  535. cs->tx_skb = NULL;
  536. }
  537. if (test_and_clear_bit(FLG_DBUSY_TIMER, &cs->HW_Flags))
  538. del_timer(&cs->dbusytimer);
  539. if (test_and_clear_bit(FLG_L1_DBUSY, &cs->HW_Flags))
  540. isac_sched_event(cs, D_CLEARBUSY);
  541. break;
  542. default:
  543. if (cs->debug & L1_DEB_WARN)
  544. debugl1(cs, "isac_l1hw unknown %04x", pr);
  545. break;
  546. }
  547. }
  548. void
  549. setstack_isac(struct PStack *st, struct IsdnCardState *cs)
  550. {
  551. st->l1.l1hw = ISAC_l1hw;
  552. }
  553. void 
  554. DC_Close_isac(struct IsdnCardState *cs) {
  555. if (cs->dc.isac.mon_rx) {
  556. kfree(cs->dc.isac.mon_rx);
  557. cs->dc.isac.mon_rx = NULL;
  558. }
  559. if (cs->dc.isac.mon_tx) {
  560. kfree(cs->dc.isac.mon_tx);
  561. cs->dc.isac.mon_tx = NULL;
  562. }
  563. }
  564. static void
  565. dbusy_timer_handler(struct IsdnCardState *cs)
  566. {
  567. struct PStack *stptr;
  568. int rbch, star;
  569. if (test_bit(FLG_DBUSY_TIMER, &cs->HW_Flags)) {
  570. rbch = cs->readisac(cs, ISAC_RBCH);
  571. star = cs->readisac(cs, ISAC_STAR);
  572. if (cs->debug) 
  573. debugl1(cs, "D-Channel Busy RBCH %02x STAR %02x",
  574. rbch, star);
  575. if (rbch & ISAC_RBCH_XAC) { /* D-Channel Busy */
  576. test_and_set_bit(FLG_L1_DBUSY, &cs->HW_Flags);
  577. stptr = cs->stlist;
  578. while (stptr != NULL) {
  579. stptr->l1.l1l2(stptr, PH_PAUSE | INDICATION, NULL);
  580. stptr = stptr->next;
  581. }
  582. } else {
  583. /* discard frame; reset transceiver */
  584. test_and_clear_bit(FLG_DBUSY_TIMER, &cs->HW_Flags);
  585. if (cs->tx_skb) {
  586. dev_kfree_skb_any(cs->tx_skb);
  587. cs->tx_cnt = 0;
  588. cs->tx_skb = NULL;
  589. } else {
  590. printk(KERN_WARNING "HiSax: ISAC D-Channel Busy no skbn");
  591. debugl1(cs, "D-Channel Busy no skb");
  592. }
  593. cs->writeisac(cs, ISAC_CMDR, 0x01); /* Transmitter reset */
  594. cs->irq_func(cs->irq, cs, NULL);
  595. }
  596. }
  597. }
  598. void __devinit
  599. initisac(struct IsdnCardState *cs)
  600. {
  601. cs->tqueue.routine = (void *) (void *) isac_bh;
  602. cs->setstack_d = setstack_isac;
  603. cs->DC_Close = DC_Close_isac;
  604. cs->dc.isac.mon_tx = NULL;
  605. cs->dc.isac.mon_rx = NULL;
  606. cs->dbusytimer.function = (void *) dbusy_timer_handler;
  607. cs->dbusytimer.data = (long) cs;
  608. init_timer(&cs->dbusytimer);
  609.    cs->writeisac(cs, ISAC_MASK, 0xff);
  610.    cs->dc.isac.mocr = 0xaa;
  611. if (test_bit(HW_IOM1, &cs->HW_Flags)) {
  612. /* IOM 1 Mode */
  613. cs->writeisac(cs, ISAC_ADF2, 0x0);
  614. cs->writeisac(cs, ISAC_SPCR, 0xa);
  615. cs->writeisac(cs, ISAC_ADF1, 0x2);
  616. cs->writeisac(cs, ISAC_STCR, 0x70);
  617. cs->writeisac(cs, ISAC_MODE, 0xc9);
  618. } else {
  619. /* IOM 2 Mode */
  620. if (!cs->dc.isac.adf2)
  621. cs->dc.isac.adf2 = 0x80;
  622. cs->writeisac(cs, ISAC_ADF2, cs->dc.isac.adf2);
  623. cs->writeisac(cs, ISAC_SQXR, 0x2f);
  624. cs->writeisac(cs, ISAC_SPCR, 0x00);
  625. cs->writeisac(cs, ISAC_STCR, 0x70);
  626. cs->writeisac(cs, ISAC_MODE, 0xc9);
  627. cs->writeisac(cs, ISAC_TIMR, 0x00);
  628. cs->writeisac(cs, ISAC_ADF1, 0x00);
  629. }
  630. ph_command(cs, ISAC_CMD_RS);
  631. cs->writeisac(cs, ISAC_MASK, 0x0);
  632. }
  633. void __devinit
  634. clear_pending_isac_ints(struct IsdnCardState *cs)
  635. {
  636. int val, eval;
  637. val = cs->readisac(cs, ISAC_STAR);
  638. debugl1(cs, "ISAC STAR %x", val);
  639. val = cs->readisac(cs, ISAC_MODE);
  640. debugl1(cs, "ISAC MODE %x", val);
  641. val = cs->readisac(cs, ISAC_ADF2);
  642. debugl1(cs, "ISAC ADF2 %x", val);
  643. val = cs->readisac(cs, ISAC_ISTA);
  644. debugl1(cs, "ISAC ISTA %x", val);
  645. if (val & 0x01) {
  646. eval = cs->readisac(cs, ISAC_EXIR);
  647. debugl1(cs, "ISAC EXIR %x", eval);
  648. }
  649. val = cs->readisac(cs, ISAC_CIR0);
  650. debugl1(cs, "ISAC CIR0 %x", val);
  651. cs->dc.isac.ph_state = (val >> 2) & 0xf;
  652. isac_sched_event(cs, D_L1STATECHANGE);
  653. /* Disable all IRQ */
  654. cs->writeisac(cs, ISAC_MASK, 0xFF);
  655. }