gt64120.h
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:16k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. /*
  2.  * Copyright (C) 2000 MIPS Technologies, Inc.  All rights reserved.
  3.  * Carsten Langgaard, carstenl@mips.com
  4.  *
  5.  * Copyright 2001 MontaVista Software Inc.
  6.  * Author: Jun Sun, jsun@mvista.com or jsun@junsun.net
  7.  *
  8.  *  This program is free software; you can distribute it and/or modify it
  9.  *  under the terms of the GNU General Public License (Version 2) as
  10.  *  published by the Free Software Foundation.
  11.  *
  12.  *  This program is distributed in the hope it will be useful, but WITHOUT
  13.  *  ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
  14.  *  FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
  15.  *  for more details.
  16.  *
  17.  *  You should have received a copy of the GNU General Public License along
  18.  *  with this program; if not, write to the Free Software Foundation, Inc.,
  19.  *  59 Temple Place - Suite 330, Boston MA 02111-1307, USA.
  20.  */
  21. #ifndef _ASM_GT64120_GT64120_H
  22. #define _ASM_GT64120_GT64120_H
  23. #define MSK(n)                    ((1 << (n)) - 1)
  24. /*
  25.  *  Register offset addresses
  26.  */
  27. #define GT_CPU_OFS 0x000
  28. /*
  29.  * Interrupt Registers
  30.  */
  31. #define GT_SCS10LD_OFS 0x008
  32. #define GT_SCS10HD_OFS 0x010
  33. #define GT_SCS32LD_OFS 0x018
  34. #define GT_SCS32HD_OFS 0x020
  35. #define GT_CS20LD_OFS 0x028
  36. #define GT_CS20HD_OFS 0x030
  37. #define GT_CS3BOOTLD_OFS 0x038
  38. #define GT_CS3BOOTHD_OFS 0x040
  39. #define GT_PCI0IOLD_OFS 0x048
  40. #define GT_PCI0IOHD_OFS 0x050
  41. #define GT_PCI0M0LD_OFS 0x058
  42. #define GT_PCI0M0HD_OFS 0x060
  43. #define GT_ISD_OFS 0x068
  44. #define GT_PCI0M1LD_OFS 0x080
  45. #define GT_PCI0M1HD_OFS 0x088
  46. #define GT_PCI1IOLD_OFS 0x090
  47. #define GT_PCI1IOHD_OFS 0x098
  48. #define GT_PCI1M0LD_OFS 0x0a0
  49. #define GT_PCI1M0HD_OFS 0x0a8
  50. #define GT_PCI1M1LD_OFS 0x0b0
  51. #define GT_PCI1M1HD_OFS 0x0b8
  52. /*
  53.  * GT64120A only
  54.  */
  55. #define GT_PCI0IOREMAP_OFS 0x0f0
  56. #define GT_PCI0M0REMAP_OFS 0x0f8
  57. #define GT_PCI0M1REMAP_OFS 0x100
  58. #define GT_PCI1IOREMAP_OFS 0x108
  59. #define GT_PCI1M0REMAP_OFS 0x110
  60. #define GT_PCI1M1REMAP_OFS 0x118
  61. #define GT_SCS0LD_OFS 0x400
  62. #define GT_SCS0HD_OFS 0x404
  63. #define GT_SCS1LD_OFS 0x408
  64. #define GT_SCS1HD_OFS 0x40c
  65. #define GT_SCS2LD_OFS 0x410
  66. #define GT_SCS2HD_OFS 0x414
  67. #define GT_SCS3LD_OFS 0x418
  68. #define GT_SCS3HD_OFS 0x41c
  69. #define GT_CS0LD_OFS 0x420
  70. #define GT_CS0HD_OFS 0x424
  71. #define GT_CS1LD_OFS 0x428
  72. #define GT_CS1HD_OFS 0x42c
  73. #define GT_CS2LD_OFS 0x430
  74. #define GT_CS2HD_OFS 0x434
  75. #define GT_CS3LD_OFS 0x438
  76. #define GT_CS3HD_OFS 0x43c
  77. #define GT_BOOTLD_OFS 0x440
  78. #define GT_BOOTHD_OFS 0x444
  79. #define GT_SDRAM_B0_OFS      0x44c
  80. #define GT_SDRAM_CFG_OFS 0x448
  81. #define GT_SDRAM_B2_OFS 0x454
  82. #define GT_SDRAM_OPMODE_OFS 0x474
  83. #define GT_SDRAM_BM_OFS 0x478
  84. #define GT_SDRAM_ADDRDECODE_OFS 0x47c
  85. #define GT_PCI0_CMD_OFS 0xc00 /* GT64120A only */
  86. #define GT_PCI0_TOR_OFS 0xc04
  87. #define GT_PCI0_BS_SCS10_OFS    0xc08
  88. #define GT_PCI0_BS_SCS32_OFS    0xc0c
  89. #define GT_INTRCAUSE_OFS 0xc18
  90. #define GT_INTRMASK_OFS 0xc1c /* GT64120A only */
  91. #define GT_PCI0_IACK_OFS 0xc34
  92. #define GT_PCI0_BARE_OFS 0xc3c
  93. #define GT_HINTRCAUSE_OFS 0xc98 /* GT64120A only */
  94. #define GT_HINTRMASK_OFS 0xc9c /* GT64120A only */
  95. #define GT_PCI1_CFGADDR_OFS 0xcf0 /* GT64120A only */
  96. #define GT_PCI1_CFGDATA_OFS 0xcf4 /* GT64120A only */
  97. #define GT_PCI0_CFGADDR_OFS 0xcf8
  98. #define GT_PCI0_CFGDATA_OFS 0xcfc
  99. /*
  100.  * Timer/Counter.  GT64120A only.
  101.  */
  102. #define GT_TC0_OFS 0x850
  103. #define GT_TC1_OFS 0x854
  104. #define GT_TC2_OFS 0x858
  105. #define GT_TC3_OFS 0x85C
  106. #define GT_TC_CONTROL_OFS 0x864
  107. /*
  108.  * I2O Support Registers
  109.  */
  110. #define INBOUND_MESSAGE_REGISTER0_PCI_SIDE 0x010
  111. #define INBOUND_MESSAGE_REGISTER1_PCI_SIDE 0x014
  112. #define OUTBOUND_MESSAGE_REGISTER0_PCI_SIDE 0x018
  113. #define OUTBOUND_MESSAGE_REGISTER1_PCI_SIDE 0x01c
  114. #define INBOUND_DOORBELL_REGISTER_PCI_SIDE 0x020
  115. #define INBOUND_INTERRUPT_CAUSE_REGISTER_PCI_SIDE 0x024
  116. #define INBOUND_INTERRUPT_MASK_REGISTER_PCI_SIDE 0x028
  117. #define OUTBOUND_DOORBELL_REGISTER_PCI_SIDE 0x02c
  118. #define OUTBOUND_INTERRUPT_CAUSE_REGISTER_PCI_SIDE 0x030
  119. #define OUTBOUND_INTERRUPT_MASK_REGISTER_PCI_SIDE 0x034
  120. #define INBOUND_QUEUE_PORT_VIRTUAL_REGISTER_PCI_SIDE 0x040
  121. #define OUTBOUND_QUEUE_PORT_VIRTUAL_REGISTER_PCI_SIDE 0x044
  122. #define QUEUE_CONTROL_REGISTER_PCI_SIDE 0x050
  123. #define QUEUE_BASE_ADDRESS_REGISTER_PCI_SIDE 0x054
  124. #define INBOUND_FREE_HEAD_POINTER_REGISTER_PCI_SIDE 0x060
  125. #define INBOUND_FREE_TAIL_POINTER_REGISTER_PCI_SIDE 0x064
  126. #define INBOUND_POST_HEAD_POINTER_REGISTER_PCI_SIDE 0x068
  127. #define INBOUND_POST_TAIL_POINTER_REGISTER_PCI_SIDE 0x06c
  128. #define OUTBOUND_FREE_HEAD_POINTER_REGISTER_PCI_SIDE 0x070
  129. #define OUTBOUND_FREE_TAIL_POINTER_REGISTER_PCI_SIDE 0x074
  130. #define OUTBOUND_POST_HEAD_POINTER_REGISTER_PCI_SIDE 0x078
  131. #define OUTBOUND_POST_TAIL_POINTER_REGISTER_PCI_SIDE 0x07c
  132. #define INBOUND_MESSAGE_REGISTER0_CPU_SIDE 0x1c10
  133. #define INBOUND_MESSAGE_REGISTER1_CPU_SIDE 0x1c14
  134. #define OUTBOUND_MESSAGE_REGISTER0_CPU_SIDE 0x1c18
  135. #define OUTBOUND_MESSAGE_REGISTER1_CPU_SIDE 0x1c1c
  136. #define INBOUND_DOORBELL_REGISTER_CPU_SIDE 0x1c20
  137. #define INBOUND_INTERRUPT_CAUSE_REGISTER_CPU_SIDE 0x1c24
  138. #define INBOUND_INTERRUPT_MASK_REGISTER_CPU_SIDE 0x1c28
  139. #define OUTBOUND_DOORBELL_REGISTER_CPU_SIDE 0x1c2c
  140. #define OUTBOUND_INTERRUPT_CAUSE_REGISTER_CPU_SIDE 0x1c30
  141. #define OUTBOUND_INTERRUPT_MASK_REGISTER_CPU_SIDE 0x1c34
  142. #define INBOUND_QUEUE_PORT_VIRTUAL_REGISTER_CPU_SIDE 0x1c40
  143. #define OUTBOUND_QUEUE_PORT_VIRTUAL_REGISTER_CPU_SIDE 0x1c44
  144. #define QUEUE_CONTROL_REGISTER_CPU_SIDE 0x1c50
  145. #define QUEUE_BASE_ADDRESS_REGISTER_CPU_SIDE 0x1c54
  146. #define INBOUND_FREE_HEAD_POINTER_REGISTER_CPU_SIDE 0x1c60
  147. #define INBOUND_FREE_TAIL_POINTER_REGISTER_CPU_SIDE 0x1c64
  148. #define INBOUND_POST_HEAD_POINTER_REGISTER_CPU_SIDE 0x1c68
  149. #define INBOUND_POST_TAIL_POINTER_REGISTER_CPU_SIDE 0x1c6c
  150. #define OUTBOUND_FREE_HEAD_POINTER_REGISTER_CPU_SIDE 0x1c70
  151. #define OUTBOUND_FREE_TAIL_POINTER_REGISTER_CPU_SIDE 0x1c74
  152. #define OUTBOUND_POST_HEAD_POINTER_REGISTER_CPU_SIDE 0x1c78
  153. #define OUTBOUND_POST_TAIL_POINTER_REGISTER_CPU_SIDE 0x1c7c
  154. /*
  155.  *  Register encodings
  156.  */
  157. #define GT_CPU_ENDIAN_SHF       12
  158. #define GT_CPU_ENDIAN_MSK       (MSK(1) << GT_CPU_ENDIAN_SHF)
  159. #define GT_CPU_ENDIAN_BIT       GT_CPU_ENDIAN_MSK
  160. #define GT_CPU_WR_SHF 16
  161. #define GT_CPU_WR_MSK (MSK(1) << GT_CPU_WR_SHF)
  162. #define GT_CPU_WR_BIT GT_CPU_WR_MSK
  163. #define GT_CPU_WR_DXDXDXDX 0
  164. #define GT_CPU_WR_DDDD 1
  165. #define GT_CFGADDR_CFGEN_SHF 31
  166. #define GT_CFGADDR_CFGEN_MSK (MSK(1) << GT_CFGADDR_CFGEN_SHF)
  167. #define GT_CFGADDR_CFGEN_BIT GT_CFGADDR_CFGEN_MSK
  168. #define GT_CFGADDR_BUSNUM_SHF 16
  169. #define GT_CFGADDR_BUSNUM_MSK (MSK(8) << GT_CFGADDR_BUSNUM_SHF)
  170. #define GT_CFGADDR_DEVNUM_SHF 11
  171. #define GT_CFGADDR_DEVNUM_MSK (MSK(5) << GT_CFGADDR_DEVNUM_SHF)
  172. #define GT_CFGADDR_FUNCNUM_SHF 8
  173. #define GT_CFGADDR_FUNCNUM_MSK (MSK(3) << GT_CFGADDR_FUNCNUM_SHF)
  174. #define GT_CFGADDR_REGNUM_SHF 2
  175. #define GT_CFGADDR_REGNUM_MSK (MSK(6) << GT_CFGADDR_REGNUM_SHF)
  176. #define GT_SDRAM_BM_ORDER_SHF 2
  177. #define GT_SDRAM_BM_ORDER_MSK (MSK(1) << GT_SDRAM_BM_ORDER_SHF)
  178. #define GT_SDRAM_BM_ORDER_BIT GT_SDRAM_BM_ORDER_MSK
  179. #define GT_SDRAM_BM_ORDER_SUB 1
  180. #define GT_SDRAM_BM_ORDER_LIN 0
  181. #define GT_SDRAM_BM_RSVD_ALL1 0xffb
  182. #define GT_SDRAM_ADDRDECODE_ADDR_SHF 0
  183. #define GT_SDRAM_ADDRDECODE_ADDR_MSK (MSK(3) << GT_SDRAM_ADDRDECODE_ADDR_SHF)
  184. #define GT_SDRAM_ADDRDECODE_ADDR_0 0
  185. #define GT_SDRAM_ADDRDECODE_ADDR_1 1
  186. #define GT_SDRAM_ADDRDECODE_ADDR_2 2
  187. #define GT_SDRAM_ADDRDECODE_ADDR_3 3
  188. #define GT_SDRAM_ADDRDECODE_ADDR_4 4
  189. #define GT_SDRAM_ADDRDECODE_ADDR_5 5
  190. #define GT_SDRAM_ADDRDECODE_ADDR_6 6
  191. #define GT_SDRAM_ADDRDECODE_ADDR_7 7
  192. #define GT_SDRAM_B0_CASLAT_SHF 0
  193. #define GT_SDRAM_B0_CASLAT_MSK (MSK(2) << GT_SDRAM_B0__SHF)
  194. #define GT_SDRAM_B0_CASLAT_2 1
  195. #define GT_SDRAM_B0_CASLAT_3 2
  196. #define GT_SDRAM_B0_FTDIS_SHF 2
  197. #define GT_SDRAM_B0_FTDIS_MSK (MSK(1) << GT_SDRAM_B0_FTDIS_SHF)
  198. #define GT_SDRAM_B0_FTDIS_BIT GT_SDRAM_B0_FTDIS_MSK
  199. #define GT_SDRAM_B0_SRASPRCHG_SHF 3
  200. #define GT_SDRAM_B0_SRASPRCHG_MSK (MSK(1) << GT_SDRAM_B0_SRASPRCHG_SHF)
  201. #define GT_SDRAM_B0_SRASPRCHG_BIT GT_SDRAM_B0_SRASPRCHG_MSK
  202. #define GT_SDRAM_B0_SRASPRCHG_2 0
  203. #define GT_SDRAM_B0_SRASPRCHG_3 1
  204. #define GT_SDRAM_B0_B0COMPAB_SHF 4
  205. #define GT_SDRAM_B0_B0COMPAB_MSK (MSK(1) << GT_SDRAM_B0_B0COMPAB_SHF)
  206. #define GT_SDRAM_B0_B0COMPAB_BIT GT_SDRAM_B0_B0COMPAB_MSK
  207. #define GT_SDRAM_B0_64BITINT_SHF 5
  208. #define GT_SDRAM_B0_64BITINT_MSK (MSK(1) << GT_SDRAM_B0_64BITINT_SHF)
  209. #define GT_SDRAM_B0_64BITINT_BIT GT_SDRAM_B0_64BITINT_MSK
  210. #define GT_SDRAM_B0_64BITINT_2 0
  211. #define GT_SDRAM_B0_64BITINT_4 1
  212. #define GT_SDRAM_B0_BW_SHF 6
  213. #define GT_SDRAM_B0_BW_MSK (MSK(1) << GT_SDRAM_B0_BW_SHF)
  214. #define GT_SDRAM_B0_BW_BIT GT_SDRAM_B0_BW_MSK
  215. #define GT_SDRAM_B0_BW_32 0
  216. #define GT_SDRAM_B0_BW_64 1
  217. #define GT_SDRAM_B0_BLODD_SHF 7
  218. #define GT_SDRAM_B0_BLODD_MSK (MSK(1) << GT_SDRAM_B0_BLODD_SHF)
  219. #define GT_SDRAM_B0_BLODD_BIT GT_SDRAM_B0_BLODD_MSK
  220. #define GT_SDRAM_B0_PAR_SHF 8
  221. #define GT_SDRAM_B0_PAR_MSK (MSK(1) << GT_SDRAM_B0_PAR_SHF)
  222. #define GT_SDRAM_B0_PAR_BIT GT_SDRAM_B0_PAR_MSK
  223. #define GT_SDRAM_B0_BYPASS_SHF 9
  224. #define GT_SDRAM_B0_BYPASS_MSK (MSK(1) << GT_SDRAM_B0_BYPASS_SHF)
  225. #define GT_SDRAM_B0_BYPASS_BIT GT_SDRAM_B0_BYPASS_MSK
  226. #define GT_SDRAM_B0_SRAS2SCAS_SHF 10
  227. #define GT_SDRAM_B0_SRAS2SCAS_MSK (MSK(1) << GT_SDRAM_B0_SRAS2SCAS_SHF)
  228. #define GT_SDRAM_B0_SRAS2SCAS_BIT GT_SDRAM_B0_SRAS2SCAS_MSK
  229. #define GT_SDRAM_B0_SRAS2SCAS_2 0
  230. #define GT_SDRAM_B0_SRAS2SCAS_3 1
  231. #define GT_SDRAM_B0_SIZE_SHF 11
  232. #define GT_SDRAM_B0_SIZE_MSK (MSK(1) << GT_SDRAM_B0_SIZE_SHF)
  233. #define GT_SDRAM_B0_SIZE_BIT GT_SDRAM_B0_SIZE_MSK
  234. #define GT_SDRAM_B0_SIZE_16M 0
  235. #define GT_SDRAM_B0_SIZE_64M 1
  236. #define GT_SDRAM_B0_EXTPAR_SHF 12
  237. #define GT_SDRAM_B0_EXTPAR_MSK (MSK(1) << GT_SDRAM_B0_EXTPAR_SHF)
  238. #define GT_SDRAM_B0_EXTPAR_BIT GT_SDRAM_B0_EXTPAR_MSK
  239. #define GT_SDRAM_B0_BLEN_SHF 13
  240. #define GT_SDRAM_B0_BLEN_MSK (MSK(1) << GT_SDRAM_B0_BLEN_SHF)
  241. #define GT_SDRAM_B0_BLEN_BIT GT_SDRAM_B0_BLEN_MSK
  242. #define GT_SDRAM_B0_BLEN_8 0
  243. #define GT_SDRAM_B0_BLEN_4 1
  244. #define GT_SDRAM_CFG_REFINT_SHF 0
  245. #define GT_SDRAM_CFG_REFINT_MSK (MSK(14) << GT_SDRAM_CFG_REFINT_SHF)
  246. #define GT_SDRAM_CFG_NINTERLEAVE_SHF 14
  247. #define GT_SDRAM_CFG_NINTERLEAVE_MSK    (MSK(1) << GT_SDRAM_CFG_NINTERLEAVE_SHF)
  248. #define GT_SDRAM_CFG_NINTERLEAVE_BIT GT_SDRAM_CFG_NINTERLEAVE_MSK
  249. #define GT_SDRAM_CFG_RMW_SHF 15
  250. #define GT_SDRAM_CFG_RMW_MSK (MSK(1) << GT_SDRAM_CFG_RMW_SHF)
  251. #define GT_SDRAM_CFG_RMW_BIT GT_SDRAM_CFG_RMW_MSK
  252. #define GT_SDRAM_CFG_NONSTAGREF_SHF 16
  253. #define GT_SDRAM_CFG_NONSTAGREF_MSK (MSK(1) << GT_SDRAM_CFG_NONSTAGREF_SHF)
  254. #define GT_SDRAM_CFG_NONSTAGREF_BIT GT_SDRAM_CFG_NONSTAGREF_MSK
  255. #define GT_SDRAM_CFG_DUPCNTL_SHF 19
  256. #define GT_SDRAM_CFG_DUPCNTL_MSK (MSK(1) << GT_SDRAM_CFG_DUPCNTL_SHF)
  257. #define GT_SDRAM_CFG_DUPCNTL_BIT GT_SDRAM_CFG_DUPCNTL_MSK
  258. #define GT_SDRAM_CFG_DUPBA_SHF 20
  259. #define GT_SDRAM_CFG_DUPBA_MSK (MSK(1) << GT_SDRAM_CFG_DUPBA_SHF)
  260. #define GT_SDRAM_CFG_DUPBA_BIT GT_SDRAM_CFG_DUPBA_MSK
  261. #define GT_SDRAM_CFG_DUPEOT0_SHF 21
  262. #define GT_SDRAM_CFG_DUPEOT0_MSK (MSK(1) << GT_SDRAM_CFG_DUPEOT0_SHF)
  263. #define GT_SDRAM_CFG_DUPEOT0_BIT GT_SDRAM_CFG_DUPEOT0_MSK
  264. #define GT_SDRAM_CFG_DUPEOT1_SHF 22
  265. #define GT_SDRAM_CFG_DUPEOT1_MSK (MSK(1) << GT_SDRAM_CFG_DUPEOT1_SHF)
  266. #define GT_SDRAM_CFG_DUPEOT1_BIT GT_SDRAM_CFG_DUPEOT1_MSK
  267. #define GT_SDRAM_OPMODE_OP_SHF 0
  268. #define GT_SDRAM_OPMODE_OP_MSK (MSK(3) << GT_SDRAM_OPMODE_OP_SHF)
  269. #define GT_SDRAM_OPMODE_OP_NORMAL 0
  270. #define GT_SDRAM_OPMODE_OP_NOP 1
  271. #define GT_SDRAM_OPMODE_OP_PRCHG 2
  272. #define GT_SDRAM_OPMODE_OP_MODE 3
  273. #define GT_SDRAM_OPMODE_OP_CBR 4
  274. #define GT_PCI0_BARE_SWSCS3BOOTDIS_SHF 0
  275. #define GT_PCI0_BARE_SWSCS3BOOTDIS_MSK (MSK(1) << GT_PCI0_BARE_SWSCS3BOOTDIS_SHF)
  276. #define GT_PCI0_BARE_SWSCS3BOOTDIS_BIT GT_PCI0_BARE_SWSCS3BOOTDIS_MSK
  277. #define GT_PCI0_BARE_SWSCS32DIS_SHF 1
  278. #define GT_PCI0_BARE_SWSCS32DIS_MSK (MSK(1) << GT_PCI0_BARE_SWSCS32DIS_SHF)
  279. #define GT_PCI0_BARE_SWSCS32DIS_BIT GT_PCI0_BARE_SWSCS32DIS_MSK
  280. #define GT_PCI0_BARE_SWSCS10DIS_SHF 2
  281. #define GT_PCI0_BARE_SWSCS10DIS_MSK (MSK(1) << GT_PCI0_BARE_SWSCS10DIS_SHF)
  282. #define GT_PCI0_BARE_SWSCS10DIS_BIT GT_PCI0_BARE_SWSCS10DIS_MSK
  283. #define GT_PCI0_BARE_INTIODIS_SHF 3
  284. #define GT_PCI0_BARE_INTIODIS_MSK (MSK(1) << GT_PCI0_BARE_INTIODIS_SHF)
  285. #define GT_PCI0_BARE_INTIODIS_BIT GT_PCI0_BARE_INTIODIS_MSK
  286. #define GT_PCI0_BARE_INTMEMDIS_SHF 4
  287. #define GT_PCI0_BARE_INTMEMDIS_MSK (MSK(1) << GT_PCI0_BARE_INTMEMDIS_SHF)
  288. #define GT_PCI0_BARE_INTMEMDIS_BIT GT_PCI0_BARE_INTMEMDIS_MSK
  289. #define GT_PCI0_BARE_CS3BOOTDIS_SHF 5
  290. #define GT_PCI0_BARE_CS3BOOTDIS_MSK (MSK(1) << GT_PCI0_BARE_CS3BOOTDIS_SHF)
  291. #define GT_PCI0_BARE_CS3BOOTDIS_BIT GT_PCI0_BARE_CS3BOOTDIS_MSK
  292. #define GT_PCI0_BARE_CS20DIS_SHF 6
  293. #define GT_PCI0_BARE_CS20DIS_MSK (MSK(1) << GT_PCI0_BARE_CS20DIS_SHF)
  294. #define GT_PCI0_BARE_CS20DIS_BIT GT_PCI0_BARE_CS20DIS_MSK
  295. #define GT_PCI0_BARE_SCS32DIS_SHF 7
  296. #define GT_PCI0_BARE_SCS32DIS_MSK (MSK(1) << GT_PCI0_BARE_SCS32DIS_SHF)
  297. #define GT_PCI0_BARE_SCS32DIS_BIT GT_PCI0_BARE_SCS32DIS_MSK
  298. #define GT_PCI0_BARE_SCS10DIS_SHF 8
  299. #define GT_PCI0_BARE_SCS10DIS_MSK (MSK(1) << GT_PCI0_BARE_SCS10DIS_SHF)
  300. #define GT_PCI0_BARE_SCS10DIS_BIT GT_PCI0_BARE_SCS10DIS_MSK
  301. #define GT_INTRCAUSE_MASABORT0_SHF 18
  302. #define GT_INTRCAUSE_MASABORT0_MSK (MSK(1) << GT_INTRCAUSE_MASABORT0_SHF)
  303. #define GT_INTRCAUSE_MASABORT0_BIT GT_INTRCAUSE_MASABORT0_MSK
  304. #define GT_INTRCAUSE_TARABORT0_SHF 19
  305. #define GT_INTRCAUSE_TARABORT0_MSK (MSK(1) << GT_INTRCAUSE_TARABORT0_SHF)
  306. #define GT_INTRCAUSE_TARABORT0_BIT GT_INTRCAUSE_TARABORT0_MSK
  307. #define GT_PCI0_CFGADDR_REGNUM_SHF 2
  308. #define GT_PCI0_CFGADDR_REGNUM_MSK (MSK(6) << GT_PCI0_CFGADDR_REGNUM_SHF)
  309. #define GT_PCI0_CFGADDR_FUNCTNUM_SHF 8
  310. #define GT_PCI0_CFGADDR_FUNCTNUM_MSK    (MSK(3) << GT_PCI0_CFGADDR_FUNCTNUM_SHF)
  311. #define GT_PCI0_CFGADDR_DEVNUM_SHF 11
  312. #define GT_PCI0_CFGADDR_DEVNUM_MSK (MSK(5) << GT_PCI0_CFGADDR_DEVNUM_SHF)
  313. #define GT_PCI0_CFGADDR_BUSNUM_SHF 16
  314. #define GT_PCI0_CFGADDR_BUSNUM_MSK (MSK(8) << GT_PCI0_CFGADDR_BUSNUM_SHF)
  315. #define GT_PCI0_CFGADDR_CONFIGEN_SHF 31
  316. #define GT_PCI0_CFGADDR_CONFIGEN_MSK (MSK(1) << GT_PCI0_CFGADDR_CONFIGEN_SHF)
  317. #define GT_PCI0_CFGADDR_CONFIGEN_BIT GT_PCI0_CFGADDR_CONFIGEN_MSK
  318. #define GT_PCI0_CMD_MBYTESWAP_SHF       0
  319. #define GT_PCI0_CMD_MBYTESWAP_MSK       (MSK(1) << GT_PCI0_CMD_MBYTESWAP_SHF)
  320. #define GT_PCI0_CMD_MBYTESWAP_BIT       GT_PCI0_CMD_MBYTESWAP_MSK
  321. #define GT_PCI0_CMD_MWORDSWAP_SHF       10
  322. #define GT_PCI0_CMD_MWORDSWAP_MSK       (MSK(1) << GT_PCI0_CMD_MWORDSWAP_SHF)
  323. #define GT_PCI0_CMD_MWORDSWAP_BIT       GT_PCI0_CMD_MWORDSWAP_MSK
  324. #define GT_PCI0_CMD_SBYTESWAP_SHF       16
  325. #define GT_PCI0_CMD_SBYTESWAP_MSK       (MSK(1) << GT_PCI0_CMD_SBYTESWAP_SHF)
  326. #define GT_PCI0_CMD_SBYTESWAP_BIT       GT_PCI0_CMD_SBYTESWAP_MSK
  327. #define GT_PCI0_CMD_SWORDSWAP_SHF       11
  328. #define GT_PCI0_CMD_SWORDSWAP_MSK       (MSK(1) << GT_PCI0_CMD_SWORDSWAP_SHF)
  329. #define GT_PCI0_CMD_SWORDSWAP_BIT       GT_PCI0_CMD_SWORDSWAP_MSK
  330. /*
  331.  *  Misc
  332.  */
  333. #define GT_DEF_BASE 0x14000000
  334. #define GT_DEF_PCI0_IO_BASE 0x10000000
  335. #define GT_DEF_PCI0_IO_SIZE 0x02000000
  336. #define GT_DEF_PCI0_MEM0_BASE 0x12000000
  337. #define GT_DEF_PCI0_MEM0_SIZE 0x02000000
  338. #define GT_MAX_BANKSIZE (256 * 1024 * 1024)   /* Max 256MB bank */
  339. #define GT_LATTIM_MIN     6       /* Minimum lat */
  340. /***********************************************************************
  341.  *              BOARD-DEPENDENT SECTIONS                               *
  342.  ***********************************************************************
  343.  */
  344. /* 
  345.  * include asm/gt64120/<board>/gt64120_dep.h file
  346.  */
  347. #include <linux/config.h>
  348. #include <linux/init.h>
  349. #if defined(CONFIG_MOMENCO_OCELOT)
  350. #include <asm/gt64120/momenco_ocelot/gt64120_dep.h>
  351. #endif
  352. /*
  353.  * The gt64120_dep.h file must define the following macros
  354.  *
  355.  *   GT_READ(ofs, data_pointer)
  356.  *   GT_WRITE(ofs, data)           - read/write GT64120 registers in 32bit
  357.  *
  358.  *   TIMER  - gt64120 timer irq, temporary solution until
  359.  *   full gt64120 cascade interrupt support is in place
  360.  */
  361. /*
  362.  * Board-dependent functions, which must be defined in 
  363.  * arch/mips/gt64120/<board>/pci.c file.
  364.  *
  365.  * This function is called by pcibios_fixup_bus(bus), which in turn is
  366.  * invoked a bus is scanned.  You typically fixes IRQ numbers in this routine.
  367.  */
  368. extern void __init gt64120_board_pcibios_fixup_bus(struct pci_bus *bus);
  369. #endif /* _ASM_GT64120_GT64120_H */