ioc3.h
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:26k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. /*
  2.  * Copyright (c) 2002 Silicon Graphics, Inc.  All Rights Reserved.
  3.  * 
  4.  * This program is free software; you can redistribute it and/or modify it 
  5.  * under the terms of version 2 of the GNU General Public License 
  6.  * as published by the Free Software Foundation.
  7.  * 
  8.  * This program is distributed in the hope that it would be useful, but 
  9.  * WITHOUT ANY WARRANTY; without even the implied warranty of 
  10.  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. 
  11.  * 
  12.  * Further, this software is distributed without any warranty that it is 
  13.  * free of the rightful claim of any third person regarding infringement 
  14.  * or the like.  Any license provided herein, whether implied or 
  15.  * otherwise, applies only to this software file.  Patent licenses, if 
  16.  * any, provided herein do not apply to combinations of this program with 
  17.  * other software, or any other product whatsoever.
  18.  * 
  19.  * You should have received a copy of the GNU General Public 
  20.  * License along with this program; if not, write the Free Software 
  21.  * Foundation, Inc., 59 Temple Place - Suite 330, Boston MA 02111-1307, USA.
  22.  * 
  23.  * Contact information:  Silicon Graphics, Inc., 1600 Amphitheatre Pkwy, 
  24.  * Mountain View, CA  94043, or:
  25.  * 
  26.  * http://www.sgi.com 
  27.  * 
  28.  * For further information regarding this notice, see: 
  29.  * 
  30.  * http://oss.sgi.com/projects/GenInfo/NoticeExplan
  31.  */
  32. /* $Id: ioc3.h,v 1.2 2000/11/16 19:49:17 pfg Exp $
  33.  *
  34.  * Copyright (C) 1999 Ralf Baechle
  35.  * This file is part of the Linux driver for the SGI IOC3.
  36.  */
  37. #ifndef _ASM_IA64_SN_IOC3_H
  38. #define _ASM_IA64_SN_IOC3_H
  39. #include <asm/types.h>
  40. /* SUPERIO uart register map */
  41. typedef volatile struct ioc3_uartregs {
  42. union {
  43. volatile u8 rbr; /* read only, DLAB == 0 */
  44. volatile u8 thr; /* write only, DLAB == 0 */
  45. volatile u8 dll; /* DLAB == 1 */
  46. } u1;
  47. union {
  48. volatile u8 ier; /* DLAB == 0 */
  49. volatile u8 dlm; /* DLAB == 1 */
  50. } u2;
  51. union {
  52. volatile u8 iir; /* read only */
  53. volatile u8 fcr; /* write only */
  54. } u3;
  55. volatile u8     iu_lcr;
  56. volatile u8     iu_mcr;
  57. volatile u8     iu_lsr;
  58. volatile u8     iu_msr;
  59. volatile u8     iu_scr;
  60. } ioc3_uregs_t;
  61. #define iu_rbr u1.rbr
  62. #define iu_thr u1.thr
  63. #define iu_dll u1.dll
  64. #define iu_ier u2.ier
  65. #define iu_dlm u2.dlm
  66. #define iu_iir u3.iir
  67. #define iu_fcr u3.fcr
  68. struct ioc3_sioregs {
  69. volatile u8 fill[0x141]; /* starts at 0x141 */
  70. volatile u8 uartc;
  71. volatile u8 kbdcg;
  72. volatile u8 fill0[0x150 - 0x142 - 1];
  73. volatile u8 pp_data;
  74. volatile u8 pp_dsr;
  75. volatile u8 pp_dcr;
  76. volatile u8 fill1[0x158 - 0x152 - 1];
  77. volatile u8 pp_fifa;
  78. volatile u8 pp_cfgb;
  79. volatile u8 pp_ecr;
  80. volatile u8 fill2[0x168 - 0x15a - 1];
  81. volatile u8 rtcad;
  82. volatile u8 rtcdat;
  83. volatile u8 fill3[0x170 - 0x169 - 1];
  84. struct ioc3_uartregs    uartb; /* 0x20170  */
  85. struct ioc3_uartregs    uarta; /* 0x20178  */
  86. };
  87. /* Register layout of IOC3 in configuration space.  */
  88. struct ioc3 {
  89. volatile u32 pad0[7]; /* 0x00000  */
  90. volatile u32 sio_ir; /* 0x0001c  */
  91. volatile u32 sio_ies; /* 0x00020  */
  92. volatile u32 sio_iec; /* 0x00024  */
  93. volatile u32 sio_cr; /* 0x00028  */
  94. volatile u32 int_out; /* 0x0002c  */
  95. volatile u32 mcr; /* 0x00030  */
  96. /* General Purpose I/O registers  */
  97. volatile u32 gpcr_s; /* 0x00034  */
  98. volatile u32 gpcr_c; /* 0x00038  */
  99. volatile u32 gpdr; /* 0x0003c  */
  100. volatile u32 gppr_0; /* 0x00040  */
  101. volatile u32 gppr_1; /* 0x00044  */
  102. volatile u32 gppr_2; /* 0x00048  */
  103. volatile u32 gppr_3; /* 0x0004c  */
  104. volatile u32 gppr_4; /* 0x00050  */
  105. volatile u32 gppr_5; /* 0x00054  */
  106. volatile u32 gppr_6; /* 0x00058  */
  107. volatile u32 gppr_7; /* 0x0005c  */
  108. volatile u32 gppr_8; /* 0x00060  */
  109. volatile u32 gppr_9; /* 0x00064  */
  110. volatile u32 gppr_10; /* 0x00068  */
  111. volatile u32 gppr_11; /* 0x0006c  */
  112. volatile u32 gppr_12; /* 0x00070  */
  113. volatile u32 gppr_13; /* 0x00074  */
  114. volatile u32 gppr_14; /* 0x00078  */
  115. volatile u32 gppr_15; /* 0x0007c  */
  116. /* Parallel Port Registers  */
  117. volatile u32 ppbr_h_a; /* 0x00080  */
  118. volatile u32 ppbr_l_a; /* 0x00084  */
  119. volatile u32 ppcr_a; /* 0x00088  */
  120. volatile u32 ppcr; /* 0x0008c  */
  121. volatile u32 ppbr_h_b; /* 0x00090  */
  122. volatile u32 ppbr_l_b; /* 0x00094  */
  123. volatile u32 ppcr_b; /* 0x00098  */
  124. /* Keyboard and Mouse Registers  */
  125. volatile u32 km_csr; /* 0x0009c  */
  126. volatile u32 k_rd; /* 0x000a0  */
  127. volatile u32 m_rd; /* 0x000a4  */
  128. volatile u32 k_wd; /* 0x000a8  */
  129. volatile u32 m_wd; /* 0x000ac  */
  130. /* Serial Port Registers  */
  131. volatile u32 sbbr_h; /* 0x000b0  */
  132. volatile u32 sbbr_l; /* 0x000b4  */
  133. volatile u32 sscr_a; /* 0x000b8  */
  134. volatile u32 stpir_a; /* 0x000bc  */
  135. volatile u32 stcir_a; /* 0x000c0  */
  136. volatile u32 srpir_a; /* 0x000c4  */
  137. volatile u32 srcir_a; /* 0x000c8  */
  138. volatile u32 srtr_a; /* 0x000cc  */
  139. volatile u32 shadow_a; /* 0x000d0  */
  140. volatile u32 sscr_b; /* 0x000d4  */
  141. volatile u32 stpir_b; /* 0x000d8  */
  142. volatile u32 stcir_b; /* 0x000dc  */
  143. volatile u32 srpir_b; /* 0x000e0  */
  144. volatile u32 srcir_b; /* 0x000e4  */
  145. volatile u32 srtr_b; /* 0x000e8  */
  146. volatile u32 shadow_b; /* 0x000ec  */
  147. /* Ethernet Registers  */
  148. volatile u32 emcr; /* 0x000f0  */
  149. volatile u32 eisr; /* 0x000f4  */
  150. volatile u32 eier; /* 0x000f8  */
  151. volatile u32 ercsr; /* 0x000fc  */
  152. volatile u32 erbr_h; /* 0x00100  */
  153. volatile u32 erbr_l; /* 0x00104  */
  154. volatile u32 erbar; /* 0x00108  */
  155. volatile u32 ercir; /* 0x0010c  */
  156. volatile u32 erpir; /* 0x00110  */
  157. volatile u32 ertr; /* 0x00114  */
  158. volatile u32 etcsr; /* 0x00118  */
  159. volatile u32 ersr; /* 0x0011c  */
  160. volatile u32 etcdc; /* 0x00120  */
  161. volatile u32 ebir; /* 0x00124  */
  162. volatile u32 etbr_h; /* 0x00128  */
  163. volatile u32 etbr_l; /* 0x0012c  */
  164. volatile u32 etcir; /* 0x00130  */
  165. volatile u32 etpir; /* 0x00134  */
  166. volatile u32 emar_h; /* 0x00138  */
  167. volatile u32 emar_l; /* 0x0013c  */
  168. volatile u32 ehar_h; /* 0x00140  */
  169. volatile u32 ehar_l; /* 0x00144  */
  170. volatile u32 micr; /* 0x00148  */
  171. volatile u32 midr_r; /* 0x0014c  */
  172. volatile u32    midr_w;           /* 0x00150  */
  173. volatile u32 pad1[(0x20000 - 0x00154) / 4];
  174. /* SuperIO Registers  XXX */
  175. struct ioc3_sioregs sregs; /* 0x20000 */
  176. volatile u32 pad2[(0x40000 - 0x20180) / 4];
  177. /* SSRAM Diagnostic Access */
  178. volatile u32 ssram[(0x80000 - 0x40000) / 4];
  179. /* Bytebus device offsets
  180.    0x80000 -   Access to the generic devices selected with   DEV0
  181.    0x9FFFF     bytebus DEV_SEL_0
  182.    0xA0000 -   Access to the generic devices selected with   DEV1
  183.    0xBFFFF     bytebus DEV_SEL_1
  184.    0xC0000 -   Access to the generic devices selected with   DEV2
  185.    0xDFFFF     bytebus DEV_SEL_2
  186.    0xE0000 -   Access to the generic devices selected with   DEV3
  187.    0xFFFFF     bytebus DEV_SEL_3  */
  188. };
  189. /*
  190.  * Ethernet RX Buffer
  191.  */
  192. struct ioc3_erxbuf {
  193. u32 w0; /* first word (valid,bcnt,cksum) */
  194. u32 err; /* second word various errors */
  195. /* next comes n bytes of padding */
  196. /* then the received ethernet frame itself */
  197. };
  198. #define ERXBUF_IPCKSUM_MASK 0x0000ffff
  199. #define ERXBUF_BYTECNT_MASK 0x07ff0000
  200. #define ERXBUF_BYTECNT_SHIFT 16
  201. #define ERXBUF_V 0x80000000
  202. #define ERXBUF_CRCERR 0x00000001 /* aka RSV15 */
  203. #define ERXBUF_FRAMERR 0x00000002 /* aka RSV14 */
  204. #define ERXBUF_CODERR 0x00000004 /* aka RSV13 */
  205. #define ERXBUF_INVPREAMB 0x00000008 /* aka RSV18 */
  206. #define ERXBUF_LOLEN 0x00007000 /* aka RSV2_0 */
  207. #define ERXBUF_HILEN 0x03ff0000 /* aka RSV12_3 */
  208. #define ERXBUF_MULTICAST 0x04000000 /* aka RSV16 */
  209. #define ERXBUF_BROADCAST 0x08000000 /* aka RSV17 */
  210. #define ERXBUF_LONGEVENT 0x10000000 /* aka RSV19 */
  211. #define ERXBUF_BADPKT 0x20000000 /* aka RSV20 */
  212. #define ERXBUF_GOODPKT 0x40000000 /* aka RSV21 */
  213. #define ERXBUF_CARRIER 0x80000000 /* aka RSV22 */
  214. /*
  215.  * Ethernet TX Descriptor
  216.  */
  217. #define ETXD_DATALEN    104
  218. struct ioc3_etxd {
  219. u32 cmd; /* command field */
  220. u32 bufcnt; /* buffer counts field */
  221. u64 p1; /* buffer pointer 1 */
  222. u64 p2; /* buffer pointer 2 */
  223. u8 data[ETXD_DATALEN]; /* opt. tx data */
  224. };
  225. #define ETXD_BYTECNT_MASK 0x000007ff /* total byte count */
  226. #define ETXD_INTWHENDONE 0x00001000 /* intr when done */
  227. #define ETXD_D0V 0x00010000 /* data 0 valid */
  228. #define ETXD_B1V 0x00020000 /* buf 1 valid */
  229. #define ETXD_B2V 0x00040000 /* buf 2 valid */
  230. #define ETXD_DOCHECKSUM 0x00080000 /* insert ip cksum */
  231. #define ETXD_CHKOFF_MASK 0x07f00000 /* cksum byte offset */
  232. #define ETXD_CHKOFF_SHIFT 20
  233. #define ETXD_D0CNT_MASK 0x0000007f
  234. #define ETXD_B1CNT_MASK 0x0007ff00
  235. #define ETXD_B1CNT_SHIFT 8
  236. #define ETXD_B2CNT_MASK 0x7ff00000
  237. #define ETXD_B2CNT_SHIFT 20
  238. /*
  239.  * Bytebus device space
  240.  */
  241. #define IOC3_BYTEBUS_DEV0 0x80000L
  242. #define IOC3_BYTEBUS_DEV1 0xa0000L
  243. #define IOC3_BYTEBUS_DEV2 0xc0000L
  244. #define IOC3_BYTEBUS_DEV3 0xe0000L
  245. /* ------------------------------------------------------------------------- */
  246. /* Superio Registers (PIO Access) */
  247. #define IOC3_SIO_BASE 0x20000
  248. #define IOC3_SIO_UARTC (IOC3_SIO_BASE+0x141) /* UART Config */
  249. #define IOC3_SIO_KBDCG (IOC3_SIO_BASE+0x142) /* KBD Config */
  250. #define IOC3_SIO_PP_BASE (IOC3_SIO_BASE+PP_BASE) /* Parallel Port */
  251. #define IOC3_SIO_RTC_BASE (IOC3_SIO_BASE+0x168) /* Real Time Clock */
  252. #define IOC3_SIO_UB_BASE (IOC3_SIO_BASE+UARTB_BASE) /* UART B */
  253. #define IOC3_SIO_UA_BASE (IOC3_SIO_BASE+UARTA_BASE) /* UART A */
  254. /* SSRAM Diagnostic Access */
  255. #define IOC3_SSRAM IOC3_RAM_OFF /* base of SSRAM diagnostic access */
  256. #define IOC3_SSRAM_LEN 0x40000 /* 256kb (address space size, may not be fully populated) */
  257. #define IOC3_SSRAM_DM 0x0000ffff /* data mask */
  258. #define IOC3_SSRAM_PM 0x00010000 /* parity mask */
  259. /* bitmasks for PCI_SCR */
  260. #define PCI_SCR_PAR_RESP_EN 0x00000040 /* enb PCI parity checking */
  261. #define PCI_SCR_SERR_EN 0x00000100 /* enable the SERR# driver */
  262. #define PCI_SCR_DROP_MODE_EN 0x00008000 /* drop pios on parity err */
  263. #define PCI_SCR_RX_SERR (0x1 << 16)
  264. #define PCI_SCR_DROP_MODE (0x1 << 17)
  265. #define PCI_SCR_SIG_PAR_ERR (0x1 << 24)
  266. #define PCI_SCR_SIG_TAR_ABRT (0x1 << 27)
  267. #define PCI_SCR_RX_TAR_ABRT (0x1 << 28)
  268. #define PCI_SCR_SIG_MST_ABRT (0x1 << 29)
  269. #define PCI_SCR_SIG_SERR (0x1 << 30)
  270. #define PCI_SCR_PAR_ERR (0x1 << 31)
  271. /* bitmasks for IOC3_KM_CSR */
  272. #define KM_CSR_K_WRT_PEND 0x00000001 /* kbd port xmitting or resetting */
  273. #define KM_CSR_M_WRT_PEND 0x00000002 /* mouse port xmitting or resetting */
  274. #define KM_CSR_K_LCB   0x00000004 /* Line Cntrl Bit for last KBD write */
  275. #define KM_CSR_M_LCB   0x00000008 /* same for mouse */
  276. #define KM_CSR_K_DATA   0x00000010 /* state of kbd data line */
  277. #define KM_CSR_K_CLK   0x00000020 /* state of kbd clock line */
  278. #define KM_CSR_K_PULL_DATA 0x00000040 /* pull kbd data line low */
  279. #define KM_CSR_K_PULL_CLK 0x00000080 /* pull kbd clock line low */
  280. #define KM_CSR_M_DATA   0x00000100 /* state of ms data line */
  281. #define KM_CSR_M_CLK   0x00000200 /* state of ms clock line */
  282. #define KM_CSR_M_PULL_DATA 0x00000400 /* pull ms data line low */
  283. #define KM_CSR_M_PULL_CLK 0x00000800 /* pull ms clock line low */
  284. #define KM_CSR_EMM_MODE   0x00001000 /* emulation mode */
  285. #define KM_CSR_SIM_MODE   0x00002000 /* clock X8 */
  286. #define KM_CSR_K_SM_IDLE  0x00004000 /* Keyboard is idle */
  287. #define KM_CSR_M_SM_IDLE  0x00008000 /* Mouse is idle */
  288. #define KM_CSR_K_TO   0x00010000 /* Keyboard trying to send/receive */
  289. #define KM_CSR_M_TO   0x00020000 /* Mouse trying to send/receive */
  290. #define KM_CSR_K_TO_EN   0x00040000 /* KM_CSR_K_TO + KM_CSR_K_TO_EN = cause
  291.    SIO_IR to assert */
  292. #define KM_CSR_M_TO_EN   0x00080000 /* KM_CSR_M_TO + KM_CSR_M_TO_EN = cause
  293.    SIO_IR to assert */
  294. #define KM_CSR_K_CLAMP_ONE 0x00100000 /* Pull K_CLK low after rec. one char */
  295. #define KM_CSR_M_CLAMP_ONE 0x00200000 /* Pull M_CLK low after rec. one char */
  296. #define KM_CSR_K_CLAMP_THREE 0x00400000 /* Pull K_CLK low after rec. three chars */
  297. #define KM_CSR_M_CLAMP_THREE 0x00800000 /* Pull M_CLK low after rec. three char */
  298. /* bitmasks for IOC3_K_RD and IOC3_M_RD */
  299. #define KM_RD_DATA_2 0x000000ff /* 3rd char recvd since last read */
  300. #define KM_RD_DATA_2_SHIFT 0
  301. #define KM_RD_DATA_1 0x0000ff00 /* 2nd char recvd since last read */
  302. #define KM_RD_DATA_1_SHIFT 8
  303. #define KM_RD_DATA_0 0x00ff0000 /* 1st char recvd since last read */
  304. #define KM_RD_DATA_0_SHIFT 16
  305. #define KM_RD_FRAME_ERR_2 0x01000000 /*  framing or parity error in byte 2 */
  306. #define KM_RD_FRAME_ERR_1 0x02000000 /* same for byte 1 */
  307. #define KM_RD_FRAME_ERR_0 0x04000000 /* same for byte 0 */
  308. #define KM_RD_KBD_MSE 0x08000000 /* 0 if from kbd, 1 if from mouse */
  309. #define KM_RD_OFLO 0x10000000 /* 4th char recvd before this read */
  310. #define KM_RD_VALID_2 0x20000000 /* DATA_2 valid */
  311. #define KM_RD_VALID_1 0x40000000 /* DATA_1 valid */
  312. #define KM_RD_VALID_0 0x80000000 /* DATA_0 valid */
  313. #define KM_RD_VALID_ALL (KM_RD_VALID_0|KM_RD_VALID_1|KM_RD_VALID_2)
  314. /* bitmasks for IOC3_K_WD & IOC3_M_WD */
  315. #define KM_WD_WRT_DATA 0x000000ff /* write to keyboard/mouse port */
  316. #define KM_WD_WRT_DATA_SHIFT 0
  317. /* bitmasks for serial RX status byte */
  318. #define RXSB_OVERRUN 0x01 /* char(s) lost */
  319. #define RXSB_PAR_ERR 0x02 /* parity error */
  320. #define RXSB_FRAME_ERR 0x04 /* framing error */
  321. #define RXSB_BREAK 0x08 /* break character */
  322. #define RXSB_CTS 0x10 /* state of CTS */
  323. #define RXSB_DCD 0x20 /* state of DCD */
  324. #define RXSB_MODEM_VALID 0x40 /* DCD, CTS and OVERRUN are valid */
  325. #define RXSB_DATA_VALID 0x80 /* data byte, FRAME_ERR PAR_ERR & BREAK valid */
  326. /* bitmasks for serial TX control byte */
  327. #define TXCB_INT_WHEN_DONE 0x20 /* interrupt after this byte is sent */
  328. #define TXCB_INVALID 0x00 /* byte is invalid */
  329. #define TXCB_VALID 0x40 /* byte is valid */
  330. #define TXCB_MCR 0x80 /* data<7:0> to modem control register */
  331. #define TXCB_DELAY 0xc0 /* delay data<7:0> mSec */
  332. /* bitmasks for IOC3_SBBR_L */
  333. #define SBBR_L_SIZE 0x00000001 /* 0 == 1KB rings, 1 == 4KB rings */
  334. #define SBBR_L_BASE 0xfffff000 /* lower serial ring base addr */
  335. /* bitmasks for IOC3_SSCR_<A:B> */
  336. #define SSCR_RX_THRESHOLD 0x000001ff /* hiwater mark */
  337. #define SSCR_TX_TIMER_BUSY 0x00010000 /* TX timer in progress */
  338. #define SSCR_HFC_EN 0x00020000 /* hardware flow control enabled */
  339. #define SSCR_RX_RING_DCD 0x00040000 /* post RX record on delta-DCD */
  340. #define SSCR_RX_RING_CTS 0x00080000 /* post RX record on delta-CTS */
  341. #define SSCR_HIGH_SPD 0x00100000 /* 4X speed */
  342. #define SSCR_DIAG 0x00200000 /* bypass clock divider for sim */
  343. #define SSCR_RX_DRAIN 0x08000000 /* drain RX buffer to memory */
  344. #define SSCR_DMA_EN 0x10000000 /* enable ring buffer DMA */
  345. #define SSCR_DMA_PAUSE 0x20000000 /* pause DMA */
  346. #define SSCR_PAUSE_STATE 0x40000000 /* sets when PAUSE takes effect */
  347. #define SSCR_RESET 0x80000000 /* reset DMA channels */
  348. /* all producer/comsumer pointers are the same bitfield */
  349. #define PROD_CONS_PTR_4K 0x00000ff8 /* for 4K buffers */
  350. #define PROD_CONS_PTR_1K 0x000003f8 /* for 1K buffers */
  351. #define PROD_CONS_PTR_OFF 3
  352. /* bitmasks for IOC3_SRCIR_<A:B> */
  353. #define SRCIR_ARM 0x80000000 /* arm RX timer */
  354. /* bitmasks for IOC3_SRPIR_<A:B> */
  355. #define SRPIR_BYTE_CNT 0x07000000 /* bytes in packer */
  356. #define SRPIR_BYTE_CNT_SHIFT 24
  357. /* bitmasks for IOC3_STCIR_<A:B> */
  358. #define STCIR_BYTE_CNT 0x0f000000 /* bytes in unpacker */
  359. #define STCIR_BYTE_CNT_SHIFT 24
  360. /* bitmasks for IOC3_SHADOW_<A:B> */
  361. #define SHADOW_DR 0x00000001 /* data ready */
  362. #define SHADOW_OE 0x00000002 /* overrun error */
  363. #define SHADOW_PE 0x00000004 /* parity error */
  364. #define SHADOW_FE 0x00000008 /* framing error */
  365. #define SHADOW_BI 0x00000010 /* break interrupt */
  366. #define SHADOW_THRE 0x00000020 /* transmit holding register empty */
  367. #define SHADOW_TEMT 0x00000040 /* transmit shift register empty */
  368. #define SHADOW_RFCE 0x00000080 /* char in RX fifo has an error */
  369. #define SHADOW_DCTS 0x00010000 /* delta clear to send */
  370. #define SHADOW_DDCD 0x00080000 /* delta data carrier detect */
  371. #define SHADOW_CTS 0x00100000 /* clear to send */
  372. #define SHADOW_DCD 0x00800000 /* data carrier detect */
  373. #define SHADOW_DTR 0x01000000 /* data terminal ready */
  374. #define SHADOW_RTS 0x02000000 /* request to send */
  375. #define SHADOW_OUT1 0x04000000 /* 16550 OUT1 bit */
  376. #define SHADOW_OUT2 0x08000000 /* 16550 OUT2 bit */
  377. #define SHADOW_LOOP 0x10000000 /* loopback enabled */
  378. /* bitmasks for IOC3_SRTR_<A:B> */
  379. #define SRTR_CNT 0x00000fff /* reload value for RX timer */
  380. #define SRTR_CNT_VAL 0x0fff0000 /* current value of RX timer */
  381. #define SRTR_CNT_VAL_SHIFT 16
  382. #define SRTR_HZ 16000 /* SRTR clock frequency */
  383. /* bitmasks for IOC3_SIO_IR, IOC3_SIO_IEC and IOC3_SIO_IES  */
  384. #define SIO_IR_SA_TX_MT 0x00000001 /* Serial port A TX empty */
  385. #define SIO_IR_SA_RX_FULL 0x00000002 /* port A RX buf full */
  386. #define SIO_IR_SA_RX_HIGH 0x00000004 /* port A RX hiwat */
  387. #define SIO_IR_SA_RX_TIMER 0x00000008 /* port A RX timeout */
  388. #define SIO_IR_SA_DELTA_DCD 0x00000010 /* port A delta DCD */
  389. #define SIO_IR_SA_DELTA_CTS 0x00000020 /* port A delta CTS */
  390. #define SIO_IR_SA_INT 0x00000040 /* port A pass-thru intr */
  391. #define SIO_IR_SA_TX_EXPLICIT 0x00000080 /* port A explicit TX thru */
  392. #define SIO_IR_SA_MEMERR 0x00000100 /* port A PCI error */
  393. #define SIO_IR_SB_TX_MT 0x00000200 /* */
  394. #define SIO_IR_SB_RX_FULL 0x00000400 /* */
  395. #define SIO_IR_SB_RX_HIGH 0x00000800 /* */
  396. #define SIO_IR_SB_RX_TIMER 0x00001000 /* */
  397. #define SIO_IR_SB_DELTA_DCD 0x00002000 /* */
  398. #define SIO_IR_SB_DELTA_CTS 0x00004000 /* */
  399. #define SIO_IR_SB_INT 0x00008000 /* */
  400. #define SIO_IR_SB_TX_EXPLICIT 0x00010000 /* */
  401. #define SIO_IR_SB_MEMERR 0x00020000 /* */
  402. #define SIO_IR_PP_INT 0x00040000 /* P port pass-thru intr */
  403. #define SIO_IR_PP_INTA 0x00080000 /* PP context A thru */
  404. #define SIO_IR_PP_INTB 0x00100000 /* PP context B thru */
  405. #define SIO_IR_PP_MEMERR 0x00200000 /* PP PCI error */
  406. #define SIO_IR_KBD_INT 0x00400000 /* kbd/mouse intr */
  407. #define SIO_IR_RT_INT 0x08000000 /* RT output pulse */
  408. #define SIO_IR_GEN_INT1 0x10000000 /* RT input pulse */
  409. #define SIO_IR_GEN_INT_SHIFT 28
  410. /* per device interrupt masks */
  411. #define SIO_IR_SA (SIO_IR_SA_TX_MT | SIO_IR_SA_RX_FULL | 
  412.  SIO_IR_SA_RX_HIGH | SIO_IR_SA_RX_TIMER | 
  413.  SIO_IR_SA_DELTA_DCD | SIO_IR_SA_DELTA_CTS | 
  414.  SIO_IR_SA_INT | SIO_IR_SA_TX_EXPLICIT | 
  415.  SIO_IR_SA_MEMERR)
  416. #define SIO_IR_SB (SIO_IR_SB_TX_MT | SIO_IR_SB_RX_FULL | 
  417.  SIO_IR_SB_RX_HIGH | SIO_IR_SB_RX_TIMER | 
  418.  SIO_IR_SB_DELTA_DCD | SIO_IR_SB_DELTA_CTS | 
  419.  SIO_IR_SB_INT | SIO_IR_SB_TX_EXPLICIT | 
  420.  SIO_IR_SB_MEMERR)
  421. #define SIO_IR_PP (SIO_IR_PP_INT | SIO_IR_PP_INTA | 
  422.  SIO_IR_PP_INTB | SIO_IR_PP_MEMERR)
  423. #define SIO_IR_RT (SIO_IR_RT_INT | SIO_IR_GEN_INT1)
  424. /* macro to load pending interrupts */
  425. #define IOC3_PENDING_INTRS(mem) (PCI_INW(&((mem)->sio_ir)) & 
  426.  PCI_INW(&((mem)->sio_ies_ro)))
  427. /* bitmasks for SIO_CR */
  428. #define SIO_CR_SIO_RESET 0x00000001 /* reset the SIO */
  429. #define SIO_CR_SER_A_BASE 0x000000fe /* DMA poll addr port A */
  430. #define SIO_CR_SER_A_BASE_SHIFT 1
  431. #define SIO_CR_SER_B_BASE 0x00007f00 /* DMA poll addr port B */
  432. #define SIO_CR_SER_B_BASE_SHIFT 8
  433. #define SIO_SR_CMD_PULSE 0x00078000 /* byte bus strobe length */
  434. #define SIO_CR_CMD_PULSE_SHIFT 15
  435. #define SIO_CR_ARB_DIAG 0x00380000 /* cur !enet PCI requet (ro) */
  436. #define SIO_CR_ARB_DIAG_TXA 0x00000000
  437. #define SIO_CR_ARB_DIAG_RXA 0x00080000
  438. #define SIO_CR_ARB_DIAG_TXB 0x00100000
  439. #define SIO_CR_ARB_DIAG_RXB 0x00180000
  440. #define SIO_CR_ARB_DIAG_PP 0x00200000
  441. #define SIO_CR_ARB_DIAG_IDLE 0x00400000 /* 0 -> active request (ro) */
  442. /* bitmasks for INT_OUT */
  443. #define INT_OUT_COUNT 0x0000ffff /* pulse interval timer */
  444. #define INT_OUT_MODE 0x00070000 /* mode mask */
  445. #define INT_OUT_MODE_0 0x00000000 /* set output to 0 */
  446. #define INT_OUT_MODE_1 0x00040000 /* set output to 1 */
  447. #define INT_OUT_MODE_1PULSE 0x00050000 /* send 1 pulse */
  448. #define INT_OUT_MODE_PULSES 0x00060000 /* send 1 pulse every interval */
  449. #define INT_OUT_MODE_SQW 0x00070000 /* toggle output every interval */
  450. #define INT_OUT_DIAG 0x40000000 /* diag mode */
  451. #define INT_OUT_INT_OUT 0x80000000 /* current state of INT_OUT */
  452. /* time constants for INT_OUT */
  453. #define INT_OUT_NS_PER_TICK (30 * 260) /* 30 ns PCI clock, divisor=260 */
  454. #define INT_OUT_TICKS_PER_PULSE 3 /* outgoing pulse lasts 3 ticks */
  455. #define INT_OUT_US_TO_COUNT(x) /* convert uS to a count value */ 
  456. (((x) * 10 + INT_OUT_NS_PER_TICK / 200) *
  457.  100 / INT_OUT_NS_PER_TICK - 1)
  458. #define INT_OUT_COUNT_TO_US(x) /* convert count value to uS */ 
  459. (((x) + 1) * INT_OUT_NS_PER_TICK / 1000)
  460. #define INT_OUT_MIN_TICKS 3 /* min period is width of pulse in "ticks" */
  461. #define INT_OUT_MAX_TICKS INT_OUT_COUNT /* largest possible count */
  462. /* bitmasks for GPCR */
  463. #define GPCR_DIR 0x000000ff /* tristate pin input or output */
  464. #define GPCR_DIR_PIN(x) (1<<(x)) /* access one of the DIR bits */
  465. #define GPCR_EDGE 0x000f0000 /* extint edge or level sensitive */
  466. #define GPCR_EDGE_PIN(x) (1<<((x)+15)) /* access one of the EDGE bits */
  467. /* values for GPCR */
  468. #define GPCR_INT_OUT_EN 0x00100000 /* enable INT_OUT to pin 0 */
  469. #define GPCR_MLAN_EN 0x00200000 /* enable MCR to pin 8 */
  470. #define GPCR_DIR_SERA_XCVR 0x00000080 /* Port A Transceiver select enable */
  471. #define GPCR_DIR_SERB_XCVR 0x00000040 /* Port B Transceiver select enable */
  472. #define GPCR_DIR_PHY_RST   0x00000020 /* ethernet PHY reset enable */
  473. /* defs for some of the generic I/O pins */
  474. #define GPCR_PHY_RESET 0x20 /* pin is output to PHY reset */
  475. #define GPCR_UARTB_MODESEL 0x40 /* pin is output to port B mode sel */
  476. #define GPCR_UARTA_MODESEL 0x80 /* pin is output to port A mode sel */
  477. #define GPPR_PHY_RESET_PIN 5 /* GIO pin controlling phy reset */
  478. #define GPPR_UARTB_MODESEL_PIN 6 /* GIO pin controlling uart b mode select */
  479. #define GPPR_UARTA_MODESEL_PIN 7 /* GIO pin controlling uart a mode select */
  480. #define EMCR_DUPLEX 0x00000001
  481. #define EMCR_PROMISC 0x00000002
  482. #define EMCR_PADEN 0x00000004
  483. #define EMCR_RXOFF_MASK 0x000001f8
  484. #define EMCR_RXOFF_SHIFT 3
  485. #define EMCR_RAMPAR 0x00000200
  486. #define EMCR_BADPAR 0x00000800
  487. #define EMCR_BUFSIZ 0x00001000
  488. #define EMCR_TXDMAEN 0x00002000
  489. #define EMCR_TXEN 0x00004000
  490. #define EMCR_RXDMAEN 0x00008000
  491. #define EMCR_RXEN 0x00010000
  492. #define EMCR_LOOPBACK 0x00020000
  493. #define EMCR_ARB_DIAG 0x001c0000
  494. #define EMCR_ARB_DIAG_IDLE 0x00200000
  495. #define EMCR_RST 0x80000000
  496. #define EISR_RXTIMERINT 0x00000001
  497. #define EISR_RXTHRESHINT 0x00000002
  498. #define EISR_RXOFLO 0x00000004
  499. #define EISR_RXBUFOFLO 0x00000008
  500. #define EISR_RXMEMERR 0x00000010
  501. #define EISR_RXPARERR 0x00000020
  502. #define EISR_TXEMPTY 0x00010000
  503. #define EISR_TXRTRY 0x00020000
  504. #define EISR_TXEXDEF 0x00040000
  505. #define EISR_TXLCOL 0x00080000
  506. #define EISR_TXGIANT 0x00100000
  507. #define EISR_TXBUFUFLO 0x00200000
  508. #define EISR_TXEXPLICIT 0x00400000
  509. #define EISR_TXCOLLWRAP 0x00800000
  510. #define EISR_TXDEFERWRAP 0x01000000
  511. #define EISR_TXMEMERR 0x02000000
  512. #define EISR_TXPARERR 0x04000000
  513. #define ERCSR_THRESH_MASK 0x000001ff /* enet RX threshold */
  514. #define ERCSR_RX_TMR 0x40000000 /* simulation only */
  515. #define ERCSR_DIAG_OFLO 0x80000000 /* simulation only */
  516. #define ERBR_ALIGNMENT 4096
  517. #define ERBR_L_RXRINGBASE_MASK 0xfffff000
  518. #define ERBAR_BARRIER_BIT 0x0100
  519. #define ERBAR_RXBARR_MASK 0xffff0000
  520. #define ERBAR_RXBARR_SHIFT 16
  521. #define ERCIR_RXCONSUME_MASK 0x00000fff
  522. #define ERPIR_RXPRODUCE_MASK 0x00000fff
  523. #define ERPIR_ARM 0x80000000
  524. #define ERTR_CNT_MASK 0x000007ff
  525. #define ETCSR_IPGT_MASK 0x0000007f
  526. #define ETCSR_IPGR1_MASK 0x00007f00
  527. #define ETCSR_IPGR1_SHIFT 8
  528. #define ETCSR_IPGR2_MASK 0x007f0000
  529. #define ETCSR_IPGR2_SHIFT 16
  530. #define ETCSR_NOTXCLK 0x80000000
  531. #define ETCDC_COLLCNT_MASK 0x0000ffff
  532. #define ETCDC_DEFERCNT_MASK 0xffff0000
  533. #define ETCDC_DEFERCNT_SHIFT 16
  534. #define ETBR_ALIGNMENT (64*1024)
  535. #define ETBR_L_RINGSZ_MASK 0x00000001
  536. #define ETBR_L_RINGSZ128 0
  537. #define ETBR_L_RINGSZ512 1
  538. #define ETBR_L_TXRINGBASE_MASK 0xffffc000
  539. #define ETCIR_TXCONSUME_MASK 0x0000ffff
  540. #define ETCIR_IDLE 0x80000000
  541. #define ETPIR_TXPRODUCE_MASK 0x0000ffff
  542. #define EBIR_TXBUFPROD_MASK 0x0000001f
  543. #define EBIR_TXBUFCONS_MASK 0x00001f00
  544. #define EBIR_TXBUFCONS_SHIFT 8
  545. #define EBIR_RXBUFPROD_MASK 0x007fc000
  546. #define EBIR_RXBUFPROD_SHIFT 14
  547. #define EBIR_RXBUFCONS_MASK 0xff800000
  548. #define EBIR_RXBUFCONS_SHIFT 23
  549. #define MICR_REGADDR_MASK 0x0000001f
  550. #define MICR_PHYADDR_MASK 0x000003e0
  551. #define MICR_PHYADDR_SHIFT 5
  552. #define MICR_READTRIG 0x00000400
  553. #define MICR_BUSY 0x00000800
  554. #define MIDR_DATA_MASK 0x0000ffff
  555. #define ERXBUF_IPCKSUM_MASK 0x0000ffff
  556. #define ERXBUF_BYTECNT_MASK 0x07ff0000
  557. #define ERXBUF_BYTECNT_SHIFT 16
  558. #define ERXBUF_V 0x80000000
  559. #define ERXBUF_CRCERR 0x00000001 /* aka RSV15 */
  560. #define ERXBUF_FRAMERR 0x00000002 /* aka RSV14 */
  561. #define ERXBUF_CODERR 0x00000004 /* aka RSV13 */
  562. #define ERXBUF_INVPREAMB 0x00000008 /* aka RSV18 */
  563. #define ERXBUF_LOLEN 0x00007000 /* aka RSV2_0 */
  564. #define ERXBUF_HILEN 0x03ff0000 /* aka RSV12_3 */
  565. #define ERXBUF_MULTICAST 0x04000000 /* aka RSV16 */
  566. #define ERXBUF_BROADCAST 0x08000000 /* aka RSV17 */
  567. #define ERXBUF_LONGEVENT 0x10000000 /* aka RSV19 */
  568. #define ERXBUF_BADPKT 0x20000000 /* aka RSV20 */
  569. #define ERXBUF_GOODPKT 0x40000000 /* aka RSV21 */
  570. #define ERXBUF_CARRIER 0x80000000 /* aka RSV22 */
  571. #define ETXD_BYTECNT_MASK 0x000007ff /* total byte count */
  572. #define ETXD_INTWHENDONE 0x00001000 /* intr when done */
  573. #define ETXD_D0V 0x00010000 /* data 0 valid */
  574. #define ETXD_B1V 0x00020000 /* buf 1 valid */
  575. #define ETXD_B2V 0x00040000 /* buf 2 valid */
  576. #define ETXD_DOCHECKSUM 0x00080000 /* insert ip cksum */
  577. #define ETXD_CHKOFF_MASK 0x07f00000 /* cksum byte offset */
  578. #define ETXD_CHKOFF_SHIFT 20
  579. #define ETXD_D0CNT_MASK 0x0000007f
  580. #define ETXD_B1CNT_MASK 0x0007ff00
  581. #define ETXD_B1CNT_SHIFT 8
  582. #define ETXD_B2CNT_MASK 0x7ff00000
  583. #define ETXD_B2CNT_SHIFT 20
  584. typedef enum ioc3_subdevs_e {
  585.     ioc3_subdev_ether,
  586.     ioc3_subdev_generic,
  587.     ioc3_subdev_nic,
  588.     ioc3_subdev_kbms,
  589.     ioc3_subdev_ttya,
  590.     ioc3_subdev_ttyb,
  591.     ioc3_subdev_ecpp,
  592.     ioc3_subdev_rt,
  593.     ioc3_nsubdevs
  594. } ioc3_subdev_t;
  595. /* subdevice disable bits,
  596.  * from the standard INFO_LBL_SUBDEVS
  597.  */
  598. #define IOC3_SDB_ETHER (1<<ioc3_subdev_ether)
  599. #define IOC3_SDB_GENERIC (1<<ioc3_subdev_generic)
  600. #define IOC3_SDB_NIC (1<<ioc3_subdev_nic)
  601. #define IOC3_SDB_KBMS (1<<ioc3_subdev_kbms)
  602. #define IOC3_SDB_TTYA (1<<ioc3_subdev_ttya)
  603. #define IOC3_SDB_TTYB (1<<ioc3_subdev_ttyb)
  604. #define IOC3_SDB_ECPP (1<<ioc3_subdev_ecpp)
  605. #define IOC3_SDB_RT (1<<ioc3_subdev_rt)
  606. #define IOC3_ALL_SUBDEVS ((1<<ioc3_nsubdevs)-1)
  607. #define IOC3_SDB_SERIAL (IOC3_SDB_TTYA|IOC3_SDB_TTYB)
  608. #define IOC3_STD_SUBDEVS IOC3_ALL_SUBDEVS
  609. #define IOC3_INTA_SUBDEVS IOC3_SDB_ETHER
  610. #define IOC3_INTB_SUBDEVS (IOC3_SDB_GENERIC|IOC3_SDB_KBMS|IOC3_SDB_SERIAL|IOC3_SDB_ECPP|IOC3_SDB_RT)
  611. /*
  612.  * PCI Configuration Space Register Address Map, use offset from IOC3 PCI
  613.  * configuration base such that this can be used for multiple IOC3s
  614.  */
  615. #define IOC3_PCI_ID 0x0 /* ID */
  616. #define IOC3_VENDOR_ID_NUM 0x10A9
  617. #define IOC3_DEVICE_ID_NUM 0x0003
  618. #endif /* _ASM_IA64_SN_IOC3_H */