hw_irq.h
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:4k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. #ifndef _ASM_IA64_HW_IRQ_H
  2. #define _ASM_IA64_HW_IRQ_H
  3. /*
  4.  * Copyright (C) 2001, 2002 Hewlett-Packard Co
  5.  * David Mosberger-Tang <davidm@hpl.hp.com>
  6.  */
  7. #include <linux/sched.h>
  8. #include <linux/types.h>
  9. #include <asm/machvec.h>
  10. #include <asm/ptrace.h>
  11. #include <asm/smp.h>
  12. typedef u8 ia64_vector;
  13. /*
  14.  * 0 special
  15.  *
  16.  * 1,3-14 are reserved from firmware
  17.  *
  18.  * 16-255 (vectored external interrupts) are available
  19.  *
  20.  * 15 spurious interrupt (see IVR)
  21.  *
  22.  * 16 lowest priority, 255 highest priority
  23.  *
  24.  * 15 classes of 16 interrupts each.
  25.  */
  26. #define IA64_MIN_VECTORED_IRQ  16
  27. #define IA64_MAX_VECTORED_IRQ 255
  28. #define IA64_NUM_VECTORS 256
  29. #define IA64_SPURIOUS_INT_VECTOR 0x0f
  30. /*
  31.  * Vectors 0x10-0x1f are used for low priority interrupts, e.g. CMCI.
  32.  */
  33. #define IA64_PCE_VECTOR 0x1e /* platform corrected error interrupt vector */
  34. #define IA64_CMC_VECTOR 0x1f /* correctable machine-check interrupt vector */
  35. /*
  36.  * Vectors 0x20-0x2f are reserved for legacy ISA IRQs.
  37.  */
  38. #define IA64_FIRST_DEVICE_VECTOR 0x30
  39. #define IA64_LAST_DEVICE_VECTOR 0xe7
  40. #define IA64_MCA_RENDEZ_VECTOR 0xe8 /* MCA rendez interrupt */
  41. #define IA64_PERFMON_VECTOR 0xee /* performanc monitor interrupt vector */
  42. #define IA64_TIMER_VECTOR 0xef /* use highest-prio group 15 interrupt for timer */
  43. #define IA64_MCA_WAKEUP_VECTOR 0xf0 /* MCA wakeup (must be >MCA_RENDEZ_VECTOR) */
  44. #define IA64_IPI_RESCHEDULE 0xfd /* SMP reschedule */
  45. #define IA64_IPI_VECTOR 0xfe /* inter-processor interrupt vector */
  46. /* Used for encoding redirected irqs */
  47. #define IA64_IRQ_REDIRECTED (1 << 31)
  48. /* IA64 inter-cpu interrupt related definitions */
  49. #define IA64_IPI_DEFAULT_BASE_ADDR 0xfee00000
  50. /* Delivery modes for inter-cpu interrupts */
  51. enum {
  52.         IA64_IPI_DM_INT =       0x0,    /* pend an external interrupt */
  53.         IA64_IPI_DM_PMI =       0x2,    /* pend a PMI */
  54.         IA64_IPI_DM_NMI =       0x4,    /* pend an NMI (vector 2) */
  55.         IA64_IPI_DM_INIT =      0x5,    /* pend an INIT interrupt */
  56.         IA64_IPI_DM_EXTINT =    0x7,    /* pend an 8259-compatible interrupt. */
  57. };
  58. extern __u8 isa_irq_to_vector_map[16];
  59. #define isa_irq_to_vector(x) isa_irq_to_vector_map[(x)]
  60. extern unsigned long ipi_base_addr;
  61. extern struct hw_interrupt_type irq_type_ia64_lsapic; /* CPU-internal interrupt controller */
  62. extern int ia64_alloc_vector (void); /* allocate a free vector */
  63. extern void ia64_send_ipi (int cpu, int vector, int delivery_mode, int redirect);
  64. extern void register_percpu_irq (ia64_vector vec, struct irqaction *action);
  65. static inline void
  66. hw_resend_irq (struct hw_interrupt_type *h, unsigned int vector)
  67. {
  68. platform_send_ipi(smp_processor_id(), vector, IA64_IPI_DM_INT, 0);
  69. }
  70. /*
  71.  * Default implementations for the irq-descriptor API:
  72.  */
  73. extern struct irq_desc _irq_desc[NR_IRQS];
  74. #ifndef CONFIG_IA64_GENERIC
  75. static inline struct irq_desc *
  76. __ia64_irq_desc (unsigned int irq)
  77. {
  78. return _irq_desc + irq;
  79. }
  80. static inline ia64_vector
  81. __ia64_irq_to_vector (unsigned int irq)
  82. {
  83. return (ia64_vector) irq;
  84. }
  85. static inline unsigned int
  86. __ia64_local_vector_to_irq (ia64_vector vec)
  87. {
  88. return (unsigned int) vec;
  89. }
  90. #endif
  91. /*
  92.  * Next follows the irq descriptor interface.  On IA-64, each CPU supports 256 interrupt
  93.  * vectors.  On smaller systems, there is a one-to-one correspondence between interrupt
  94.  * vectors and the Linux irq numbers.  However, larger systems may have multiple interrupt
  95.  * domains meaning that the translation from vector number to irq number depends on the
  96.  * interrupt domain that a CPU belongs to.  This API abstracts such platform-dependent
  97.  * differences and provides a uniform means to translate between vector and irq numbers
  98.  * and to obtain the irq descriptor for a given irq number.
  99.  */
  100. /* Return a pointer to the irq descriptor for IRQ.  */
  101. static inline struct irq_desc *
  102. irq_desc (int irq)
  103. {
  104. return platform_irq_desc(irq);
  105. }
  106. /* Extract the IA-64 vector that corresponds to IRQ.  */
  107. static inline ia64_vector
  108. irq_to_vector (int irq)
  109. {
  110. return platform_irq_to_vector(irq);
  111. }
  112. /*
  113.  * Convert the local IA-64 vector to the corresponding irq number.  This translation is
  114.  * done in the context of the interrupt domain that the currently executing CPU belongs
  115.  * to.
  116.  */
  117. static inline unsigned int
  118. local_vector_to_irq (ia64_vector vec)
  119. {
  120. return platform_local_vector_to_irq(vec);
  121. }
  122. #endif /* _ASM_IA64_HW_IRQ_H */