viking.h
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:8k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. /* $Id: viking.h,v 1.19 1997/04/20 14:11:48 ecd Exp $
  2.  * viking.h:  Defines specific to the GNU/Viking MBUS module.
  3.  *            This is SRMMU stuff.
  4.  *
  5.  * Copyright (C) 1995 David S. Miller (davem@caip.rutgers.edu)
  6.  */
  7. #ifndef _SPARC_VIKING_H
  8. #define _SPARC_VIKING_H
  9. #include <asm/asi.h>
  10. #include <asm/mxcc.h>
  11. #include <asm/pgtsrmmu.h>
  12. /* Bits in the SRMMU control register for GNU/Viking modules.
  13.  *
  14.  * -----------------------------------------------------------
  15.  * |impl-vers| RSV |TC|AC|SP|BM|PC|MBM|SB|IC|DC|PSO|RSV|NF|ME|
  16.  * -----------------------------------------------------------
  17.  *  31     24 23-17 16 15 14 13 12 11  10  9  8  7  6-2  1  0
  18.  *
  19.  * TC: Tablewalk Cacheable -- 0 = Twalks are not cacheable in E-cache
  20.  *                            1 = Twalks are cacheable in E-cache
  21.  *
  22.  * GNU/Viking will only cache tablewalks in the E-cache (mxcc) if present
  23.  * and never caches them internally (or so states the docs).  Therefore
  24.  * for machines lacking an E-cache (ie. in MBUS mode) this bit must
  25.  * remain cleared.
  26.  *
  27.  * AC: Alternate Cacheable -- 0 = Passthru physical accesses not cacheable
  28.  *                            1 = Passthru physical accesses cacheable
  29.  *
  30.  * This indicates whether accesses are cacheable when no cachable bit
  31.  * is present in the pte when the processor is in boot-mode or the
  32.  * access does not need pte's for translation (ie. pass-thru ASI's).
  33.  * "Cachable" is only referring to E-cache (if present) and not the
  34.  * on chip split I/D caches of the GNU/Viking.
  35.  *
  36.  * SP: SnooP Enable -- 0 = bus snooping off, 1 = bus snooping on
  37.  *
  38.  * This enables snooping on the GNU/Viking bus.  This must be on
  39.  * for the hardware cache consistency mechanisms of the GNU/Viking
  40.  * to work at all.  On non-mxcc GNU/Viking modules the split I/D
  41.  * caches will snoop regardless of whether they are enabled, this
  42.  * takes care of the case where the I or D or both caches are turned
  43.  * off yet still contain valid data.  Note also that this bit does
  44.  * not affect GNU/Viking store-buffer snoops, those happen if the
  45.  * store-buffer is enabled no matter what.
  46.  *
  47.  * BM: Boot Mode -- 0 = not in boot mode, 1 = in boot mode
  48.  *
  49.  * This indicates whether the GNU/Viking is in boot-mode or not,
  50.  * if it is then all instruction fetch physical addresses are
  51.  * computed as 0xff0000000 + low 28 bits of requested address.
  52.  * GNU/Viking boot-mode does not affect data accesses.  Also,
  53.  * in boot mode instruction accesses bypass the split on chip I/D
  54.  * caches, they may be cached by the GNU/MXCC if present and enabled.
  55.  *
  56.  * MBM: MBus Mode -- 0 = not in MBus mode, 1 = in MBus mode
  57.  *
  58.  * This indicated the GNU/Viking configuration present.  If in
  59.  * MBUS mode, the GNU/Viking lacks a GNU/MXCC E-cache.  If it is
  60.  * not then the GNU/Viking is on a module VBUS connected directly
  61.  * to a GNU/MXCC cache controller.  The GNU/MXCC can be thus connected
  62.  * to either an GNU/MBUS (sun4m) or the packet-switched GNU/XBus (sun4d).
  63.  *
  64.  * SB: StoreBuffer enable -- 0 = store buffer off, 1 = store buffer on
  65.  *
  66.  * The GNU/Viking store buffer allows the chip to continue execution
  67.  * after a store even if the data cannot be placed in one of the
  68.  * caches during that cycle.  If disabled, all stores operations
  69.  * occur synchronously.
  70.  *
  71.  * IC: Instruction Cache -- 0 = off, 1 = on
  72.  * DC: Data Cache -- 0 = off, 1 = 0n
  73.  *
  74.  * These bits enable the on-cpu GNU/Viking split I/D caches.  Note,
  75.  * as mentioned above, these caches will snoop the bus in GNU/MBUS
  76.  * configurations even when disabled to avoid data corruption.
  77.  *
  78.  * NF: No Fault -- 0 = faults generate traps, 1 = faults don't trap
  79.  * ME: MMU enable -- 0 = mmu not translating, 1 = mmu translating
  80.  *
  81.  */
  82. #define VIKING_MMUENABLE    0x00000001
  83. #define VIKING_NOFAULT      0x00000002
  84. #define VIKING_PSO          0x00000080
  85. #define VIKING_DCENABLE     0x00000100   /* Enable data cache */
  86. #define VIKING_ICENABLE     0x00000200   /* Enable instruction cache */
  87. #define VIKING_SBENABLE     0x00000400   /* Enable store buffer */
  88. #define VIKING_MMODE        0x00000800   /* MBUS mode */
  89. #define VIKING_PCENABLE     0x00001000   /* Enable parity checking */
  90. #define VIKING_BMODE        0x00002000   
  91. #define VIKING_SPENABLE     0x00004000   /* Enable bus cache snooping */
  92. #define VIKING_ACENABLE     0x00008000   /* Enable alternate caching */
  93. #define VIKING_TCENABLE     0x00010000   /* Enable table-walks to be cached */
  94. #define VIKING_DPENABLE     0x00040000   /* Enable the data prefetcher */
  95. /*
  96.  * GNU/Viking Breakpoint Action Register fields.
  97.  */
  98. #define VIKING_ACTION_MIX   0x00001000   /* Enable multiple instructions */
  99. /*
  100.  * GNU/Viking Cache Tags.
  101.  */
  102. #define VIKING_PTAG_VALID   0x01000000   /* Cache block is valid */
  103. #define VIKING_PTAG_DIRTY   0x00010000   /* Block has been modified */
  104. #define VIKING_PTAG_SHARED  0x00000100   /* Shared with some other cache */
  105. #ifndef __ASSEMBLY__
  106. extern __inline__ void viking_flush_icache(void)
  107. {
  108. __asm__ __volatile__("sta %%g0, [%%g0] %0nt" : :
  109.      "i" (ASI_M_IC_FLCLEAR));
  110. }
  111. extern __inline__ void viking_flush_dcache(void)
  112. {
  113. __asm__ __volatile__("sta %%g0, [%%g0] %0nt" : :
  114.      "i" (ASI_M_DC_FLCLEAR));
  115. }
  116. extern __inline__ void viking_unlock_icache(void)
  117. {
  118. __asm__ __volatile__("sta %%g0, [%0] %1nt" : :
  119.      "r" (0x80000000), "i" (ASI_M_IC_FLCLEAR));
  120. }
  121. extern __inline__ void viking_unlock_dcache(void)
  122. {
  123. __asm__ __volatile__("sta %%g0, [%0] %1nt" : :
  124.      "r" (0x80000000), "i" (ASI_M_DC_FLCLEAR));
  125. }
  126. extern __inline__ void viking_set_bpreg(unsigned long regval)
  127. {
  128. __asm__ __volatile__("sta %0, [%%g0] %1nt" : :
  129.      "r" (regval),
  130.      "i" (ASI_M_ACTION));
  131. }
  132. extern __inline__ unsigned long viking_get_bpreg(void)
  133. {
  134. unsigned long regval;
  135. __asm__ __volatile__("lda [%%g0] %1, %0nt" :
  136.      "=r" (regval) :
  137.      "i" (ASI_M_ACTION));
  138. return regval;
  139. }
  140. extern __inline__ void viking_get_dcache_ptag(int set, int block,
  141.       unsigned long *data)
  142. {
  143. unsigned long ptag = ((set & 0x7f) << 5) | ((block & 0x3) << 26) |
  144.      0x80000000;
  145. unsigned long info, page;
  146. __asm__ __volatile__ ("ldda [%2] %3, %%g2nt"
  147.       "or %%g0, %%g2, %0nt"
  148.       "or %%g0, %%g3, %1nt" :
  149.       "=r" (info), "=r" (page) :
  150.       "r" (ptag), "i" (ASI_M_DATAC_TAG) :
  151.       "g2", "g3");
  152. data[0] = info;
  153. data[1] = page;
  154. }
  155. extern __inline__ void viking_mxcc_turn_off_parity(unsigned long *mregp,
  156.    unsigned long *mxcc_cregp)
  157. {
  158. unsigned long mreg = *mregp;
  159. unsigned long mxcc_creg = *mxcc_cregp;
  160. mreg &= ~(VIKING_PCENABLE);
  161. mxcc_creg &= ~(MXCC_CTL_PARE);
  162. __asm__ __volatile__ ("set 1f, %%g2nt"
  163.       "andcc %%g2, 4, %%g0nt"
  164.       "bne 2fnt"
  165.       " nopn"
  166.       "1:nt"
  167.       "sta %0, [%%g0] %3nt"
  168.       "sta %1, [%2] %4nt"
  169.       "b 1fnt"
  170.       " nopnt"
  171.       "nopn"
  172.       "2:nt"
  173.       "sta %0, [%%g0] %3nt"
  174.       "sta %1, [%2] %4n"
  175.       "1:nt" : :
  176.       "r" (mreg), "r" (mxcc_creg),
  177.       "r" (MXCC_CREG), "i" (ASI_M_MMUREGS),
  178.       "i" (ASI_M_MXCC) : "g2", "cc");
  179. *mregp = mreg;
  180. *mxcc_cregp = mxcc_creg;
  181. }
  182. extern __inline__ unsigned long viking_hwprobe(unsigned long vaddr)
  183. {
  184. unsigned long val;
  185. vaddr &= PAGE_MASK;
  186. /* Probe all MMU entries. */
  187. __asm__ __volatile__("lda [%1] %2, %0nt" :
  188.      "=r" (val) :
  189.      "r" (vaddr | 0x400), "i" (ASI_M_FLUSH_PROBE));
  190. if (!val)
  191. return 0;
  192. /* Probe region. */
  193. __asm__ __volatile__("lda [%1] %2, %0nt" :
  194.      "=r" (val) :
  195.      "r" (vaddr | 0x200), "i" (ASI_M_FLUSH_PROBE));
  196. if ((val & SRMMU_ET_MASK) == SRMMU_ET_PTE) {
  197. vaddr &= ~SRMMU_PGDIR_MASK;
  198. vaddr >>= PAGE_SHIFT;
  199. return val | (vaddr << 8);
  200. }
  201. /* Probe segment. */
  202. __asm__ __volatile__("lda [%1] %2, %0nt" :
  203.      "=r" (val) :
  204.      "r" (vaddr | 0x100), "i" (ASI_M_FLUSH_PROBE));
  205. if ((val & SRMMU_ET_MASK) == SRMMU_ET_PTE) {
  206. vaddr &= ~SRMMU_PMD_MASK;
  207. vaddr >>= PAGE_SHIFT;
  208. return val | (vaddr << 8);
  209. }
  210. /* Probe page. */
  211. __asm__ __volatile__("lda [%1] %2, %0nt" :
  212.      "=r" (val) :
  213.      "r" (vaddr), "i" (ASI_M_FLUSH_PROBE));
  214. return val;
  215. }
  216. #endif /* !__ASSEMBLY__ */
  217. #endif /* !(_SPARC_VIKING_H) */