asi.h
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:5k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. /* $Id: asi.h,v 1.18 1998/03/09 14:04:46 jj Exp $ */
  2. #ifndef _SPARC_ASI_H
  3. #define _SPARC_ASI_H
  4. /* asi.h:  Address Space Identifier values for the sparc.
  5.  *
  6.  * Copyright (C) 1995 David S. Miller (davem@caip.rutgers.edu)
  7.  *
  8.  * Pioneer work for sun4m: Paul Hatchman (paul@sfe.com.au)
  9.  * Joint edition for sun4c+sun4m: Pete A. Zaitcev <zaitcev@ipmce.su>
  10.  */
  11. /* The first batch are for the sun4c. */
  12. #define ASI_NULL1           0x00
  13. #define ASI_NULL2           0x01
  14. /* sun4c and sun4 control registers and mmu/vac ops */
  15. #define ASI_CONTROL         0x02
  16. #define ASI_SEGMAP          0x03
  17. #define ASI_PTE             0x04
  18. #define ASI_HWFLUSHSEG      0x05
  19. #define ASI_HWFLUSHPAGE     0x06
  20. #define ASI_REGMAP          0x06
  21. #define ASI_HWFLUSHCONTEXT  0x07
  22. #define ASI_USERTXT         0x08
  23. #define ASI_KERNELTXT       0x09
  24. #define ASI_USERDATA        0x0a
  25. #define ASI_KERNELDATA      0x0b
  26. /* VAC Cache flushing on sun4c and sun4 */
  27. #define ASI_FLUSHSEG        0x0c
  28. #define ASI_FLUSHPG         0x0d
  29. #define ASI_FLUSHCTX        0x0e
  30. /* SPARCstation-5: only 6 bits are decoded. */
  31. /* wo = Write Only, rw = Read Write;        */
  32. /* ss = Single Size, as = All Sizes;        */
  33. #define ASI_M_RES00         0x00   /* Don't touch... */
  34. #define ASI_M_UNA01         0x01   /* Same here... */
  35. #define ASI_M_MXCC          0x02   /* Access to TI VIKING MXCC registers */
  36. #define ASI_M_FLUSH_PROBE   0x03   /* Reference MMU Flush/Probe; rw, ss */
  37. #define ASI_M_MMUREGS       0x04   /* MMU Registers; rw, ss */
  38. #define ASI_M_TLBDIAG       0x05   /* MMU TLB only Diagnostics */
  39. #define ASI_M_DIAGS         0x06   /* Reference MMU Diagnostics */
  40. #define ASI_M_IODIAG        0x07   /* MMU I/O TLB only Diagnostics */
  41. #define ASI_M_USERTXT       0x08   /* Same as ASI_USERTXT; rw, as */
  42. #define ASI_M_KERNELTXT     0x09   /* Same as ASI_KERNELTXT; rw, as */
  43. #define ASI_M_USERDATA      0x0A   /* Same as ASI_USERDATA; rw, as */
  44. #define ASI_M_KERNELDATA    0x0B   /* Same as ASI_KERNELDATA; rw, as */
  45. #define ASI_M_TXTC_TAG      0x0C   /* Instruction Cache Tag; rw, ss */
  46. #define ASI_M_TXTC_DATA     0x0D   /* Instruction Cache Data; rw, ss */
  47. #define ASI_M_DATAC_TAG     0x0E   /* Data Cache Tag; rw, ss */
  48. #define ASI_M_DATAC_DATA    0x0F   /* Data Cache Data; rw, ss */
  49. /* The following cache flushing ASIs work only with the 'sta'
  50.  * instruction. Results are unpredictable for 'swap' and 'ldstuba',
  51.  * so don't do it.
  52.  */
  53. /* These ASI flushes affect external caches too. */
  54. #define ASI_M_FLUSH_PAGE    0x10   /* Flush I&D Cache Line (page); wo, ss */
  55. #define ASI_M_FLUSH_SEG     0x11   /* Flush I&D Cache Line (seg); wo, ss */
  56. #define ASI_M_FLUSH_REGION  0x12   /* Flush I&D Cache Line (region); wo, ss */
  57. #define ASI_M_FLUSH_CTX     0x13   /* Flush I&D Cache Line (context); wo, ss */
  58. #define ASI_M_FLUSH_USER    0x14   /* Flush I&D Cache Line (user); wo, ss */
  59. /* Block-copy operations are available only on certain V8 cpus. */
  60. #define ASI_M_BCOPY         0x17   /* Block copy */
  61. /* These affect only the ICACHE and are Ross HyperSparc and TurboSparc specific. */
  62. #define ASI_M_IFLUSH_PAGE   0x18   /* Flush I Cache Line (page); wo, ss */
  63. #define ASI_M_IFLUSH_SEG    0x19   /* Flush I Cache Line (seg); wo, ss */
  64. #define ASI_M_IFLUSH_REGION 0x1A   /* Flush I Cache Line (region); wo, ss */
  65. #define ASI_M_IFLUSH_CTX    0x1B   /* Flush I Cache Line (context); wo, ss */
  66. #define ASI_M_IFLUSH_USER   0x1C   /* Flush I Cache Line (user); wo, ss */
  67. /* Block-fill operations are available on certain V8 cpus */
  68. #define ASI_M_BFILL         0x1F
  69. /* This allows direct access to main memory, actually 0x20 to 0x2f are
  70.  * the available ASI's for physical ram pass-through, but I don't have
  71.  * any idea what the other ones do....
  72.  */
  73. #define ASI_M_BYPASS       0x20   /* Reference MMU bypass; rw, as */
  74. #define ASI_M_FBMEM        0x29   /* Graphics card frame buffer access */
  75. #define ASI_M_VMEUS        0x2A   /* VME user 16-bit access */
  76. #define ASI_M_VMEPS        0x2B   /* VME priv 16-bit access */
  77. #define ASI_M_VMEUT        0x2C   /* VME user 32-bit access */
  78. #define ASI_M_VMEPT        0x2D   /* VME priv 32-bit access */
  79. #define ASI_M_SBUS         0x2E   /* Direct SBus access */
  80. #define ASI_M_CTL          0x2F   /* Control Space (ECC and MXCC are here) */
  81. /* This is ROSS HyperSparc only. */
  82. #define ASI_M_FLUSH_IWHOLE 0x31   /* Flush entire ICACHE; wo, ss */
  83. /* Tsunami/Viking/TurboSparc i/d cache flash clear. */
  84. #define ASI_M_IC_FLCLEAR   0x36
  85. #define ASI_M_DC_FLCLEAR   0x37
  86. #define ASI_M_DCDR         0x39   /* Data Cache Diagnostics Register rw, ss */
  87. #define ASI_M_VIKING_TMP1  0x40   /* Emulation temporary 1 on Viking */
  88. #define ASI_M_VIKING_TMP2  0x41   /* Emulation temporary 2 on Viking */
  89. #define ASI_M_ACTION       0x4c   /* Breakpoint Action Register (GNU/Viking) */
  90. #endif /* _SPARC_ASI_H */