unaligned.c
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:10k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. /*    $Id: unaligned.c,v 1.9 2001/10/04 03:31:08 tausq Exp $
  2.  *
  3.  *    Unaligned memory access handler
  4.  *
  5.  *    Copyright (C) 2001 Randolph Chung <tausq@debian.org>
  6.  *
  7.  *    This program is free software; you can redistribute it and/or modify
  8.  *    it under the terms of the GNU General Public License as published by
  9.  *    the Free Software Foundation; either version 2, or (at your option)
  10.  *    any later version.
  11.  *
  12.  *    This program is distributed in the hope that it will be useful,
  13.  *    but WITHOUT ANY WARRANTY; without even the implied warranty of
  14.  *    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
  15.  *    GNU General Public License for more details.
  16.  *
  17.  *    You should have received a copy of the GNU General Public License
  18.  *    along with this program; if not, write to the Free Software
  19.  *    Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
  20.  *
  21.  */
  22. #include <linux/config.h>
  23. #include <linux/sched.h>
  24. #include <linux/kernel.h>
  25. #include <linux/string.h>
  26. #include <linux/errno.h>
  27. #include <linux/ptrace.h>
  28. #include <linux/timer.h>
  29. #include <linux/mm.h>
  30. #include <linux/smp.h>
  31. #include <linux/smp_lock.h>
  32. #include <linux/spinlock.h>
  33. #include <linux/init.h>
  34. #include <linux/interrupt.h>
  35. #include <asm/system.h>
  36. #include <asm/uaccess.h>
  37. #include <asm/io.h>
  38. #include <asm/irq.h>
  39. #include <asm/atomic.h>
  40. #include <asm/smp.h>
  41. #include <asm/pdc.h>
  42. /* #define DEBUG_UNALIGNED 1 */
  43. #ifdef DEBUG_UNALIGNED
  44. #define DPRINTF(fmt, args...) do { printk(KERN_DEBUG "%s:%d:%s ", __FILE__, __LINE__, __FUNCTION__ ); printk(KERN_DEBUG fmt, ##args ); } while (0)
  45. #else
  46. #define DPRINTF(fmt, args...)
  47. #endif
  48. #ifdef __LP64__
  49. #define RFMT "%016lx"
  50. #else
  51. #define RFMT "%08lx"
  52. #endif
  53. /* 1111 1100 0000 0000 0001 0011 1100 0000 */
  54. #define OPCODE1(a,b,c) ((a)<<26|(b)<<12|(c)<<6) 
  55. #define OPCODE2(a,b) ((a)<<26|(b)<<1)
  56. #define OPCODE3(a,b) ((a)<<26|(b)<<2)
  57. #define OPCODE4(a) ((a)<<26)
  58. #define OPCODE1_MASK OPCODE1(0x3f,1,0xf)
  59. #define OPCODE2_MASK  OPCODE2(0x3f,1)
  60. #define OPCODE3_MASK OPCODE3(0x3f,1)
  61. #define OPCODE4_MASK    OPCODE4(0x3f)
  62. /* skip LDB (index) */
  63. #define OPCODE_LDH_I OPCODE1(0x03,0,0x1)
  64. #define OPCODE_LDW_I OPCODE1(0x03,0,0x2)
  65. #define OPCODE_LDD_I OPCODE1(0x03,0,0x3)
  66. #define OPCODE_LDDA_I OPCODE1(0x03,0,0x4)
  67. /* skip LDCD (index) */
  68. #define OPCODE_LDWA_I OPCODE1(0x03,0,0x6)
  69. /* skip LDCW (index) */
  70. /* skip LDB (short) */
  71. #define OPCODE_LDH_S OPCODE1(0x03,1,0x1)
  72. #define OPCODE_LDW_S OPCODE1(0x03,1,0x2)
  73. #define OPCODE_LDD_S OPCODE1(0x03,1,0x3)
  74. #define OPCODE_LDDA_S OPCODE1(0x03,1,0x4)
  75. /* skip LDCD (short) */
  76. #define OPCODE_LDWA_S OPCODE1(0x03,1,0x6)
  77. /* skip LDCW (short) */
  78. /* skip STB */
  79. #define OPCODE_STH OPCODE1(0x03,1,0x9)
  80. #define OPCODE_STW OPCODE1(0x03,1,0xa)
  81. #define OPCODE_STD OPCODE1(0x03,1,0xb)
  82. /* skip STBY */
  83. /* skip STDBY */
  84. #define OPCODE_STWA OPCODE1(0x03,1,0xe)
  85. #define OPCODE_STDA OPCODE1(0x03,1,0xf)
  86. #define OPCODE_LDD_L OPCODE2(0x14,0)
  87. #define OPCODE_FLDD_L OPCODE2(0x14,1)
  88. #define OPCODE_STD_L OPCODE2(0x1c,0)
  89. #define OPCODE_FSTD_L OPCODE2(0x1c,1)
  90. #define OPCODE_LDW_M OPCODE3(0x17,1)
  91. #define OPCODE_FLDW_L OPCODE3(0x17,0)
  92. #define OPCODE_FSTW_L OPCODE3(0x1f,0)
  93. #define OPCODE_STW_M OPCODE3(0x1f,1)
  94. #define OPCODE_LDH_L    OPCODE4(0x11)
  95. #define OPCODE_LDW_L    OPCODE4(0x12)
  96. #define OPCODE_LDW_L2   OPCODE4(0x13)
  97. #define OPCODE_STH_L    OPCODE4(0x19)
  98. #define OPCODE_STW_L    OPCODE4(0x1A)
  99. #define OPCODE_STW_L2   OPCODE4(0x1B)
  100. void die_if_kernel (char *str, struct pt_regs *regs, long err);
  101. static int emulate_load(struct pt_regs *regs, int len, int toreg)
  102. {
  103. unsigned long saddr = regs->ior;
  104. unsigned long val = 0;
  105. int ret = 0;
  106. if (regs->isr != regs->sr[7])
  107. {
  108. printk(KERN_CRIT "isr verification failed (isr: " RFMT ", sr7: " RFMT "n",
  109. regs->isr, regs->sr[7]);
  110. return 1;
  111. }
  112. DPRINTF("load " RFMT ":" RFMT " to r%d for %d bytesn", 
  113. regs->isr, regs->ior, toreg, len);
  114. __asm__ __volatile__  (
  115. "       mfsp %%sr1, %%r20n"
  116. "       mtsp %6, %%sr1n"
  117. " copy %%r0, %0n"
  118. "0: ldbs,ma 1(%%sr1,%4), %%r19n"
  119. " addi -1, %5, %5n"
  120. " cmpib,>= 0, %5, 2fn"
  121. " or %%r19, %0, %0n"
  122. " b 0bn"
  123. #ifdef __LP64__
  124. "depd,z %0, 55, 56, %0n"
  125. #else
  126. "depw,z %0, 23, 24, %0n"
  127. #endif
  128. "1: ldi 10, %1n"
  129. "2:     mtsp %%r20, %%sr1n"
  130. " .section __ex_table,"a"n"
  131. #ifdef __LP64__
  132. ".dword 0b, (1b-0b)n"
  133. #else
  134. ".word 0b, (1b-0b)n"
  135. #endif
  136. ".previousn" 
  137. : "=r" (val), "=r" (ret)
  138. : "0" (val), "1" (ret), "r" (saddr), "r" (len), "r" (regs->isr)
  139. : "r19", "r20" );
  140. DPRINTF("val = 0x" RFMT "n", val);
  141. regs->gr[toreg] = val;
  142. return ret;
  143. }
  144. static int emulate_store(struct pt_regs *regs, int len, int frreg)
  145. {
  146. int ret = 0;
  147. #ifdef __LP64__
  148. unsigned long val = regs->gr[frreg] << (64 - (len << 3));
  149. #else
  150. unsigned long val = regs->gr[frreg] << (32 - (len << 3));
  151. #endif
  152. if (regs->isr != regs->sr[7])
  153. {
  154. printk(KERN_CRIT "isr verification failed (isr: " RFMT ", sr7: " RFMT "n",
  155. regs->isr, regs->sr[7]);
  156. return 1;
  157. }
  158. DPRINTF("store r%d (0x" RFMT ") to " RFMT ":" RFMT " for %d bytesn", frreg, 
  159. regs->gr[frreg], regs->isr, regs->ior, len);
  160. __asm__ __volatile__ (
  161. "       mfsp %%sr1, %%r20n" /* save sr1 */
  162. "       mtsp %5, %%sr1n"
  163. #ifdef __LP64__
  164. "0: extrd,u %2, 7, 8, %%r19n"
  165. #else
  166. "0: extrw,u %2, 7, 8, %%r19n"
  167. #endif
  168. "1: stb,ma %%r19, 1(%%sr1, %3)n"
  169. " addi -1, %4, %4n"
  170. " cmpib,>= 0, %4, 3fn"
  171. #ifdef __LP64__
  172. "depd,z %2, 55, 56, %2n"
  173. #else
  174. "depw,z %2, 23, 24, %2n"
  175. #endif
  176. " b 0bn"
  177. " nopn"
  178. "2: ldi 11, %0n"
  179. "3:     mtsp %%r20, %%sr1n"
  180. " .section __ex_table,"a"n"
  181. #ifdef __LP64__
  182. ".dword 1b, (2b-1b)n"
  183. #else
  184. ".word 1b, (2b-1b)n"
  185. #endif
  186. ".previousn" 
  187. : "=r" (ret)
  188. : "0" (ret), "r" (val), "r" (regs->ior), "r" (len), "r" (regs->isr)
  189. : "r19", "r20" );
  190. return ret;
  191. }
  192. void handle_unaligned(struct pt_regs *regs)
  193. {
  194. unsigned long unaligned_count = 0;
  195. unsigned long last_time = 0;
  196. int ret = -1;
  197. struct siginfo si;
  198. /* if the unaligned access is inside the kernel:
  199.  *   if the access is caused by a syscall, then we fault the calling
  200.  *     user process
  201.  *   otherwise we halt the kernel
  202.  */
  203. if (!user_mode(regs))
  204. {
  205. const struct exception_table_entry *fix;
  206. /* see if the offending code have its own
  207.  * exception handler 
  208.  */ 
  209. fix = search_exception_table(regs->iaoq[0]);
  210. if (fix)
  211. {
  212. /* lower bits of fix->skip are flags
  213.  * upper bits are the handler addr
  214.  */
  215. if (fix->skip & 1)
  216. regs->gr[8] = -EFAULT;
  217. if (fix->skip & 2)
  218. regs->gr[9] = 0;
  219. regs->iaoq[0] += ((fix->skip) & ~3);
  220. regs->iaoq[1] = regs->iaoq[0] + 4;
  221. regs->gr[0] &= ~PSW_B;
  222. return;
  223. }
  224. }
  225. /* log a message with pacing */
  226. if (user_mode(regs))
  227. {
  228. if (unaligned_count > 5 && jiffies - last_time > 5*HZ)
  229. {
  230. unaligned_count = 0;
  231. last_time = jiffies;
  232. }
  233. if (++unaligned_count < 5)
  234. {
  235. char buf[256];
  236. sprintf(buf, "%s(%d): unaligned access to 0x" RFMT " at ip=0x" RFMT "n",
  237. current->comm, current->pid, regs->ior, regs->iaoq[0]);
  238. printk(KERN_WARNING "%s", buf);
  239. #ifdef DEBUG_UNALIGNED
  240. show_regs(regs);
  241. #endif
  242. }
  243. }
  244. /* TODO: make this cleaner... */
  245. switch (regs->iir & OPCODE1_MASK)
  246. {
  247. case OPCODE_LDH_I:
  248. case OPCODE_LDH_S:
  249. ret = emulate_load(regs, 2, regs->iir & 0x1f);
  250. break;
  251. case OPCODE_LDW_I:
  252. case OPCODE_LDWA_I:
  253. case OPCODE_LDW_S:
  254. case OPCODE_LDWA_S:
  255. ret = emulate_load(regs, 4, regs->iir&0x1f);
  256. break;
  257. case OPCODE_LDD_I:
  258. case OPCODE_LDDA_I:
  259. case OPCODE_LDD_S:
  260. case OPCODE_LDDA_S:
  261. ret = emulate_load(regs, 8, regs->iir&0x1f);
  262. break;
  263. case OPCODE_STH:
  264. ret = emulate_store(regs, 2, (regs->iir>>16)&0x1f);
  265. break;
  266. case OPCODE_STW:
  267. case OPCODE_STWA:
  268. ret = emulate_store(regs, 4, (regs->iir>>16)&0x1f);
  269. break;
  270. case OPCODE_STD:
  271. case OPCODE_STDA:
  272. ret = emulate_store(regs, 8, (regs->iir>>16)&0x1f);
  273. break;
  274. }
  275. switch (regs->iir & OPCODE2_MASK)
  276. {
  277. case OPCODE_LDD_L:
  278. case OPCODE_FLDD_L:
  279. ret = emulate_load(regs, 8, (regs->iir>>16)&0x1f);
  280. break;
  281. case OPCODE_STD_L:
  282. case OPCODE_FSTD_L:
  283. ret = emulate_store(regs, 8, (regs->iir>>16)&0x1f);
  284. break;
  285. }
  286. switch (regs->iir & OPCODE3_MASK)
  287. {
  288. case OPCODE_LDW_M:
  289. case OPCODE_FLDW_L:
  290. ret = emulate_load(regs, 4, (regs->iir>>16)&0x1f);
  291. break;
  292. case OPCODE_FSTW_L:
  293. case OPCODE_STW_M:
  294. ret = emulate_store(regs, 4, (regs->iir>>16)&0x1f);
  295. break;
  296. }
  297. switch (regs->iir & OPCODE4_MASK)
  298. {
  299. case OPCODE_LDH_L:
  300. ret = emulate_load(regs, 2, (regs->iir>>16)&0x1f);
  301. break;
  302. case OPCODE_LDW_L:
  303. case OPCODE_LDW_L2:
  304. ret = emulate_load(regs, 4, (regs->iir>>16)&0x1f);
  305. break;
  306. case OPCODE_STH_L:
  307. ret = emulate_store(regs, 2, (regs->iir>>16)&0x1f);
  308. break;
  309. case OPCODE_STW_L:
  310. case OPCODE_STW_L2:
  311. ret = emulate_store(regs, 4, (regs->iir>>16)&0x1f);
  312. break;
  313. }
  314. if (ret < 0)
  315. printk(KERN_CRIT "Not-handled unaligned insn 0x%08lxn", regs->iir);
  316. DPRINTF("ret = %dn", ret);
  317. if (ret)
  318. {
  319. printk(KERN_CRIT "Unaligned handler failed, ret = %dn", ret);
  320. die_if_kernel("Unaligned data reference", regs, 28);
  321. /* couldn't handle it ... */
  322. si.si_signo = SIGBUS;
  323. si.si_errno = 0;
  324. si.si_code = BUS_ADRALN;
  325. si.si_addr = (void *)regs->ior;
  326. force_sig_info(SIGBUS, &si, current);
  327. return;
  328. }
  329. /* else we handled it, advance the PC.... */
  330. regs->iaoq[0] = regs->iaoq[1];
  331. regs->iaoq[1] = regs->iaoq[0] + 4;
  332. }
  333. /*
  334.  * NB: check_unaligned() is only used for PCXS processors right
  335.  * now, so we only check for PA1.1 encodings at this point.
  336.  */
  337. int
  338. check_unaligned(struct pt_regs *regs)
  339. {
  340. unsigned long align_mask;
  341. /* Get alignment mask */
  342. align_mask = 0UL;
  343. switch (regs->iir & OPCODE1_MASK) {
  344. case OPCODE_LDH_I:
  345. case OPCODE_LDH_S:
  346. case OPCODE_STH:
  347. align_mask = 1UL;
  348. break;
  349. case OPCODE_LDW_I:
  350. case OPCODE_LDWA_I:
  351. case OPCODE_LDW_S:
  352. case OPCODE_LDWA_S:
  353. case OPCODE_STW:
  354. case OPCODE_STWA:
  355. align_mask = 3UL;
  356. break;
  357. default:
  358. switch (regs->iir & OPCODE4_MASK) {
  359. case OPCODE_LDH_L:
  360. case OPCODE_STH_L:
  361. align_mask = 1UL;
  362. break;
  363. case OPCODE_LDW_L:
  364. case OPCODE_LDW_L2:
  365. case OPCODE_STW_L:
  366. case OPCODE_STW_L2:
  367. align_mask = 3UL;
  368. break;
  369. }
  370. break;
  371. }
  372. return (int)(regs->ior & align_mask);
  373. }