mbx.h
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:4k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. /*
  2.  * BK Id: SCCS/s.mbx.h 1.11 08/17/01 15:23:17 paulus
  3.  */
  4. /*
  5.  * A collection of structures, addresses, and values associated with
  6.  * the Motorola MBX boards.  This was originally created for the
  7.  * MBX860, and probably needs revisions for other boards (like the 821).
  8.  * When this file gets out of control, we can split it up into more
  9.  * meaningful pieces.
  10.  *
  11.  * Copyright (c) 1997 Dan Malek (dmalek@jlc.net)
  12.  */
  13. #ifdef __KERNEL__
  14. #ifndef __MACH_MBX_DEFS
  15. #define __MACH_MBX_DEFS
  16. #ifndef __ASSEMBLY__
  17. /* A Board Information structure that is given to a program when
  18.  * EPPC-Bug starts it up.
  19.  */
  20. typedef struct bd_info {
  21. unsigned int bi_tag; /* Should be 0x42444944 "BDID" */
  22. unsigned int bi_size; /* Size of this structure */
  23. unsigned int bi_revision; /* revision of this structure */
  24. unsigned int bi_bdate; /* EPPCbug date, i.e. 0x11061997 */
  25. unsigned int bi_memstart; /* Memory start address */
  26. unsigned int bi_memsize; /* Memory (end) size in bytes */
  27. unsigned int bi_intfreq; /* Internal Freq, in Hz */
  28. unsigned int bi_busfreq; /* Bus Freq, in Hz */
  29. unsigned int bi_clun; /* Boot device controller */
  30. unsigned int bi_dlun; /* Boot device logical dev */
  31. /* These fields are not part of the board information structure
  32.  * provided by the boot rom.  They are filled in by embed_config.c
  33.  * so we have the information consistent with other platforms.
  34.  */
  35. unsigned char bi_enetaddr[6];
  36. unsigned int bi_baudrate;
  37. } bd_t;
  38. /* Memory map for the MBX as configured by EPPC-Bug.  We could reprogram
  39.  * The SIU and PCI bridge, and try to use larger MMU pages, but the
  40.  * performance gain is not measureable and it certainly complicates the
  41.  * generic MMU model.
  42.  *
  43.  * In a effort to minimize memory usage for embedded applications, any
  44.  * PCI driver or ISA driver must request or map the region required by
  45.  * the device.  For convenience (and since we can map up to 4 Mbytes with
  46.  * a single page table page), the MMU initialization will map the
  47.  * NVRAM, Status/Control registers, CPM Dual Port RAM, and the PCI
  48.  * Bridge CSRs 1:1 into the kernel address space.
  49.  */
  50. #define PCI_ISA_IO_ADDR ((unsigned)0x80000000)
  51. #define PCI_ISA_IO_SIZE ((uint)(512 * 1024 * 1024))
  52. #define PCI_IDE_ADDR ((unsigned)0x81000000)
  53. #define PCI_ISA_MEM_ADDR ((unsigned)0xc0000000)
  54. #define PCI_ISA_MEM_SIZE ((uint)(512 * 1024 * 1024))
  55. #define PCMCIA_MEM_ADDR ((uint)0xe0000000)
  56. #define PCMCIA_MEM_SIZE ((uint)(64 * 1024 * 1024))
  57. #define PCMCIA_DMA_ADDR ((uint)0xe4000000)
  58. #define PCMCIA_DMA_SIZE ((uint)(64 * 1024 * 1024))
  59. #define PCMCIA_ATTRB_ADDR ((uint)0xe8000000)
  60. #define PCMCIA_ATTRB_SIZE ((uint)(64 * 1024 * 1024))
  61. #define PCMCIA_IO_ADDR ((uint)0xec000000)
  62. #define PCMCIA_IO_SIZE ((uint)(64 * 1024 * 1024))
  63. #define NVRAM_ADDR ((uint)0xfa000000)
  64. #define NVRAM_SIZE ((uint)(1 * 1024 * 1024))
  65. #define MBX_CSR_ADDR ((uint)0xfa100000)
  66. #define MBX_CSR_SIZE ((uint)(1 * 1024 * 1024))
  67. #define IMAP_ADDR ((uint)0xfa200000)
  68. #define IMAP_SIZE ((uint)(64 * 1024))
  69. #define PCI_CSR_ADDR ((uint)0xfa210000)
  70. #define PCI_CSR_SIZE ((uint)(64 * 1024))
  71. /* Map additional physical space into well known virtual addresses.  Due
  72.  * to virtual address mapping, these physical addresses are not accessible
  73.  * in a 1:1 virtual to physical mapping.
  74.  */
  75. #define ISA_IO_VIRT_ADDR ((uint)0xfa220000)
  76. #define ISA_IO_VIRT_SIZE ((uint)64 * 1024)
  77. /* Interrupt assignments.
  78.  * These are defined (and fixed) by the MBX hardware implementation.
  79.  */
  80. #define POWER_FAIL_INT SIU_IRQ0 /* Power fail */
  81. #define TEMP_HILO_INT SIU_IRQ1 /* Temperature sensor */
  82. #define QSPAN_INT SIU_IRQ2 /* PCI Bridge (DMA CTLR?) */
  83. #define ISA_BRIDGE_INT SIU_IRQ3 /* All those PC things */
  84. #define COMM_L_INT SIU_IRQ6 /* MBX Comm expansion connector pin */
  85. #define STOP_ABRT_INT SIU_IRQ7 /* Stop/Abort header pin */
  86. #endif /* !__ASSEMBLY__ */
  87. /* The MBX uses the 8259.
  88. */
  89. #define NR_8259_INTS 16
  90. #endif
  91. #endif /* __KERNEL__ */