enet.c
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:28k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. /*
  2.  * BK Id: SCCS/s.enet.c 1.17 10/11/01 11:55:47 trini
  3.  */
  4. /*
  5.  * Ethernet driver for Motorola MPC8xx.
  6.  * Copyright (c) 1997 Dan Malek (dmalek@jlc.net)
  7.  *
  8.  * I copied the basic skeleton from the lance driver, because I did not
  9.  * know how to write the Linux driver, but I did know how the LANCE worked.
  10.  *
  11.  * This version of the driver is somewhat selectable for the different
  12.  * processor/board combinations.  It works for the boards I know about
  13.  * now, and should be easily modified to include others.  Some of the
  14.  * configuration information is contained in <asm/commproc.h> and the
  15.  * remainder is here.
  16.  *
  17.  * Buffer descriptors are kept in the CPM dual port RAM, and the frame
  18.  * buffers are in the host memory.
  19.  *
  20.  * Right now, I am very watseful with the buffers.  I allocate memory
  21.  * pages and then divide them into 2K frame buffers.  This way I know I
  22.  * have buffers large enough to hold one frame within one buffer descriptor.
  23.  * Once I get this working, I will use 64 or 128 byte CPM buffers, which
  24.  * will be much more memory efficient and will easily handle lots of
  25.  * small packets.
  26.  *
  27.  */
  28. #include <linux/config.h>
  29. #include <linux/kernel.h>
  30. #include <linux/sched.h>
  31. #include <linux/string.h>
  32. #include <linux/ptrace.h>
  33. #include <linux/errno.h>
  34. #include <linux/ioport.h>
  35. #include <linux/slab.h>
  36. #include <linux/interrupt.h>
  37. #include <linux/pci.h>
  38. #include <linux/init.h>
  39. #include <linux/delay.h>
  40. #include <linux/netdevice.h>
  41. #include <linux/etherdevice.h>
  42. #include <linux/skbuff.h>
  43. #include <linux/spinlock.h>
  44. #include <asm/8xx_immap.h>
  45. #include <asm/pgtable.h>
  46. #include <asm/mpc8xx.h>
  47. #include <asm/bitops.h>
  48. #include <asm/uaccess.h>
  49. #include <asm/commproc.h>
  50. /*
  51.  * Theory of Operation
  52.  *
  53.  * The MPC8xx CPM performs the Ethernet processing on SCC1.  It can use
  54.  * an aribtrary number of buffers on byte boundaries, but must have at
  55.  * least two receive buffers to prevent constant overrun conditions.
  56.  *
  57.  * The buffer descriptors are allocated from the CPM dual port memory
  58.  * with the data buffers allocated from host memory, just like all other
  59.  * serial communication protocols.  The host memory buffers are allocated
  60.  * from the free page pool, and then divided into smaller receive and
  61.  * transmit buffers.  The size of the buffers should be a power of two,
  62.  * since that nicely divides the page.  This creates a ring buffer
  63.  * structure similar to the LANCE and other controllers.
  64.  *
  65.  * Like the LANCE driver:
  66.  * The driver runs as two independent, single-threaded flows of control.  One
  67.  * is the send-packet routine, which enforces single-threaded use by the
  68.  * cep->tx_busy flag.  The other thread is the interrupt handler, which is
  69.  * single threaded by the hardware and other software.
  70.  *
  71.  * The send packet thread has partial control over the Tx ring and the
  72.  * 'cep->tx_busy' flag.  It sets the tx_busy flag whenever it's queuing a Tx
  73.  * packet. If the next queue slot is empty, it clears the tx_busy flag when
  74.  * finished otherwise it sets the 'lp->tx_full' flag.
  75.  *
  76.  * The MBX has a control register external to the MPC8xx that has some
  77.  * control of the Ethernet interface.  Information is in the manual for
  78.  * your board.
  79.  *
  80.  * The RPX boards have an external control/status register.  Consult the
  81.  * programming documents for details unique to your board.
  82.  *
  83.  * For the TQM8xx(L) modules, there is no control register interface.
  84.  * All functions are directly controlled using I/O pins.  See <asm/commproc.h>.
  85.  */
  86. /* The transmitter timeout
  87.  */
  88. #define TX_TIMEOUT (2*HZ)
  89. /* The number of Tx and Rx buffers.  These are allocated from the page
  90.  * pool.  The code may assume these are power of two, so it is best
  91.  * to keep them that size.
  92.  * We don't need to allocate pages for the transmitter.  We just use
  93.  * the skbuffer directly.
  94.  */
  95. #ifdef CONFIG_ENET_BIG_BUFFERS
  96. #define CPM_ENET_RX_PAGES 32
  97. #define CPM_ENET_RX_FRSIZE 2048
  98. #define CPM_ENET_RX_FRPPG (PAGE_SIZE / CPM_ENET_RX_FRSIZE)
  99. #define RX_RING_SIZE (CPM_ENET_RX_FRPPG * CPM_ENET_RX_PAGES)
  100. #define TX_RING_SIZE 64 /* Must be power of two */
  101. #define TX_RING_MOD_MASK 63 /*   for this to work */
  102. #else
  103. #define CPM_ENET_RX_PAGES 4
  104. #define CPM_ENET_RX_FRSIZE 2048
  105. #define CPM_ENET_RX_FRPPG (PAGE_SIZE / CPM_ENET_RX_FRSIZE)
  106. #define RX_RING_SIZE (CPM_ENET_RX_FRPPG * CPM_ENET_RX_PAGES)
  107. #define TX_RING_SIZE 8 /* Must be power of two */
  108. #define TX_RING_MOD_MASK 7 /*   for this to work */
  109. #endif
  110. /* The CPM stores dest/src/type, data, and checksum for receive packets.
  111.  */
  112. #define PKT_MAXBUF_SIZE 1518
  113. #define PKT_MINBUF_SIZE 64
  114. #define PKT_MAXBLR_SIZE 1520
  115. /* The CPM buffer descriptors track the ring buffers.  The rx_bd_base and
  116.  * tx_bd_base always point to the base of the buffer descriptors.  The
  117.  * cur_rx and cur_tx point to the currently available buffer.
  118.  * The dirty_tx tracks the current buffer that is being sent by the
  119.  * controller.  The cur_tx and dirty_tx are equal under both completely
  120.  * empty and completely full conditions.  The empty/ready indicator in
  121.  * the buffer descriptor determines the actual condition.
  122.  */
  123. struct scc_enet_private {
  124. /* The saved address of a sent-in-place packet/buffer, for skfree(). */
  125. struct sk_buff* tx_skbuff[TX_RING_SIZE];
  126. ushort skb_cur;
  127. ushort skb_dirty;
  128. /* CPM dual port RAM relative addresses.
  129. */
  130. cbd_t *rx_bd_base; /* Address of Rx and Tx buffers. */
  131. cbd_t *tx_bd_base;
  132. cbd_t *cur_rx, *cur_tx; /* The next free ring entry */
  133. cbd_t *dirty_tx; /* The ring entries to be free()ed. */
  134. scc_t *sccp;
  135. struct net_device_stats stats;
  136. uint tx_full;
  137. spinlock_t lock;
  138. };
  139. static int scc_enet_open(struct net_device *dev);
  140. static int scc_enet_start_xmit(struct sk_buff *skb, struct net_device *dev);
  141. static int scc_enet_rx(struct net_device *dev);
  142. static void scc_enet_interrupt(void *dev_id, struct pt_regs *regs);
  143. static int scc_enet_close(struct net_device *dev);
  144. static struct net_device_stats *scc_enet_get_stats(struct net_device *dev);
  145. static void set_multicast_list(struct net_device *dev);
  146. /* Get this from various configuration locations (depends on board).
  147. */
  148. /*static ushort my_enet_addr[] = { 0x0800, 0x3e26, 0x1559 };*/
  149. /* Typically, 860(T) boards use SCC1 for Ethernet, and other 8xx boards
  150.  * use SCC2. Some even may use SCC3.
  151.  * This is easily extended if necessary.
  152.  */
  153. #if defined(CONFIG_SCC3_ENET)
  154. #define CPM_CR_ENET CPM_CR_CH_SCC3
  155. #define PROFF_ENET PROFF_SCC3
  156. #define SCC_ENET 2 /* Index, not number! */
  157. #define CPMVEC_ENET CPMVEC_SCC3
  158. #elif defined(CONFIG_SCC2_ENET)
  159. #define CPM_CR_ENET CPM_CR_CH_SCC2
  160. #define PROFF_ENET PROFF_SCC2
  161. #define SCC_ENET 1 /* Index, not number! */
  162. #define CPMVEC_ENET CPMVEC_SCC2
  163. #elif defined(CONFIG_SCC1_ENET)
  164. #define CPM_CR_ENET CPM_CR_CH_SCC1
  165. #define PROFF_ENET PROFF_SCC1
  166. #define SCC_ENET 0 /* Index, not number! */
  167. #define CPMVEC_ENET CPMVEC_SCC1
  168. #else
  169. #error CONFIG_SCCx_ENET not defined
  170. #endif
  171. static int
  172. scc_enet_open(struct net_device *dev)
  173. {
  174. /* I should reset the ring buffers here, but I don't yet know
  175.  * a simple way to do that.
  176.  */
  177. netif_start_queue(dev);
  178. return 0; /* Always succeed */
  179. }
  180. static int
  181. scc_enet_start_xmit(struct sk_buff *skb, struct net_device *dev)
  182. {
  183. struct scc_enet_private *cep = (struct scc_enet_private *)dev->priv;
  184. volatile cbd_t *bdp;
  185. /* Fill in a Tx ring entry */
  186. bdp = cep->cur_tx;
  187. #ifndef final_version
  188. if (bdp->cbd_sc & BD_ENET_TX_READY) {
  189. /* Ooops.  All transmit buffers are full.  Bail out.
  190.  * This should not happen, since cep->tx_busy should be set.
  191.  */
  192. printk("%s: tx queue full!.n", dev->name);
  193. return 1;
  194. }
  195. #endif
  196. /* Clear all of the status flags.
  197.  */
  198. bdp->cbd_sc &= ~BD_ENET_TX_STATS;
  199. /* If the frame is short, tell CPM to pad it.
  200. */
  201. if (skb->len <= ETH_ZLEN)
  202. bdp->cbd_sc |= BD_ENET_TX_PAD;
  203. else
  204. bdp->cbd_sc &= ~BD_ENET_TX_PAD;
  205. /* Set buffer length and buffer pointer.
  206. */
  207. bdp->cbd_datlen = skb->len;
  208. bdp->cbd_bufaddr = __pa(skb->data);
  209. /* Save skb pointer.
  210. */
  211. cep->tx_skbuff[cep->skb_cur] = skb;
  212. cep->stats.tx_bytes += skb->len;
  213. cep->skb_cur = (cep->skb_cur+1) & TX_RING_MOD_MASK;
  214. /* Push the data cache so the CPM does not get stale memory
  215.  * data.
  216.  */
  217. flush_dcache_range((unsigned long)(skb->data),
  218. (unsigned long)(skb->data + skb->len));
  219. spin_lock_irq(&cep->lock);
  220. /* Send it on its way.  Tell CPM its ready, interrupt when done,
  221.  * its the last BD of the frame, and to put the CRC on the end.
  222.  */
  223. bdp->cbd_sc |= (BD_ENET_TX_READY | BD_ENET_TX_INTR | BD_ENET_TX_LAST | BD_ENET_TX_TC);
  224. dev->trans_start = jiffies;
  225. /* If this was the last BD in the ring, start at the beginning again.
  226. */
  227. if (bdp->cbd_sc & BD_ENET_TX_WRAP)
  228. bdp = cep->tx_bd_base;
  229. else
  230. bdp++;
  231. if (bdp->cbd_sc & BD_ENET_TX_READY) {
  232. netif_stop_queue(dev);
  233. cep->tx_full = 1;
  234. }
  235. cep->cur_tx = (cbd_t *)bdp;
  236. spin_unlock_irq(&cep->lock);
  237. return 0;
  238. }
  239. static void
  240. scc_enet_timeout(struct net_device *dev)
  241. {
  242. struct scc_enet_private *cep = (struct scc_enet_private *)dev->priv;
  243. printk("%s: transmit timed out.n", dev->name);
  244. cep->stats.tx_errors++;
  245. #ifndef final_version
  246. {
  247. int i;
  248. cbd_t *bdp;
  249. printk(" Ring data dump: cur_tx %p%s cur_rx %p.n",
  250.        cep->cur_tx, cep->tx_full ? " (full)" : "",
  251.        cep->cur_rx);
  252. bdp = cep->tx_bd_base;
  253. for (i = 0 ; i < TX_RING_SIZE; i++, bdp++)
  254. printk("%04x %04x %08xn",
  255.        bdp->cbd_sc,
  256.        bdp->cbd_datlen,
  257.        bdp->cbd_bufaddr);
  258. bdp = cep->rx_bd_base;
  259. for (i = 0 ; i < RX_RING_SIZE; i++, bdp++)
  260. printk("%04x %04x %08xn",
  261.        bdp->cbd_sc,
  262.        bdp->cbd_datlen,
  263.        bdp->cbd_bufaddr);
  264. }
  265. #endif
  266. if (!cep->tx_full)
  267. netif_wake_queue(dev);
  268. }
  269. /* The interrupt handler.
  270.  * This is called from the CPM handler, not the MPC core interrupt.
  271.  */
  272. static void
  273. scc_enet_interrupt(void *dev_id, struct pt_regs *regs)
  274. {
  275. struct net_device *dev = dev_id;
  276. volatile struct scc_enet_private *cep;
  277. volatile cbd_t *bdp;
  278. ushort int_events;
  279. int must_restart;
  280. cep = (struct scc_enet_private *)dev->priv;
  281. /* Get the interrupt events that caused us to be here.
  282. */
  283. int_events = cep->sccp->scc_scce;
  284. cep->sccp->scc_scce = int_events;
  285. must_restart = 0;
  286. /* Handle receive event in its own function.
  287. */
  288. if (int_events & SCCE_ENET_RXF)
  289. scc_enet_rx(dev_id);
  290. /* Check for a transmit error.  The manual is a little unclear
  291.  * about this, so the debug code until I get it figured out.  It
  292.  * appears that if TXE is set, then TXB is not set.  However,
  293.  * if carrier sense is lost during frame transmission, the TXE
  294.  * bit is set, "and continues the buffer transmission normally."
  295.  * I don't know if "normally" implies TXB is set when the buffer
  296.  * descriptor is closed.....trial and error :-).
  297.  */
  298. /* Transmit OK, or non-fatal error.  Update the buffer descriptors.
  299. */
  300. if (int_events & (SCCE_ENET_TXE | SCCE_ENET_TXB)) {
  301.     spin_lock(&cep->lock);
  302.     bdp = cep->dirty_tx;
  303.     while ((bdp->cbd_sc&BD_ENET_TX_READY)==0) {
  304. if ((bdp==cep->cur_tx) && (cep->tx_full == 0))
  305.     break;
  306. if (bdp->cbd_sc & BD_ENET_TX_HB) /* No heartbeat */
  307. cep->stats.tx_heartbeat_errors++;
  308. if (bdp->cbd_sc & BD_ENET_TX_LC) /* Late collision */
  309. cep->stats.tx_window_errors++;
  310. if (bdp->cbd_sc & BD_ENET_TX_RL) /* Retrans limit */
  311. cep->stats.tx_aborted_errors++;
  312. if (bdp->cbd_sc & BD_ENET_TX_UN) /* Underrun */
  313. cep->stats.tx_fifo_errors++;
  314. if (bdp->cbd_sc & BD_ENET_TX_CSL) /* Carrier lost */
  315. cep->stats.tx_carrier_errors++;
  316. /* No heartbeat or Lost carrier are not really bad errors.
  317.  * The others require a restart transmit command.
  318.  */
  319. if (bdp->cbd_sc &
  320.     (BD_ENET_TX_LC | BD_ENET_TX_RL | BD_ENET_TX_UN)) {
  321. must_restart = 1;
  322. cep->stats.tx_errors++;
  323. }
  324. cep->stats.tx_packets++;
  325. /* Deferred means some collisions occurred during transmit,
  326.  * but we eventually sent the packet OK.
  327.  */
  328. if (bdp->cbd_sc & BD_ENET_TX_DEF)
  329. cep->stats.collisions++;
  330. /* Free the sk buffer associated with this last transmit.
  331. */
  332. dev_kfree_skb_irq(cep->tx_skbuff[cep->skb_dirty]);
  333. cep->skb_dirty = (cep->skb_dirty + 1) & TX_RING_MOD_MASK;
  334. /* Update pointer to next buffer descriptor to be transmitted.
  335. */
  336. if (bdp->cbd_sc & BD_ENET_TX_WRAP)
  337. bdp = cep->tx_bd_base;
  338. else
  339. bdp++;
  340. /* I don't know if we can be held off from processing these
  341.  * interrupts for more than one frame time.  I really hope
  342.  * not.  In such a case, we would now want to check the
  343.  * currently available BD (cur_tx) and determine if any
  344.  * buffers between the dirty_tx and cur_tx have also been
  345.  * sent.  We would want to process anything in between that
  346.  * does not have BD_ENET_TX_READY set.
  347.  */
  348. /* Since we have freed up a buffer, the ring is no longer
  349.  * full.
  350.  */
  351. if (cep->tx_full) {
  352. cep->tx_full = 0;
  353. if (netif_queue_stopped(dev))
  354. netif_wake_queue(dev);
  355. }
  356. cep->dirty_tx = (cbd_t *)bdp;
  357.     }
  358.     if (must_restart) {
  359. volatile cpm8xx_t *cp;
  360. /* Some transmit errors cause the transmitter to shut
  361.  * down.  We now issue a restart transmit.  Since the
  362.  * errors close the BD and update the pointers, the restart
  363.  * _should_ pick up without having to reset any of our
  364.  * pointers either.
  365.  */
  366. cp = cpmp;
  367. cp->cp_cpcr =
  368.     mk_cr_cmd(CPM_CR_ENET, CPM_CR_RESTART_TX) | CPM_CR_FLG;
  369. while (cp->cp_cpcr & CPM_CR_FLG);
  370.     }
  371.     spin_unlock(&cep->lock);
  372. }
  373. /* Check for receive busy, i.e. packets coming but no place to
  374.  * put them.  This "can't happen" because the receive interrupt
  375.  * is tossing previous frames.
  376.  */
  377. if (int_events & SCCE_ENET_BSY) {
  378. cep->stats.rx_dropped++;
  379. printk("CPM ENET: BSY can't happen.n");
  380. }
  381. return;
  382. }
  383. /* During a receive, the cur_rx points to the current incoming buffer.
  384.  * When we update through the ring, if the next incoming buffer has
  385.  * not been given to the system, we just set the empty indicator,
  386.  * effectively tossing the packet.
  387.  */
  388. static int
  389. scc_enet_rx(struct net_device *dev)
  390. {
  391. struct scc_enet_private *cep;
  392. volatile cbd_t *bdp;
  393. struct sk_buff *skb;
  394. ushort pkt_len;
  395. cep = (struct scc_enet_private *)dev->priv;
  396. /* First, grab all of the stats for the incoming packet.
  397.  * These get messed up if we get called due to a busy condition.
  398.  */
  399. bdp = cep->cur_rx;
  400. for (;;) {
  401. if (bdp->cbd_sc & BD_ENET_RX_EMPTY)
  402. break;
  403. #ifndef final_version
  404. /* Since we have allocated space to hold a complete frame, both
  405.  * the first and last indicators should be set.
  406.  */
  407. if ((bdp->cbd_sc & (BD_ENET_RX_FIRST | BD_ENET_RX_LAST)) !=
  408. (BD_ENET_RX_FIRST | BD_ENET_RX_LAST))
  409. printk("CPM ENET: rcv is not first+lastn");
  410. #endif
  411. /* Frame too long or too short.
  412. */
  413. if (bdp->cbd_sc & (BD_ENET_RX_LG | BD_ENET_RX_SH))
  414. cep->stats.rx_length_errors++;
  415. if (bdp->cbd_sc & BD_ENET_RX_NO) /* Frame alignment */
  416. cep->stats.rx_frame_errors++;
  417. if (bdp->cbd_sc & BD_ENET_RX_CR) /* CRC Error */
  418. cep->stats.rx_crc_errors++;
  419. if (bdp->cbd_sc & BD_ENET_RX_OV) /* FIFO overrun */
  420. cep->stats.rx_crc_errors++;
  421. /* Report late collisions as a frame error.
  422.  * On this error, the BD is closed, but we don't know what we
  423.  * have in the buffer.  So, just drop this frame on the floor.
  424.  */
  425. if (bdp->cbd_sc & BD_ENET_RX_CL) {
  426. cep->stats.rx_frame_errors++;
  427. }
  428. else {
  429. /* Process the incoming frame.
  430. */
  431. cep->stats.rx_packets++;
  432. pkt_len = bdp->cbd_datlen;
  433. cep->stats.rx_bytes += pkt_len;
  434. /* This does 16 byte alignment, much more than we need.
  435.  * The packet length includes FCS, but we don't want to
  436.  * include that when passing upstream as it messes up
  437.  * bridging applications.
  438.  */
  439. skb = dev_alloc_skb(pkt_len-4);
  440. if (skb == NULL) {
  441. printk("%s: Memory squeeze, dropping packet.n", dev->name);
  442. cep->stats.rx_dropped++;
  443. }
  444. else {
  445. skb->dev = dev;
  446. skb_put(skb,pkt_len-4); /* Make room */
  447. eth_copy_and_sum(skb,
  448. (unsigned char *)__va(bdp->cbd_bufaddr),
  449. pkt_len-4, 0);
  450. skb->protocol=eth_type_trans(skb,dev);
  451. netif_rx(skb);
  452. }
  453. }
  454. /* Clear the status flags for this buffer.
  455. */
  456. bdp->cbd_sc &= ~BD_ENET_RX_STATS;
  457. /* Mark the buffer empty.
  458. */
  459. bdp->cbd_sc |= BD_ENET_RX_EMPTY;
  460. /* Update BD pointer to next entry.
  461. */
  462. if (bdp->cbd_sc & BD_ENET_RX_WRAP)
  463. bdp = cep->rx_bd_base;
  464. else
  465. bdp++;
  466.    }
  467. cep->cur_rx = (cbd_t *)bdp;
  468. return 0;
  469. }
  470. static int
  471. scc_enet_close(struct net_device *dev)
  472. {
  473. /* Don't know what to do yet.
  474. */
  475. netif_stop_queue(dev);
  476. return 0;
  477. }
  478. static struct net_device_stats *scc_enet_get_stats(struct net_device *dev)
  479. {
  480. struct scc_enet_private *cep = (struct scc_enet_private *)dev->priv;
  481. return &cep->stats;
  482. }
  483. /* Set or clear the multicast filter for this adaptor.
  484.  * Skeleton taken from sunlance driver.
  485.  * The CPM Ethernet implementation allows Multicast as well as individual
  486.  * MAC address filtering.  Some of the drivers check to make sure it is
  487.  * a group multicast address, and discard those that are not.  I guess I
  488.  * will do the same for now, but just remove the test if you want
  489.  * individual filtering as well (do the upper net layers want or support
  490.  * this kind of feature?).
  491.  */
  492. static void set_multicast_list(struct net_device *dev)
  493. {
  494. struct scc_enet_private *cep;
  495. struct dev_mc_list *dmi;
  496. u_char *mcptr, *tdptr;
  497. volatile scc_enet_t *ep;
  498. int i, j;
  499. cep = (struct scc_enet_private *)dev->priv;
  500. /* Get pointer to SCC area in parameter RAM.
  501. */
  502. ep = (scc_enet_t *)dev->base_addr;
  503. if (dev->flags&IFF_PROMISC) {
  504.   
  505. /* Log any net taps. */
  506. printk("%s: Promiscuous mode enabled.n", dev->name);
  507. cep->sccp->scc_pmsr |= SCC_PMSR_PRO;
  508. } else {
  509. cep->sccp->scc_pmsr &= ~SCC_PMSR_PRO;
  510. if (dev->flags & IFF_ALLMULTI) {
  511. /* Catch all multicast addresses, so set the
  512.  * filter to all 1's.
  513.  */
  514. ep->sen_gaddr1 = 0xffff;
  515. ep->sen_gaddr2 = 0xffff;
  516. ep->sen_gaddr3 = 0xffff;
  517. ep->sen_gaddr4 = 0xffff;
  518. }
  519. else {
  520. /* Clear filter and add the addresses in the list.
  521. */
  522. ep->sen_gaddr1 = 0;
  523. ep->sen_gaddr2 = 0;
  524. ep->sen_gaddr3 = 0;
  525. ep->sen_gaddr4 = 0;
  526. dmi = dev->mc_list;
  527. for (i=0; i<dev->mc_count; i++) {
  528. /* Only support group multicast for now.
  529. */
  530. if (!(dmi->dmi_addr[0] & 1))
  531. continue;
  532. /* The address in dmi_addr is LSB first,
  533.  * and taddr is MSB first.  We have to
  534.  * copy bytes MSB first from dmi_addr.
  535.  */
  536. mcptr = (u_char *)dmi->dmi_addr + 5;
  537. tdptr = (u_char *)&ep->sen_taddrh;
  538. for (j=0; j<6; j++)
  539. *tdptr++ = *mcptr--;
  540. /* Ask CPM to run CRC and set bit in
  541.  * filter mask.
  542.  */
  543. cpmp->cp_cpcr = mk_cr_cmd(CPM_CR_ENET, CPM_CR_SET_GADDR) | CPM_CR_FLG;
  544. /* this delay is necessary here -- Cort */
  545. udelay(10);
  546. while (cpmp->cp_cpcr & CPM_CR_FLG);
  547. }
  548. }
  549. }
  550. }
  551. /* Initialize the CPM Ethernet on SCC.  If EPPC-Bug loaded us, or performed
  552.  * some other network I/O, a whole bunch of this has already been set up.
  553.  * It is no big deal if we do it again, we just have to disable the
  554.  * transmit and receive to make sure we don't catch the CPM with some
  555.  * inconsistent control information.
  556.  */
  557. int __init scc_enet_init(void)
  558. {
  559. struct net_device *dev;
  560. struct scc_enet_private *cep;
  561. int i, j;
  562. unsigned char *eap;
  563. unsigned long mem_addr;
  564. pte_t *pte;
  565. bd_t *bd;
  566. volatile cbd_t *bdp;
  567. volatile cpm8xx_t *cp;
  568. volatile scc_t *sccp;
  569. volatile scc_enet_t *ep;
  570. volatile immap_t *immap;
  571. cp = cpmp; /* Get pointer to Communication Processor */
  572. immap = (immap_t *)(mfspr(IMMR) & 0xFFFF0000); /* and to internal registers */
  573. bd = (bd_t *)__res;
  574. /* Allocate some private information.
  575. */
  576. cep = (struct scc_enet_private *)kmalloc(sizeof(*cep), GFP_KERNEL);
  577. if (cep == NULL)
  578. return -ENOMEM;
  579. __clear_user(cep,sizeof(*cep));
  580. spin_lock_init(&cep->lock);
  581. /* Create an Ethernet device instance.
  582. */
  583. dev = init_etherdev(0, 0);
  584. /* Get pointer to SCC area in parameter RAM.
  585. */
  586. ep = (scc_enet_t *)(&cp->cp_dparam[PROFF_ENET]);
  587. /* And another to the SCC register area.
  588. */
  589. sccp = (volatile scc_t *)(&cp->cp_scc[SCC_ENET]);
  590. cep->sccp = (scc_t *)sccp; /* Keep the pointer handy */
  591. /* Disable receive and transmit in case EPPC-Bug started it.
  592. */
  593. sccp->scc_gsmrl &= ~(SCC_GSMRL_ENR | SCC_GSMRL_ENT);
  594. /* Cookbook style from the MPC860 manual.....
  595.  * Not all of this is necessary if EPPC-Bug has initialized
  596.  * the network.
  597.  * So far we are lucky, all board configurations use the same
  598.  * pins, or at least the same I/O Port for these functions.....
  599.  * It can't last though......
  600.  */
  601. #if (defined(PA_ENET_RXD) && defined(PA_ENET_TXD))
  602. /* Configure port A pins for Txd and Rxd.
  603. */
  604. immap->im_ioport.iop_papar |=  (PA_ENET_RXD | PA_ENET_TXD);
  605. immap->im_ioport.iop_padir &= ~(PA_ENET_RXD | PA_ENET_TXD);
  606. immap->im_ioport.iop_paodr &=                ~PA_ENET_TXD;
  607. #elif (defined(PB_ENET_RXD) && defined(PB_ENET_TXD))
  608. /* Configure port B pins for Txd and Rxd.
  609. */
  610. immap->im_cpm.cp_pbpar |=  (PB_ENET_RXD | PB_ENET_TXD);
  611. immap->im_cpm.cp_pbdir &= ~(PB_ENET_RXD | PB_ENET_TXD);
  612. immap->im_cpm.cp_pbodr &=  ~PB_ENET_TXD;
  613. #else
  614. #error Exactly ONE pair of PA_ENET_[RT]XD, PB_ENET_[RT]XD must be defined
  615. #endif
  616. #if defined(PC_ENET_LBK)
  617. /* Configure port C pins to disable External Loopback
  618.  */
  619. immap->im_ioport.iop_pcpar &= ~PC_ENET_LBK;
  620. immap->im_ioport.iop_pcdir |=  PC_ENET_LBK;
  621. immap->im_ioport.iop_pcso  &= ~PC_ENET_LBK;
  622. immap->im_ioport.iop_pcdat &= ~PC_ENET_LBK; /* Disable Loopback */
  623. #endif /* PC_ENET_LBK */
  624. /* Configure port C pins to enable CLSN and RENA.
  625. */
  626. immap->im_ioport.iop_pcpar &= ~(PC_ENET_CLSN | PC_ENET_RENA);
  627. immap->im_ioport.iop_pcdir &= ~(PC_ENET_CLSN | PC_ENET_RENA);
  628. immap->im_ioport.iop_pcso  |=  (PC_ENET_CLSN | PC_ENET_RENA);
  629. /* Configure port A for TCLK and RCLK.
  630. */
  631. immap->im_ioport.iop_papar |=  (PA_ENET_TCLK | PA_ENET_RCLK);
  632. immap->im_ioport.iop_padir &= ~(PA_ENET_TCLK | PA_ENET_RCLK);
  633. /* Configure Serial Interface clock routing.
  634.  * First, clear all SCC bits to zero, then set the ones we want.
  635.  */
  636. cp->cp_sicr &= ~SICR_ENET_MASK;
  637. cp->cp_sicr |=  SICR_ENET_CLKRT;
  638. /* Manual says set SDDR, but I can't find anything with that
  639.  * name.  I think it is a misprint, and should be SDCR.  This
  640.  * has already been set by the communication processor initialization.
  641.  */
  642. /* Allocate space for the buffer descriptors in the DP ram.
  643.  * These are relative offsets in the DP ram address space.
  644.  * Initialize base addresses for the buffer descriptors.
  645.  */
  646. i = m8xx_cpm_dpalloc(sizeof(cbd_t) * RX_RING_SIZE);
  647. ep->sen_genscc.scc_rbase = i;
  648. cep->rx_bd_base = (cbd_t *)&cp->cp_dpmem[i];
  649. i = m8xx_cpm_dpalloc(sizeof(cbd_t) * TX_RING_SIZE);
  650. ep->sen_genscc.scc_tbase = i;
  651. cep->tx_bd_base = (cbd_t *)&cp->cp_dpmem[i];
  652. cep->dirty_tx = cep->cur_tx = cep->tx_bd_base;
  653. cep->cur_rx = cep->rx_bd_base;
  654. /* Issue init Rx BD command for SCC.
  655.  * Manual says to perform an Init Rx parameters here.  We have
  656.  * to perform both Rx and Tx because the SCC may have been
  657.  * already running.
  658.  * In addition, we have to do it later because we don't yet have
  659.  * all of the BD control/status set properly.
  660. cp->cp_cpcr = mk_cr_cmd(CPM_CR_ENET, CPM_CR_INIT_RX) | CPM_CR_FLG;
  661. while (cp->cp_cpcr & CPM_CR_FLG);
  662.  */
  663. /* Initialize function code registers for big-endian.
  664. */
  665. ep->sen_genscc.scc_rfcr = SCC_EB;
  666. ep->sen_genscc.scc_tfcr = SCC_EB;
  667. /* Set maximum bytes per receive buffer.
  668.  * This appears to be an Ethernet frame size, not the buffer
  669.  * fragment size.  It must be a multiple of four.
  670.  */
  671. ep->sen_genscc.scc_mrblr = PKT_MAXBLR_SIZE;
  672. /* Set CRC preset and mask.
  673. */
  674. ep->sen_cpres = 0xffffffff;
  675. ep->sen_cmask = 0xdebb20e3;
  676. ep->sen_crcec = 0; /* CRC Error counter */
  677. ep->sen_alec = 0; /* alignment error counter */
  678. ep->sen_disfc = 0; /* discard frame counter */
  679. ep->sen_pads = 0x8888; /* Tx short frame pad character */
  680. ep->sen_retlim = 15; /* Retry limit threshold */
  681. ep->sen_maxflr = PKT_MAXBUF_SIZE;   /* maximum frame length register */
  682. ep->sen_minflr = PKT_MINBUF_SIZE;  /* minimum frame length register */
  683. ep->sen_maxd1 = PKT_MAXBLR_SIZE; /* maximum DMA1 length */
  684. ep->sen_maxd2 = PKT_MAXBLR_SIZE; /* maximum DMA2 length */
  685. /* Clear hash tables.
  686. */
  687. ep->sen_gaddr1 = 0;
  688. ep->sen_gaddr2 = 0;
  689. ep->sen_gaddr3 = 0;
  690. ep->sen_gaddr4 = 0;
  691. ep->sen_iaddr1 = 0;
  692. ep->sen_iaddr2 = 0;
  693. ep->sen_iaddr3 = 0;
  694. ep->sen_iaddr4 = 0;
  695. /* Set Ethernet station address.
  696.  */
  697. eap = (unsigned char *)&(ep->sen_paddrh);
  698. for (i=5; i>=0; i--)
  699. *eap++ = dev->dev_addr[i] = bd->bi_enetaddr[i];
  700. ep->sen_pper = 0; /* 'cause the book says so */
  701. ep->sen_taddrl = 0; /* temp address (LSB) */
  702. ep->sen_taddrm = 0;
  703. ep->sen_taddrh = 0; /* temp address (MSB) */
  704. /* Now allocate the host memory pages and initialize the
  705.  * buffer descriptors.
  706.  */
  707. bdp = cep->tx_bd_base;
  708. for (i=0; i<TX_RING_SIZE; i++) {
  709. /* Initialize the BD for every fragment in the page.
  710. */
  711. bdp->cbd_sc = 0;
  712. bdp->cbd_bufaddr = 0;
  713. bdp++;
  714. }
  715. /* Set the last buffer to wrap.
  716. */
  717. bdp--;
  718. bdp->cbd_sc |= BD_SC_WRAP;
  719. bdp = cep->rx_bd_base;
  720. for (i=0; i<CPM_ENET_RX_PAGES; i++) {
  721. /* Allocate a page.
  722. */
  723. mem_addr = __get_free_page(GFP_KERNEL);
  724. /* Make it uncached.
  725. */
  726. pte = va_to_pte(mem_addr);
  727. pte_val(*pte) |= _PAGE_NO_CACHE;
  728. flush_tlb_page(init_mm.mmap, mem_addr);
  729. /* Initialize the BD for every fragment in the page.
  730. */
  731. for (j=0; j<CPM_ENET_RX_FRPPG; j++) {
  732. bdp->cbd_sc = BD_ENET_RX_EMPTY | BD_ENET_RX_INTR;
  733. bdp->cbd_bufaddr = __pa(mem_addr);
  734. mem_addr += CPM_ENET_RX_FRSIZE;
  735. bdp++;
  736. }
  737. }
  738. /* Set the last buffer to wrap.
  739. */
  740. bdp--;
  741. bdp->cbd_sc |= BD_SC_WRAP;
  742. /* Let's re-initialize the channel now.  We have to do it later
  743.  * than the manual describes because we have just now finished
  744.  * the BD initialization.
  745.  */
  746. cp->cp_cpcr = mk_cr_cmd(CPM_CR_ENET, CPM_CR_INIT_TRX) | CPM_CR_FLG;
  747. while (cp->cp_cpcr & CPM_CR_FLG);
  748. cep->skb_cur = cep->skb_dirty = 0;
  749. sccp->scc_scce = 0xffff; /* Clear any pending events */
  750. /* Enable interrupts for transmit error, complete frame
  751.  * received, and any transmit buffer we have also set the
  752.  * interrupt flag.
  753.  */
  754. sccp->scc_sccm = (SCCE_ENET_TXE | SCCE_ENET_RXF | SCCE_ENET_TXB);
  755. /* Install our interrupt handler.
  756. */
  757. cpm_install_handler(CPMVEC_ENET, scc_enet_interrupt, dev);
  758. /* Set GSMR_H to enable all normal operating modes.
  759.  * Set GSMR_L to enable Ethernet to MC68160.
  760.  */
  761. sccp->scc_gsmrh = 0;
  762. sccp->scc_gsmrl = (SCC_GSMRL_TCI | SCC_GSMRL_TPL_48 | SCC_GSMRL_TPP_10 | SCC_GSMRL_MODE_ENET);
  763. /* Set sync/delimiters.
  764. */
  765. sccp->scc_dsr = 0xd555;
  766. /* Set processing mode.  Use Ethernet CRC, catch broadcast, and
  767.  * start frame search 22 bit times after RENA.
  768.  */
  769. sccp->scc_pmsr = (SCC_PMSR_ENCRC | SCC_PMSR_NIB22);
  770. /* It is now OK to enable the Ethernet transmitter.
  771.  * Unfortunately, there are board implementation differences here.
  772.  */
  773. #if   (!defined (PB_ENET_TENA) &&  defined (PC_ENET_TENA))
  774. immap->im_ioport.iop_pcpar |=  PC_ENET_TENA;
  775. immap->im_ioport.iop_pcdir &= ~PC_ENET_TENA;
  776. #elif ( defined (PB_ENET_TENA) && !defined (PC_ENET_TENA))
  777. cp->cp_pbpar |= PB_ENET_TENA;
  778. cp->cp_pbdir |= PB_ENET_TENA;
  779. #else
  780. #error Configuration Error: define exactly ONE of PB_ENET_TENA, PC_ENET_TENA
  781. #endif
  782. #if defined(CONFIG_RPXLITE) || defined(CONFIG_RPXCLASSIC)
  783. /* And while we are here, set the configuration to enable ethernet.
  784. */
  785. *((volatile uint *)RPX_CSR_ADDR) &= ~BCSR0_ETHLPBK;
  786. *((volatile uint *)RPX_CSR_ADDR) |=
  787. (BCSR0_ETHEN | BCSR0_COLTESTDIS | BCSR0_FULLDPLXDIS);
  788. #endif
  789. #ifdef CONFIG_BSEIP
  790. /* BSE uses port B and C for PHY control.
  791. */
  792. cp->cp_pbpar &= ~(PB_BSE_POWERUP | PB_BSE_FDXDIS);
  793. cp->cp_pbdir |= (PB_BSE_POWERUP | PB_BSE_FDXDIS);
  794. cp->cp_pbdat |= (PB_BSE_POWERUP | PB_BSE_FDXDIS);
  795. immap->im_ioport.iop_pcpar &= ~PC_BSE_LOOPBACK;
  796. immap->im_ioport.iop_pcdir |= PC_BSE_LOOPBACK;
  797. immap->im_ioport.iop_pcso &= ~PC_BSE_LOOPBACK;
  798. immap->im_ioport.iop_pcdat &= ~PC_BSE_LOOPBACK;
  799. #endif
  800. #ifdef CONFIG_FADS
  801. cp->cp_pbpar |= PB_ENET_TENA;
  802. cp->cp_pbdir |= PB_ENET_TENA;
  803. /* Enable the EEST PHY.
  804. */
  805. *((volatile uint *)BCSR1) &= ~BCSR1_ETHEN;
  806. #endif
  807. dev->base_addr = (unsigned long)ep;
  808. dev->priv = cep;
  809. #if 0
  810. dev->name = "CPM_ENET";
  811. #endif
  812. /* The CPM Ethernet specific entries in the device structure. */
  813. dev->open = scc_enet_open;
  814. dev->hard_start_xmit = scc_enet_start_xmit;
  815. dev->tx_timeout = scc_enet_timeout;
  816. dev->watchdog_timeo = TX_TIMEOUT;
  817. dev->stop = scc_enet_close;
  818. dev->get_stats = scc_enet_get_stats;
  819. dev->set_multicast_list = set_multicast_list;
  820. /* And last, enable the transmit and receive processing.
  821. */
  822. sccp->scc_gsmrl |= (SCC_GSMRL_ENR | SCC_GSMRL_ENT);
  823. printk("%s: CPM ENET Version 0.2 on SCC%d, ", dev->name, SCC_ENET+1);
  824. for (i=0; i<5; i++)
  825. printk("%02x:", dev->dev_addr[i]);
  826. printk("%02xn", dev->dev_addr[5]);
  827. return 0;
  828. }