ricoh.h
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:6k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. /*
  2.  * ricoh.h 1.9 1999/10/25 20:03:34
  3.  *
  4.  * The contents of this file are subject to the Mozilla Public License
  5.  * Version 1.1 (the "License"); you may not use this file except in
  6.  * compliance with the License. You may obtain a copy of the License
  7.  * at http://www.mozilla.org/MPL/
  8.  *
  9.  * Software distributed under the License is distributed on an "AS IS"
  10.  * basis, WITHOUT WARRANTY OF ANY KIND, either express or implied. See
  11.  * the License for the specific language governing rights and
  12.  * limitations under the License. 
  13.  *
  14.  * The initial developer of the original code is David A. Hinds
  15.  * <dahinds@users.sourceforge.net>.  Portions created by David A. Hinds
  16.  * are Copyright (C) 1999 David A. Hinds.  All Rights Reserved.
  17.  *
  18.  * Alternatively, the contents of this file may be used under the
  19.  * terms of the GNU General Public License version 2 (the "GPL"), in which
  20.  * case the provisions of the GPL are applicable instead of the
  21.  * above.  If you wish to allow the use of your version of this file
  22.  * only under the terms of the GPL and not to allow others to use
  23.  * your version of this file under the MPL, indicate your decision by
  24.  * deleting the provisions above and replace them with the notice and
  25.  * other provisions required by the GPL.  If you do not delete the
  26.  * provisions above, a recipient may use your version of this file
  27.  * under either the MPL or the GPL.
  28.  */
  29. #ifndef _LINUX_RICOH_H
  30. #define _LINUX_RICOH_H
  31. #define RF5C_MODE_CTL 0x1f /* Mode control */
  32. #define RF5C_PWR_CTL 0x2f /* Mixed voltage control */
  33. #define RF5C_CHIP_ID 0x3a /* Chip identification */
  34. #define RF5C_MODE_CTL_3 0x3b /* Mode control 3 */
  35. /* I/O window address offset */
  36. #define RF5C_IO_OFF(w) (0x36+((w)<<1))
  37. /* Flags for RF5C_MODE_CTL */
  38. #define RF5C_MODE_ATA 0x01 /* ATA mode */
  39. #define RF5C_MODE_LED_ENA 0x02 /* IRQ 12 is LED */
  40. #define RF5C_MODE_CA21 0x04
  41. #define RF5C_MODE_CA22 0x08
  42. #define RF5C_MODE_CA23 0x10
  43. #define RF5C_MODE_CA24 0x20
  44. #define RF5C_MODE_CA25 0x40
  45. #define RF5C_MODE_3STATE_BIT7 0x80
  46. /* Flags for RF5C_PWR_CTL */
  47. #define RF5C_PWR_VCC_3V 0x01
  48. #define RF5C_PWR_IREQ_HIGH 0x02
  49. #define RF5C_PWR_INPACK_ENA 0x04
  50. #define RF5C_PWR_5V_DET 0x08
  51. #define RF5C_PWR_TC_SEL 0x10 /* Terminal Count: irq 11 or 15 */
  52. #define RF5C_PWR_DREQ_LOW 0x20
  53. #define RF5C_PWR_DREQ_OFF 0x00 /* DREQ steering control */
  54. #define RF5C_PWR_DREQ_INPACK 0x40
  55. #define RF5C_PWR_DREQ_SPKR 0x80
  56. #define RF5C_PWR_DREQ_IOIS16 0xc0
  57. /* Values for RF5C_CHIP_ID */
  58. #define RF5C_CHIP_RF5C296 0x32
  59. #define RF5C_CHIP_RF5C396 0xb2
  60. /* Flags for RF5C_MODE_CTL_3 */
  61. #define RF5C_MCTL3_DISABLE 0x01 /* Disable PCMCIA interface */
  62. #define RF5C_MCTL3_DMA_ENA 0x02
  63. /* Register definitions for Ricoh PCI-to-CardBus bridges */
  64. /* Extra bits in CB_BRIDGE_CONTROL */
  65. #define RL5C46X_BCR_3E0_ENA 0x0800
  66. #define RL5C46X_BCR_3E2_ENA 0x1000
  67. /* Misc Control Register */
  68. #define RL5C4XX_MISC 0x0082 /* 16 bit */
  69. #define  RL5C4XX_MISC_HW_SUSPEND_ENA 0x0002
  70. #define  RL5C4XX_MISC_VCCEN_POL 0x0100
  71. #define  RL5C4XX_MISC_VPPEN_POL 0x0200
  72. #define  RL5C46X_MISC_SUSPEND 0x0001
  73. #define  RL5C46X_MISC_PWR_SAVE_2 0x0004
  74. #define  RL5C46X_MISC_IFACE_BUSY 0x0008
  75. #define  RL5C46X_MISC_B_LOCK 0x0010
  76. #define  RL5C46X_MISC_A_LOCK 0x0020
  77. #define  RL5C46X_MISC_PCI_LOCK 0x0040
  78. #define  RL5C47X_MISC_IFACE_BUSY 0x0004
  79. #define  RL5C47X_MISC_PCI_INT_MASK 0x0018
  80. #define  RL5C47X_MISC_PCI_INT_DIS 0x0020
  81. #define  RL5C47X_MISC_SUBSYS_WR 0x0040
  82. #define  RL5C47X_MISC_SRIRQ_ENA 0x0080
  83. #define  RL5C47X_MISC_5V_DISABLE 0x0400
  84. #define  RL5C47X_MISC_LED_POL 0x0800
  85. /* 16-bit Interface Control Register */
  86. #define RL5C4XX_16BIT_CTL 0x0084 /* 16 bit */
  87. #define  RL5C4XX_16CTL_IO_TIMING 0x0100
  88. #define  RL5C4XX_16CTL_MEM_TIMING 0x0200
  89. #define  RL5C46X_16CTL_LEVEL_1 0x0010
  90. #define  RL5C46X_16CTL_LEVEL_2 0x0020
  91. /* 16-bit IO and memory timing registers */
  92. #define RL5C4XX_16BIT_IO_0 0x0088 /* 16 bit */
  93. #define RL5C4XX_16BIT_MEM_0 0x0088 /* 16 bit */
  94. #define  RL5C4XX_SETUP_MASK 0x0007
  95. #define  RL5C4XX_SETUP_SHIFT 0
  96. #define  RL5C4XX_CMD_MASK 0x01f0
  97. #define  RL5C4XX_CMD_SHIFT 4
  98. #define  RL5C4XX_HOLD_MASK 0x1c00
  99. #define  RL5C4XX_HOLD_SHIFT 10
  100. #define  RL5C4XX_MISC_CONTROL           0x2F /* 8 bit */
  101. #define  RL5C4XX_ZV_ENABLE              0x08
  102. #ifdef __YENTA_H
  103. #define rl_misc(socket) ((socket)->private[0])
  104. #define rl_ctl(socket) ((socket)->private[1])
  105. #define rl_io(socket) ((socket)->private[2])
  106. #define rl_mem(socket) ((socket)->private[3])
  107. /*
  108.  * Magic Ricoh initialization code.. Save state at
  109.  * beginning, re-initialize it after suspend.
  110.  */
  111. static int ricoh_open(pci_socket_t *socket)
  112. {
  113. rl_misc(socket) = config_readw(socket, RL5C4XX_MISC);
  114. rl_ctl(socket) = config_readw(socket, RL5C4XX_16BIT_CTL);
  115. rl_io(socket) = config_readw(socket, RL5C4XX_16BIT_IO_0);
  116. rl_mem(socket) = config_readw(socket, RL5C4XX_16BIT_MEM_0);
  117. /* Set the default timings, don't trust the original values */
  118. rl_ctl(socket) = RL5C4XX_16CTL_IO_TIMING | RL5C4XX_16CTL_MEM_TIMING;
  119. return 0;
  120. }
  121. static void ricoh_zoom_video(pci_socket_t *socket, int onoff)
  122. {
  123.         u8 reg;
  124.         reg = exca_readb(socket, RL5C4XX_MISC_CONTROL);
  125.         if (onoff)
  126.                 /* Zoom zoom, we will all go together, zoom zoom, zoom zoom */
  127.                 reg |=  RL5C4XX_ZV_ENABLE;
  128.         else
  129.                 reg &= ~RL5C4XX_ZV_ENABLE;
  130.         exca_writeb(socket, RL5C4XX_MISC_CONTROL, reg);
  131. }
  132. static void ricoh_set_zv(pci_socket_t *socket)
  133. {
  134.         if(socket->dev->vendor == PCI_VENDOR_ID_RICOH)
  135.         {
  136.                 switch(socket->dev->device)
  137.                 {
  138.                         /* There may be more .. */
  139. case  PCI_DEVICE_ID_RICOH_RL5C478:
  140. socket->zoom_video = ricoh_zoom_video;
  141. break;  
  142.                 }
  143.         }
  144. }
  145. static int ricoh_init(pci_socket_t *socket)
  146. {
  147. yenta_init(socket);
  148. ricoh_set_zv(socket);
  149. config_writew(socket, RL5C4XX_MISC, rl_misc(socket));
  150. config_writew(socket, RL5C4XX_16BIT_CTL, rl_ctl(socket));
  151. config_writew(socket, RL5C4XX_16BIT_IO_0, rl_io(socket));
  152. config_writew(socket, RL5C4XX_16BIT_MEM_0, rl_mem(socket));
  153. return 0;
  154. }
  155. static struct pci_socket_ops ricoh_ops = {
  156. ricoh_open,
  157. yenta_close,
  158. ricoh_init,
  159. yenta_suspend,
  160. yenta_get_status,
  161. yenta_get_socket,
  162. yenta_set_socket,
  163. yenta_get_io_map,
  164. yenta_set_io_map,
  165. yenta_get_mem_map,
  166. yenta_set_mem_map,
  167. yenta_proc_setup
  168. };
  169. #endif /* CONFIG_CARDBUS */
  170. #endif /* _LINUX_RICOH_H */