aty128.h
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:13k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. /*  $Id: aty128.h,v 1.1 1999/10/12 11:00:40 geert Exp $
  2.  *  linux/drivers/video/aty128.h
  3.  *  Register definitions for ATI Rage128 boards
  4.  *
  5.  *  Anthony Tong <atong@uiuc.edu>, 1999
  6.  *  Brad Douglas <brad@neruo.com>, 2000
  7.  */
  8. #ifndef REG_RAGE128_H
  9. #define REG_RAGE128_H
  10. #define CLOCK_CNTL_INDEX 0x0008
  11. #define CLOCK_CNTL_DATA 0x000c
  12. #define BIOS_0_SCRATCH 0x0010
  13. #define BUS_CNTL 0x0030
  14. #define BUS_CNTL1 0x0034
  15. #define GEN_INT_CNTL 0x0040
  16. #define CRTC_GEN_CNTL 0x0050
  17. #define CRTC_EXT_CNTL 0x0054
  18. #define DAC_CNTL 0x0058
  19. #define I2C_CNTL_1 0x0094
  20. #define PALETTE_INDEX 0x00b0
  21. #define PALETTE_DATA 0x00b4
  22. #define CONFIG_CNTL 0x00e0
  23. #define GEN_RESET_CNTL 0x00f0
  24. #define CONFIG_MEMSIZE 0x00f8
  25. #define MEM_CNTL 0x0140
  26. #define MEM_POWER_MISC 0x015c
  27. #define AGP_BASE 0x0170
  28. #define AGP_CNTL 0x0174
  29. #define AGP_APER_OFFSET 0x0178
  30. #define PCI_GART_PAGE 0x017c
  31. #define PC_NGUI_MODE 0x0180
  32. #define PC_NGUI_CTLSTAT 0x0184
  33. #define MPP_TB_CONFIG 0x01C0
  34. #define MPP_GP_CONFIG 0x01C8
  35. #define VIPH_CONTROL 0x01D0
  36. #define CRTC_H_TOTAL_DISP 0x0200
  37. #define CRTC_H_SYNC_STRT_WID 0x0204
  38. #define CRTC_V_TOTAL_DISP 0x0208
  39. #define CRTC_V_SYNC_STRT_WID 0x020c
  40. #define CRTC_VLINE_CRNT_VLINE 0x0210
  41. #define CRTC_CRNT_FRAME 0x0214
  42. #define CRTC_GUI_TRIG_VLINE 0x0218
  43. #define CRTC_OFFSET 0x0224
  44. #define CRTC_OFFSET_CNTL 0x0228
  45. #define CRTC_PITCH 0x022c
  46. #define OVR_CLR 0x0230
  47. #define OVR_WID_LEFT_RIGHT 0x0234
  48. #define OVR_WID_TOP_BOTTOM 0x0238
  49. #define LVDS_GEN_CNTL 0x02d0
  50. #define DDA_CONFIG 0x02e0
  51. #define DDA_ON_OFF 0x02e4
  52. #define VGA_DDA_CONFIG 0x02e8
  53. #define VGA_DDA_ON_OFF 0x02ec
  54. #define CRTC2_H_TOTAL_DISP 0x0300
  55. #define CRTC2_H_SYNC_STRT_WID 0x0304
  56. #define CRTC2_V_TOTAL_DISP 0x0308
  57. #define CRTC2_V_SYNC_STRT_WID 0x030c
  58. #define CRTC2_VLINE_CRNT_VLINE 0x0310
  59. #define CRTC2_CRNT_FRAME 0x0314
  60. #define CRTC2_GUI_TRIG_VLINE 0x0318
  61. #define CRTC2_OFFSET 0x0324
  62. #define CRTC2_OFFSET_CNTL 0x0328
  63. #define CRTC2_PITCH 0x032c
  64. #define DDA2_CONFIG 0x03e0
  65. #define DDA2_ON_OFF 0x03e4
  66. #define CRTC2_GEN_CNTL 0x03f8
  67. #define CRTC2_STATUS 0x03fc
  68. #define OV0_SCALE_CNTL 0x0420
  69. #define SUBPIC_CNTL 0x0540
  70. #define PM4_BUFFER_OFFSET 0x0700
  71. #define PM4_BUFFER_CNTL 0x0704
  72. #define PM4_BUFFER_WM_CNTL 0x0708
  73. #define PM4_BUFFER_DL_RPTR_ADDR 0x070c
  74. #define PM4_BUFFER_DL_RPTR 0x0710
  75. #define PM4_BUFFER_DL_WPTR 0x0714
  76. #define PM4_VC_FPU_SETUP 0x071c
  77. #define PM4_FPU_CNTL 0x0720
  78. #define PM4_VC_FORMAT 0x0724
  79. #define PM4_VC_CNTL 0x0728
  80. #define PM4_VC_I01 0x072c
  81. #define PM4_VC_VLOFF 0x0730
  82. #define PM4_VC_VLSIZE 0x0734
  83. #define PM4_IW_INDOFF 0x0738
  84. #define PM4_IW_INDSIZE 0x073c
  85. #define PM4_FPU_FPX0 0x0740
  86. #define PM4_FPU_FPY0 0x0744
  87. #define PM4_FPU_FPX1 0x0748
  88. #define PM4_FPU_FPY1 0x074c
  89. #define PM4_FPU_FPX2 0x0750
  90. #define PM4_FPU_FPY2 0x0754
  91. #define PM4_FPU_FPY3 0x0758
  92. #define PM4_FPU_FPY4 0x075c
  93. #define PM4_FPU_FPY5 0x0760
  94. #define PM4_FPU_FPY6 0x0764
  95. #define PM4_FPU_FPR 0x0768
  96. #define PM4_FPU_FPG 0x076c
  97. #define PM4_FPU_FPB 0x0770
  98. #define PM4_FPU_FPA 0x0774
  99. #define PM4_FPU_INTXY0 0x0780
  100. #define PM4_FPU_INTXY1 0x0784
  101. #define PM4_FPU_INTXY2 0x0788
  102. #define PM4_FPU_INTARGB 0x078c
  103. #define PM4_FPU_FPTWICEAREA 0x0790
  104. #define PM4_FPU_DMAJOR01 0x0794
  105. #define PM4_FPU_DMAJOR12 0x0798
  106. #define PM4_FPU_DMAJOR02 0x079c
  107. #define PM4_FPU_STAT 0x07a0
  108. #define PM4_STAT 0x07b8
  109. #define PM4_TEST_CNTL 0x07d0
  110. #define PM4_MICROCODE_ADDR 0x07d4
  111. #define PM4_MICROCODE_RADDR 0x07d8
  112. #define PM4_MICROCODE_DATAH 0x07dc
  113. #define PM4_MICROCODE_DATAL 0x07e0
  114. #define PM4_CMDFIFO_ADDR 0x07e4
  115. #define PM4_CMDFIFO_DATAH 0x07e8
  116. #define PM4_CMDFIFO_DATAL 0x07ec
  117. #define PM4_BUFFER_ADDR 0x07f0
  118. #define PM4_BUFFER_DATAH 0x07f4
  119. #define PM4_BUFFER_DATAL 0x07f8
  120. #define PM4_MICRO_CNTL 0x07fc
  121. #define CAP0_TRIG_CNTL 0x0950
  122. #define CAP1_TRIG_CNTL 0x09c0
  123. /******************************************************************************
  124.  *                  GUI Block Memory Mapped Registers                         *
  125.  *                     These registers are FIFOed.                            *
  126.  *****************************************************************************/
  127. #define PM4_FIFO_DATA_EVEN 0x1000
  128. #define PM4_FIFO_DATA_ODD 0x1004
  129. #define DST_OFFSET 0x1404
  130. #define DST_PITCH 0x1408
  131. #define DST_WIDTH 0x140c
  132. #define DST_HEIGHT 0x1410
  133. #define SRC_X 0x1414
  134. #define SRC_Y 0x1418
  135. #define DST_X 0x141c
  136. #define DST_Y 0x1420
  137. #define SRC_PITCH_OFFSET 0x1428
  138. #define DST_PITCH_OFFSET 0x142c
  139. #define SRC_Y_X 0x1434
  140. #define DST_Y_X 0x1438
  141. #define DST_HEIGHT_WIDTH 0x143c
  142. #define DP_GUI_MASTER_CNTL 0x146c
  143. #define BRUSH_SCALE 0x1470
  144. #define BRUSH_Y_X 0x1474
  145. #define DP_BRUSH_BKGD_CLR 0x1478
  146. #define DP_BRUSH_FRGD_CLR 0x147c
  147. #define DST_WIDTH_X 0x1588
  148. #define DST_HEIGHT_WIDTH_8 0x158c
  149. #define SRC_X_Y 0x1590
  150. #define DST_X_Y 0x1594
  151. #define DST_WIDTH_HEIGHT 0x1598
  152. #define DST_WIDTH_X_INCY 0x159c
  153. #define DST_HEIGHT_Y 0x15a0
  154. #define DST_X_SUB 0x15a4
  155. #define DST_Y_SUB 0x15a8
  156. #define SRC_OFFSET 0x15ac
  157. #define SRC_PITCH 0x15b0
  158. #define DST_HEIGHT_WIDTH_BW 0x15b4
  159. #define CLR_CMP_CNTL 0x15c0
  160. #define CLR_CMP_CLR_SRC 0x15c4
  161. #define CLR_CMP_CLR_DST 0x15c8
  162. #define CLR_CMP_MASK 0x15cc
  163. #define DP_SRC_FRGD_CLR 0x15d8
  164. #define DP_SRC_BKGD_CLR 0x15dc
  165. #define DST_BRES_ERR 0x1628
  166. #define DST_BRES_INC 0x162c
  167. #define DST_BRES_DEC 0x1630
  168. #define DST_BRES_LNTH 0x1634
  169. #define DST_BRES_LNTH_SUB 0x1638
  170. #define SC_LEFT 0x1640
  171. #define SC_RIGHT 0x1644
  172. #define SC_TOP 0x1648
  173. #define SC_BOTTOM 0x164c
  174. #define SRC_SC_RIGHT 0x1654
  175. #define SRC_SC_BOTTOM 0x165c
  176. #define GUI_DEBUG0 0x16a0
  177. #define GUI_DEBUG1 0x16a4
  178. #define GUI_TIMEOUT 0x16b0
  179. #define GUI_TIMEOUT0 0x16b4
  180. #define GUI_TIMEOUT1 0x16b8
  181. #define GUI_PROBE 0x16bc
  182. #define DP_CNTL 0x16c0
  183. #define DP_DATATYPE 0x16c4
  184. #define DP_MIX 0x16c8
  185. #define DP_WRITE_MASK 0x16cc
  186. #define DP_CNTL_XDIR_YDIR_YMAJOR 0x16d0
  187. #define DEFAULT_OFFSET 0x16e0
  188. #define DEFAULT_PITCH 0x16e4
  189. #define DEFAULT_SC_BOTTOM_RIGHT 0x16e8
  190. #define SC_TOP_LEFT 0x16ec
  191. #define SC_BOTTOM_RIGHT 0x16f0
  192. #define SRC_SC_BOTTOM_RIGHT 0x16f4
  193. #define WAIT_UNTIL 0x1720
  194. #define CACHE_CNTL 0x1724
  195. #define GUI_STAT 0x1740
  196. #define PC_GUI_MODE 0x1744
  197. #define PC_GUI_CTLSTAT 0x1748
  198. #define PC_DEBUG_MODE 0x1760
  199. #define BRES_DST_ERR_DEC 0x1780
  200. #define TRAIL_BRES_T12_ERR_DEC 0x1784
  201. #define TRAIL_BRES_T12_INC 0x1788
  202. #define DP_T12_CNTL 0x178c
  203. #define DST_BRES_T1_LNTH 0x1790
  204. #define DST_BRES_T2_LNTH 0x1794
  205. #define SCALE_SRC_HEIGHT_WIDTH 0x1994
  206. #define SCALE_OFFSET_0 0x1998
  207. #define SCALE_PITCH 0x199c
  208. #define SCALE_X_INC 0x19a0
  209. #define SCALE_Y_INC 0x19a4
  210. #define SCALE_HACC 0x19a8
  211. #define SCALE_VACC 0x19ac
  212. #define SCALE_DST_X_Y 0x19b0
  213. #define SCALE_DST_HEIGHT_WIDTH 0x19b4
  214. #define SCALE_3D_CNTL 0x1a00
  215. #define SCALE_3D_DATATYPE 0x1a20
  216. #define SETUP_CNTL 0x1bc4
  217. #define SOLID_COLOR 0x1bc8
  218. #define WINDOW_XY_OFFSET 0x1bcc
  219. #define DRAW_LINE_POINT 0x1bd0
  220. #define SETUP_CNTL_PM4 0x1bd4
  221. #define DST_PITCH_OFFSET_C 0x1c80
  222. #define DP_GUI_MASTER_CNTL_C 0x1c84
  223. #define SC_TOP_LEFT_C 0x1c88
  224. #define SC_BOTTOM_RIGHT_C 0x1c8c
  225. #define CLR_CMP_MASK_3D 0x1A28
  226. #define MISC_3D_STATE_CNTL_REG 0x1CA0
  227. #define MC_SRC1_CNTL 0x19D8
  228. #define TEX_CNTL 0x1800
  229. /* CONSTANTS */
  230. #define GUI_ACTIVE 0x80000000
  231. #define ENGINE_IDLE 0x0
  232. #define PLL_WR_EN 0x00000080
  233. #define CLK_PIN_CNTL 0x0001
  234. #define PPLL_CNTL 0x0002
  235. #define PPLL_REF_DIV 0x0003
  236. #define PPLL_DIV_0 0x0004
  237. #define PPLL_DIV_1 0x0005
  238. #define PPLL_DIV_2 0x0006
  239. #define PPLL_DIV_3 0x0007
  240. #define VCLK_ECP_CNTL 0x0008
  241. #define HTOTAL_CNTL 0x0009
  242. #define X_MPLL_REF_FB_DIV 0x000a
  243. #define XPLL_CNTL 0x000b
  244. #define XDLL_CNTL 0x000c
  245. #define XCLK_CNTL 0x000d
  246. #define MPLL_CNTL 0x000e
  247. #define MCLK_CNTL 0x000f
  248. #define AGP_PLL_CNTL 0x0010
  249. #define FCP_CNTL 0x0012
  250. #define PLL_TEST_CNTL 0x0013
  251. #define P2PLL_CNTL 0x002a
  252. #define P2PLL_REF_DIV 0x002b
  253. #define P2PLL_DIV_0 0x002b
  254. #define POWER_MANAGEMENT 0x002f
  255. #define PPLL_RESET 0x01
  256. #define PPLL_ATOMIC_UPDATE_EN 0x10000
  257. #define PPLL_VGA_ATOMIC_UPDATE_EN 0x20000
  258. #define PPLL_REF_DIV_MASK 0x3FF
  259. #define PPLL_FB3_DIV_MASK 0x7FF
  260. #define PPLL_POST3_DIV_MASK 0x70000
  261. #define PPLL_ATOMIC_UPDATE_R 0x8000
  262. #define PPLL_ATOMIC_UPDATE_W 0x8000
  263. #define MEM_CFG_TYPE_MASK 0x3
  264. #define XCLK_SRC_SEL_MASK 0x7
  265. #define XPLL_FB_DIV_MASK 0xFF00
  266. #define X_MPLL_REF_DIV_MASK 0xFF
  267. /* CRTC control values (CRTC_GEN_CNTL) */
  268. #define CRTC_CSYNC_EN 0x00000010
  269. #define CRTC2_DBL_SCAN_EN 0x00000001
  270. #define CRTC2_DISPLAY_DIS 0x00800000
  271. #define CRTC2_FIFO_EXTSENSE 0x00200000
  272. #define CRTC2_ICON_EN 0x00100000
  273. #define CRTC2_CUR_EN 0x00010000
  274. #define CRTC2_EN 0x02000000
  275. #define CRTC2_DISP_REQ_EN_B 0x04000000
  276. #define CRTC_PIX_WIDTH_MASK 0x00000700
  277. #define CRTC_PIX_WIDTH_4BPP 0x00000100
  278. #define CRTC_PIX_WIDTH_8BPP 0x00000200
  279. #define CRTC_PIX_WIDTH_15BPP 0x00000300
  280. #define CRTC_PIX_WIDTH_16BPP 0x00000400
  281. #define CRTC_PIX_WIDTH_24BPP 0x00000500
  282. #define CRTC_PIX_WIDTH_32BPP 0x00000600
  283. /* DAC_CNTL bit constants */                       
  284. #define DAC_8BIT_EN 0x00000100
  285. #define DAC_MASK 0xFF000000
  286. #define DAC_BLANKING 0x00000004
  287. #define DAC_RANGE_CNTL 0x00000003
  288. #define DAC_CLK_SEL 0x00000010
  289. #define DAC_PALETTE_ACCESS_CNTL 0x00000020
  290. #define DAC_PALETTE2_SNOOP_EN 0x00000040
  291. #define DAC_PDWN 0x00008000
  292. /* CRTC_EXT_CNTL */
  293. #define CRT_CRTC_ON 0x00008000
  294. /* GEN_RESET_CNTL bit constants */
  295. #define SOFT_RESET_GUI 0x00000001
  296. #define SOFT_RESET_VCLK 0x00000100
  297. #define SOFT_RESET_PCLK 0x00000200
  298. #define SOFT_RESET_ECP 0x00000400
  299. #define SOFT_RESET_DISPENG_XCLK 0x00000800
  300. /* PC_GUI_CTLSTAT bit constants */
  301. #define PC_BUSY_INIT 0x10000000                 
  302. #define PC_BUSY_GUI 0x20000000                 
  303. #define PC_BUSY_NGUI 0x40000000
  304. #define PC_BUSY 0x80000000
  305. #define BUS_MASTER_DIS 0x00000040
  306. #define PM4_BUFFER_CNTL_NONPM4 0x00000000
  307. /* DP_DATATYPE bit constants */
  308. #define DST_8BPP 0x00000002
  309. #define DST_15BPP 0x00000003
  310. #define DST_16BPP 0x00000004
  311. #define DST_24BPP 0x00000005
  312. #define DST_32BPP 0x00000006
  313. #define BRUSH_SOLIDCOLOR 0x00000d00
  314. /* DP_GUI_MASTER_CNTL bit constants */
  315. #define GMC_SRC_PITCH_OFFSET_DEFAULT 0x00000000
  316. #define GMC_DST_PITCH_OFFSET_DEFAULT 0x00000000
  317. #define GMC_SRC_CLIP_DEFAULT 0x00000000
  318. #define GMC_DST_CLIP_DEFAULT 0x00000000
  319. #define GMC_BRUSH_SOLIDCOLOR 0x000000d0
  320. #define GMC_SRC_DSTCOLOR 0x00003000
  321. #define GMC_BYTE_ORDER_MSB_TO_LSB 0x00000000
  322. #define GMC_DP_SRC_RECT 0x02000000
  323. #define GMC_3D_FCN_EN_CLR 0x00000000
  324. #define GMC_AUX_CLIP_CLEAR 0x20000000
  325. #define GMC_DST_CLR_CMP_FCN_CLEAR 0x10000000
  326. #define GMC_WRITE_MASK_SET 0x40000000
  327. #define GMC_DP_CONVERSION_TEMP_6500 0x00000000
  328. /* DP_GUI_MASTER_CNTL ROP3 named constants */
  329. #define ROP3_PATCOPY 0x00f00000
  330. #define ROP3_SRCCOPY 0x00cc0000
  331. #define SRC_DSTCOLOR 0x00030000
  332. /* DP_CNTL bit constants */
  333. #define DST_X_RIGHT_TO_LEFT 0x00000000
  334. #define DST_X_LEFT_TO_RIGHT 0x00000001
  335. #define DST_Y_BOTTOM_TO_TOP 0x00000000
  336. #define DST_Y_TOP_TO_BOTTOM 0x00000002
  337. #define DST_X_MAJOR 0x00000000
  338. #define DST_Y_MAJOR 0x00000004
  339. #define DST_X_TILE 0x00000008
  340. #define DST_Y_TILE 0x00000010
  341. #define DST_LAST_PEL 0x00000020
  342. #define DST_TRAIL_X_RIGHT_TO_LEFT 0x00000000
  343. #define DST_TRAIL_X_LEFT_TO_RIGHT 0x00000040
  344. #define DST_TRAP_FILL_RIGHT_TO_LEFT 0x00000000
  345. #define DST_TRAP_FILL_LEFT_TO_RIGHT 0x00000080
  346. #define DST_BRES_SIGN 0x00000100
  347. #define DST_HOST_BIG_ENDIAN_EN 0x00000200
  348. #define DST_POLYLINE_NONLAST 0x00008000
  349. #define DST_RASTER_STALL 0x00010000
  350. #define DST_POLY_EDGE 0x00040000
  351. /* DP_MIX bit constants */
  352. #define DP_SRC_RECT 0x00000200
  353. #define DP_SRC_HOST 0x00000300
  354. #define DP_SRC_HOST_BYTEALIGN 0x00000400
  355. /* LVDS_GEN_CNTL constants */
  356. #define LVDS_BL_MOD_LEVEL_MASK 0x0000ff00
  357. #define LVDS_BL_MOD_LEVEL_SHIFT 8
  358. #define LVDS_BL_MOD_EN 0x00010000
  359. #define LVDS_DIGION 0x00040000
  360. #define LVDS_BLON 0x00080000
  361. #define LVDS_ON 0x00000001
  362. #define LVDS_DISPLAY_DIS 0x00000002
  363. #define LVDS_PANEL_TYPE_2PIX_PER_CLK 0x00000004
  364. #define LVDS_PANEL_24BITS_TFT 0x00000008
  365. #define LVDS_FRAME_MOD_NO 0x00000000
  366. #define LVDS_FRAME_MOD_2_LEVELS 0x00000010
  367. #define LVDS_FRAME_MOD_4_LEVELS 0x00000020
  368. #define LVDS_RST_FM 0x00000040
  369. #define LVDS_EN 0x00000080
  370. /* CRTC2_GEN_CNTL constants */
  371. #define CRTC2_EN 0x02000000
  372. /* POWER_MANAGEMENT constants */
  373. #define PWR_MGT_ON 0x00000001
  374. #define PWR_MGT_MODE_MASK 0x00000006
  375. #define PWR_MGT_MODE_PIN 0x00000000
  376. #define PWR_MGT_MODE_REGISTER 0x00000002
  377. #define PWR_MGT_MODE_TIMER 0x00000004
  378. #define PWR_MGT_MODE_PCI 0x00000006
  379. #define PWR_MGT_AUTO_PWR_UP_EN 0x00000008
  380. #define PWR_MGT_ACTIVITY_PIN_ON 0x00000010
  381. #define PWR_MGT_STANDBY_POL 0x00000020
  382. #define PWR_MGT_SUSPEND_POL 0x00000040
  383. #define PWR_MGT_SELF_REFRESH 0x00000080
  384. #define PWR_MGT_ACTIVITY_PIN_EN 0x00000100
  385. #define PWR_MGT_KEYBD_SNOOP 0x00000200
  386. #define PWR_MGT_TRISTATE_MEM_EN 0x00000800
  387. #define PWR_MGT_SELW4MS 0x00001000
  388. #define PWR_MGT_SLOWDOWN_MCLK 0x00002000
  389. #define PMI_PMSCR_REG 0x60
  390. #endif /* REG_RAGE128_H */