acornfb.h
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:5k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. /*
  2.  *  linux/drivers/video/acornfb.h
  3.  *
  4.  *  Copyright (C) 1998,1999 Russell King
  5.  *
  6.  * This program is free software; you can redistribute it and/or modify
  7.  * it under the terms of the GNU General Public License version 2 as
  8.  * published by the Free Software Foundation.
  9.  *
  10.  *  Frame buffer code for Acorn platforms
  11.  */
  12. #if defined(HAS_VIDC20)
  13. #include <asm/hardware/iomd.h>
  14. #define VIDC_PALETTE_SIZE 256
  15. #define VIDC_NAME "VIDC20"
  16. #elif defined(HAS_VIDC)
  17. #include <asm/hardware/memc.h>
  18. #define VIDC_PALETTE_SIZE 16
  19. #define VIDC_NAME "VIDC"
  20. #endif
  21. #define EXTEND8(x) ((x)|(x)<<8)
  22. #define EXTEND4(x) ((x)|(x)<<4|(x)<<8|(x)<<12)
  23. struct vidc20_palette {
  24. u_int red:8;
  25. u_int green:8;
  26. u_int blue:8;
  27. u_int ext:4;
  28. u_int unused:4;
  29. };
  30. struct vidc_palette {
  31. u_int red:4;
  32. u_int green:4;
  33. u_int blue:4;
  34. u_int trans:1;
  35. u_int sbz1:13;
  36. u_int reg:4;
  37. u_int sbz2:2;
  38. };
  39. union palette {
  40. struct vidc20_palette vidc20;
  41. struct vidc_palette vidc;
  42. u_int p;
  43. };
  44. struct acornfb_par {
  45. unsigned long screen_base;
  46. unsigned long screen_base_p;
  47. unsigned long screen_end;
  48. unsigned long screen_size;
  49. unsigned int dram_size;
  50. unsigned int vram_half_sam;
  51. unsigned int palette_size;
  52.   signed int montype;
  53.   signed int currcon;
  54. unsigned int using_vram : 1;
  55. unsigned int dpms : 1;
  56. union palette palette[VIDC_PALETTE_SIZE];
  57. union {
  58. unsigned short cfb16[16];
  59. unsigned long  cfb32[16];
  60. } cmap;
  61. };
  62. struct vidc_timing {
  63. u_int h_cycle;
  64. u_int h_sync_width;
  65. u_int h_border_start;
  66. u_int h_display_start;
  67. u_int h_display_end;
  68. u_int h_border_end;
  69. u_int h_interlace;
  70. u_int v_cycle;
  71. u_int v_sync_width;
  72. u_int v_border_start;
  73. u_int v_display_start;
  74. u_int v_display_end;
  75. u_int v_border_end;
  76. u_int control;
  77. /* VIDC20 only */
  78. u_int pll_ctl;
  79. };
  80. struct modey_params {
  81. u_int y_res;
  82. u_int u_margin;
  83. u_int b_margin;
  84. u_int vsync_len;
  85. u_int vf;
  86. };
  87. struct modex_params {
  88. u_int x_res;
  89. u_int l_margin;
  90. u_int r_margin;
  91. u_int hsync_len;
  92. u_int clock;
  93. u_int hf;
  94. const struct modey_params *modey;
  95. };
  96. #ifdef HAS_VIDC
  97. #define VID_CTL_VS_NVSYNC (1 << 3)
  98. #define VID_CTL_HS_NHSYNC (1 << 2)
  99. #define VID_CTL_24MHz (0)
  100. #define VID_CTL_25MHz (1)
  101. #define VID_CTL_36MHz (2)
  102. #define VIDC_CTRL_CSYNC (1 << 7)
  103. #define VIDC_CTRL_INTERLACE (1 << 6)
  104. #define VIDC_CTRL_FIFO_0_4 (0 << 4)
  105. #define VIDC_CTRL_FIFO_1_5 (1 << 4)
  106. #define VIDC_CTRL_FIFO_2_6 (2 << 4)
  107. #define VIDC_CTRL_FIFO_3_7 (3 << 4)
  108. #define VIDC_CTRL_1BPP (0 << 2)
  109. #define VIDC_CTRL_2BPP (1 << 2)
  110. #define VIDC_CTRL_4BPP (2 << 2)
  111. #define VIDC_CTRL_8BPP (3 << 2)
  112. #define VIDC_CTRL_DIV3 (0 << 0)
  113. #define VIDC_CTRL_DIV2 (1 << 0)
  114. #define VIDC_CTRL_DIV1_5 (2 << 0)
  115. #define VIDC_CTRL_DIV1 (3 << 0)
  116. #endif
  117. #ifdef HAS_VIDC20
  118. /*
  119.  * VIDC20 registers
  120.  */
  121. #define VIDC20_CTRL 0xe0000000
  122. #define VIDC20_CTRL_PIX_VCLK (0 << 0)
  123. #define VIDC20_CTRL_PIX_HCLK (1 << 0)
  124. #define VIDC20_CTRL_PIX_RCLK (2 << 0)
  125. #define VIDC20_CTRL_PIX_CK (0 << 2)
  126. #define VIDC20_CTRL_PIX_CK2 (1 << 2)
  127. #define VIDC20_CTRL_PIX_CK3 (2 << 2)
  128. #define VIDC20_CTRL_PIX_CK4 (3 << 2)
  129. #define VIDC20_CTRL_PIX_CK5 (4 << 2)
  130. #define VIDC20_CTRL_PIX_CK6 (5 << 2)
  131. #define VIDC20_CTRL_PIX_CK7 (6 << 2)
  132. #define VIDC20_CTRL_PIX_CK8 (7 << 2)
  133. #define VIDC20_CTRL_1BPP (0 << 5)
  134. #define VIDC20_CTRL_2BPP (1 << 5)
  135. #define VIDC20_CTRL_4BPP (2 << 5)
  136. #define VIDC20_CTRL_8BPP (3 << 5)
  137. #define VIDC20_CTRL_16BPP (4 << 5)
  138. #define VIDC20_CTRL_32BPP (6 << 5)
  139. #define VIDC20_CTRL_FIFO_NS (0 << 8)
  140. #define VIDC20_CTRL_FIFO_4 (1 << 8)
  141. #define VIDC20_CTRL_FIFO_8 (2 << 8)
  142. #define VIDC20_CTRL_FIFO_12 (3 << 8)
  143. #define VIDC20_CTRL_FIFO_16 (4 << 8)
  144. #define VIDC20_CTRL_FIFO_20 (5 << 8)
  145. #define VIDC20_CTRL_FIFO_24 (6 << 8)
  146. #define VIDC20_CTRL_FIFO_28 (7 << 8)
  147. #define VIDC20_CTRL_INT (1 << 12)
  148. #define VIDC20_CTRL_DUP (1 << 13)
  149. #define VIDC20_CTRL_PDOWN (1 << 14)
  150. #define VIDC20_ECTL 0xc0000000
  151. #define VIDC20_ECTL_REG(x) ((x) & 0xf3)
  152. #define VIDC20_ECTL_ECK (1 << 2)
  153. #define VIDC20_ECTL_REDPED (1 << 8)
  154. #define VIDC20_ECTL_GREENPED (1 << 9)
  155. #define VIDC20_ECTL_BLUEPED (1 << 10)
  156. #define VIDC20_ECTL_DAC (1 << 12)
  157. #define VIDC20_ECTL_LCDGS (1 << 13)
  158. #define VIDC20_ECTL_HRM (1 << 14)
  159. #define VIDC20_ECTL_HS_MASK (3 << 16)
  160. #define VIDC20_ECTL_HS_HSYNC (0 << 16)
  161. #define VIDC20_ECTL_HS_NHSYNC (1 << 16)
  162. #define VIDC20_ECTL_HS_CSYNC (2 << 16)
  163. #define VIDC20_ECTL_HS_NCSYNC (3 << 16)
  164. #define VIDC20_ECTL_VS_MASK (3 << 18)
  165. #define VIDC20_ECTL_VS_VSYNC (0 << 18)
  166. #define VIDC20_ECTL_VS_NVSYNC (1 << 18)
  167. #define VIDC20_ECTL_VS_CSYNC (2 << 18)
  168. #define VIDC20_ECTL_VS_NCSYNC (3 << 18)
  169. #define VIDC20_DCTL 0xf0000000
  170. /* 0-9 = number of words in scanline */
  171. #define VIDC20_DCTL_SNA (1 << 12)
  172. #define VIDC20_DCTL_HDIS (1 << 13)
  173. #define VIDC20_DCTL_BUS_NS (0 << 16)
  174. #define VIDC20_DCTL_BUS_D31_0 (1 << 16)
  175. #define VIDC20_DCTL_BUS_D63_32 (2 << 16)
  176. #define VIDC20_DCTL_BUS_D63_0 (3 << 16)
  177. #define VIDC20_DCTL_VRAM_DIS (0 << 18)
  178. #define VIDC20_DCTL_VRAM_PXCLK (1 << 18)
  179. #define VIDC20_DCTL_VRAM_PXCLK2 (2 << 18)
  180. #define VIDC20_DCTL_VRAM_PXCLK4 (3 << 18)
  181. #endif