8010.h
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:33k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. /*
  2.  **********************************************************************
  3.  *     8010.h
  4.  *     Copyright 1999, 2000 Creative Labs, Inc.
  5.  *
  6.  **********************************************************************
  7.  *
  8.  *     Date     Author     Summary of changes
  9.  *     ----     ------     ------------------
  10.  *     October 20, 1999     Bertrand Lee    base code release
  11.  *     November 2, 1999     Alan Cox     Cleaned of 8bit chars, DOS
  12.  *     line endings
  13.  *     December 8, 1999     Jon Taylor     Added lots of new register info
  14.  *
  15.  **********************************************************************
  16.  *
  17.  *     This program is free software; you can redistribute it and/or
  18.  *     modify it under the terms of the GNU General Public License as
  19.  *     published by the Free Software Foundation; either version 2 of
  20.  *     the License, or (at your option) any later version.
  21.  *
  22.  *     This program is distributed in the hope that it will be useful,
  23.  *     but WITHOUT ANY WARRANTY; without even the implied warranty of
  24.  *     MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
  25.  *     GNU General Public License for more details.
  26.  *
  27.  *     You should have received a copy of the GNU General Public
  28.  *     License along with this program; if not, write to the Free
  29.  *     Software Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139,
  30.  *     USA.
  31.  *
  32.  *
  33.  **********************************************************************
  34.  */
  35. #ifndef _8010_H
  36. #define _8010_H
  37. #include <linux/types.h>
  38. /************************************************************************************************/
  39. /* PCI function 0 registers, address = <val> + PCIBASE0 */
  40. /************************************************************************************************/
  41. #define PTR 0x00 /* Indexed register set pointer register */
  42. /* NOTE: The CHANNELNUM and ADDRESS words can */
  43. /* be modified independently of each other. */
  44. #define PTR_CHANNELNUM_MASK 0x0000003f /* For each per-channel register, indicates the */
  45. /* channel number of the register to be */
  46. /* accessed.  For non per-channel registers the */
  47. /* value should be set to zero. */
  48. #define PTR_ADDRESS_MASK 0x07ff0000 /* Register index */
  49. #define DATA 0x04 /* Indexed register set data register */
  50. #define IPR 0x08 /* Global interrupt pending register */
  51. /* Clear pending interrupts by writing a 1 to */
  52. /* the relevant bits and zero to the other bits */
  53. #define IPR_SAMPLERATETRACKER 0x01000000 /* Sample rate tracker lock status change */
  54. #define IPR_FXDSP 0x00800000 /* Enable FX DSP interrupts */
  55. #define IPR_FORCEINT 0x00400000 /* Force Sound Blaster interrupt */
  56. #define IPR_PCIERROR 0x00200000 /* PCI bus error */
  57. #define IPR_VOLINCR 0x00100000 /* Volume increment button pressed */
  58. #define IPR_VOLDECR 0x00080000 /* Volume decrement button pressed */
  59. #define IPR_MUTE 0x00040000 /* Mute button pressed */
  60. #define IPR_MICBUFFULL 0x00020000 /* Microphone buffer full */
  61. #define IPR_MICBUFHALFFULL 0x00010000 /* Microphone buffer half full */
  62. #define IPR_ADCBUFFULL 0x00008000 /* ADC buffer full */
  63. #define IPR_ADCBUFHALFFULL 0x00004000 /* ADC buffer half full */
  64. #define IPR_EFXBUFFULL 0x00002000 /* Effects buffer full */
  65. #define IPR_EFXBUFHALFFULL 0x00001000 /* Effects buffer half full */
  66. #define IPR_GPSPDIFSTATUSCHANGE 0x00000800 /* GPSPDIF channel status change */
  67. #define IPR_CDROMSTATUSCHANGE 0x00000400 /* CD-ROM channel status change */
  68. #define IPR_INTERVALTIMER 0x00000200 /* Interval timer terminal count */
  69. #define IPR_MIDITRANSBUFEMPTY 0x00000100 /* MIDI UART transmit buffer empty */
  70. #define IPR_MIDIRECVBUFEMPTY 0x00000080 /* MIDI UART receive buffer empty */
  71. #define IPR_CHANNELLOOP 0x00000040 /* One or more channel loop interrupts pending */
  72. #define IPR_CHANNELNUMBERMASK 0x0000003f /* When IPR_CHANNELLOOP is set, indicates the */
  73. /* Highest set channel in CLIPL or CLIPH.  When */
  74. /* IP is written with CL set, the bit in CLIPL */
  75. /* or CLIPH corresponding to the CIN value  */
  76. /* written will be cleared. */
  77. #define INTE 0x0c /* Interrupt enable register */
  78. #define INTE_VIRTUALSB_MASK 0xc0000000 /* Virtual Soundblaster I/O port capture */
  79. #define INTE_VIRTUALSB_220 0x00000000 /* Capture at I/O base address 0x220-0x22f */
  80. #define INTE_VIRTUALSB_240 0x40000000 /* Capture at I/O base address 0x240 */
  81. #define INTE_VIRTUALSB_260 0x80000000 /* Capture at I/O base address 0x260 */
  82. #define INTE_VIRTUALSB_280 0xc0000000 /* Capture at I/O base address 0x280 */
  83. #define INTE_VIRTUALMPU_MASK 0x30000000 /* Virtual MPU I/O port capture */
  84. #define INTE_VIRTUALMPU_300 0x00000000 /* Capture at I/O base address 0x300-0x301 */
  85. #define INTE_VIRTUALMPU_310 0x10000000 /* Capture at I/O base address 0x310 */
  86. #define INTE_VIRTUALMPU_320 0x20000000 /* Capture at I/O base address 0x320 */
  87. #define INTE_VIRTUALMPU_330 0x30000000 /* Capture at I/O base address 0x330 */
  88. #define INTE_MASTERDMAENABLE 0x08000000 /* Master DMA emulation at 0x000-0x00f */
  89. #define INTE_SLAVEDMAENABLE 0x04000000 /* Slave DMA emulation at 0x0c0-0x0df */
  90. #define INTE_MASTERPICENABLE 0x02000000 /* Master PIC emulation at 0x020-0x021 */
  91. #define INTE_SLAVEPICENABLE 0x01000000 /* Slave PIC emulation at 0x0a0-0x0a1 */
  92. #define INTE_VSBENABLE 0x00800000 /* Enable virtual Soundblaster */
  93. #define INTE_ADLIBENABLE 0x00400000 /* Enable AdLib emulation at 0x388-0x38b */
  94. #define INTE_MPUENABLE 0x00200000 /* Enable virtual MPU */
  95. #define INTE_FORCEINT 0x00100000 /* Continuously assert INTAN */
  96. #define INTE_MRHANDENABLE 0x00080000 /* Enable the "Mr. Hand" logic */
  97. /* NOTE: There is no reason to use this under */
  98. /* Linux, and it will cause odd hardware  */
  99. /* behavior and possibly random segfaults and */
  100. /* lockups if enabled. */
  101. #define INTE_SAMPLERATETRACKER 0x00002000 /* Enable sample rate tracker interrupts */
  102. /* NOTE: This bit must always be enabled        */
  103. #define INTE_FXDSPENABLE 0x00001000 /* Enable FX DSP interrupts */
  104. #define INTE_PCIERRORENABLE 0x00000800 /* Enable PCI bus error interrupts */
  105. #define INTE_VOLINCRENABLE 0x00000400 /* Enable volume increment button interrupts */
  106. #define INTE_VOLDECRENABLE 0x00000200 /* Enable volume decrement button interrupts */
  107. #define INTE_MUTEENABLE 0x00000100 /* Enable mute button interrupts */
  108. #define INTE_MICBUFENABLE 0x00000080 /* Enable microphone buffer interrupts */
  109. #define INTE_ADCBUFENABLE 0x00000040 /* Enable ADC buffer interrupts */
  110. #define INTE_EFXBUFENABLE 0x00000020 /* Enable Effects buffer interrupts */
  111. #define INTE_GPSPDIFENABLE 0x00000010 /* Enable GPSPDIF status interrupts */
  112. #define INTE_CDSPDIFENABLE 0x00000008 /* Enable CDSPDIF status interrupts */
  113. #define INTE_INTERVALTIMERENB 0x00000004 /* Enable interval timer interrupts */
  114. #define INTE_MIDITXENABLE 0x00000002 /* Enable MIDI transmit-buffer-empty interrupts */
  115. #define INTE_MIDIRXENABLE 0x00000001 /* Enable MIDI receive-buffer-empty interrupts */
  116. #define WC 0x10 /* Wall Clock register */
  117. #define WC_SAMPLECOUNTER_MASK 0x03FFFFC0 /* Sample periods elapsed since reset */
  118. #define WC_SAMPLECOUNTER 0x14060010
  119. #define WC_CURRENTCHANNEL 0x0000003F /* Channel [0..63] currently being serviced */
  120. /* NOTE: Each channel takes 1/64th of a sample */
  121. /* period to be serviced. */
  122. #define HCFG 0x14 /* Hardware config register */
  123. /* NOTE: There is no reason to use the legacy */
  124. /* SoundBlaster emulation stuff described below */
  125. /* under Linux, and all kinds of weird hardware */
  126. /* behavior can result if you try.  Don't. */
  127. #define HCFG_LEGACYFUNC_MASK 0xe0000000 /* Legacy function number  */
  128. #define HCFG_LEGACYFUNC_MPU 0x00000000 /* Legacy MPU   */
  129. #define HCFG_LEGACYFUNC_SB 0x40000000 /* Legacy SB */
  130. #define HCFG_LEGACYFUNC_AD 0x60000000 /* Legacy AD */
  131. #define HCFG_LEGACYFUNC_MPIC 0x80000000 /* Legacy MPIC */
  132. #define HCFG_LEGACYFUNC_MDMA 0xa0000000 /* Legacy MDMA */
  133. #define HCFG_LEGACYFUNC_SPCI 0xc0000000 /* Legacy SPCI */
  134. #define HCFG_LEGACYFUNC_SDMA 0xe0000000 /* Legacy SDMA */
  135. #define HCFG_IOCAPTUREADDR 0x1f000000 /* The 4 LSBs of the captured I/O address. */
  136. #define HCFG_LEGACYWRITE 0x00800000 /* 1 = write, 0 = read  */
  137. #define HCFG_LEGACYWORD 0x00400000 /* 1 = word, 0 = byte  */
  138. #define HCFG_LEGACYINT 0x00200000 /* 1 = legacy event captured. Write 1 to clear. */
  139. /* NOTE: The rest of the bits in this register */
  140. /* _are_ relevant under Linux. */
  141. #define HCFG_CODECFORMAT_MASK 0x00070000 /* CODEC format */
  142. #define HCFG_CODECFORMAT_AC97 0x00000000 /* AC97 CODEC format -- Primary Output */
  143. #define HCFG_CODECFORMAT_I2S 0x00010000 /* I2S CODEC format -- Secondary (Rear) Output */
  144. #define HCFG_GPINPUT0 0x00004000 /* External pin112 */
  145. #define HCFG_GPINPUT1 0x00002000 /* External pin110 */
  146. #define HCFG_GPOUTPUT_MASK 0x00001c00 /* External pins which may be controlled */
  147. #define HCFG_GPOUT0 0x00001000 /* set to enable digital out on 5.1 cards */
  148. #define HCFG_JOYENABLE       0x00000200 /* Internal joystick enable     */
  149. #define HCFG_PHASETRACKENABLE 0x00000100 /* Phase tracking enable */
  150. /* 1 = Force all 3 async digital inputs to use */
  151. /* the same async sample rate tracker (ZVIDEO) */
  152. #define HCFG_AC3ENABLE_MASK 0x0x0000e0 /* AC3 async input control - Not implemented */
  153. #define HCFG_AC3ENABLE_ZVIDEO 0x00000080 /* Channels 0 and 1 replace ZVIDEO */
  154. #define HCFG_AC3ENABLE_CDSPDIF 0x00000040 /* Channels 0 and 1 replace CDSPDIF */
  155. #define HCFG_AC3ENABLE_GPSPDIF  0x00000020      /* Channels 0 and 1 replace GPSPDIF             */
  156. #define HCFG_AUTOMUTE 0x00000010 /* When set, the async sample rate convertors */
  157. /* will automatically mute their output when */
  158. /* they are not rate-locked to the external */
  159. /* async audio source   */
  160. #define HCFG_LOCKSOUNDCACHE 0x00000008 /* 1 = Cancel bustmaster accesses to soundcache */
  161. /* NOTE: This should generally never be used.   */
  162. #define HCFG_LOCKTANKCACHE_MASK 0x00000004 /* 1 = Cancel bustmaster accesses to tankcache */
  163. /* NOTE: This should generally never be used.   */
  164. #define HCFG_LOCKTANKCACHE 0x01020014
  165. #define HCFG_MUTEBUTTONENABLE 0x00000002 /* 1 = Master mute button sets AUDIOENABLE = 0. */
  166. /* NOTE: This is a 'cheap' way to implement a */
  167. /* master mute function on the mute button, and */
  168. /* in general should not be used unless a more */
  169. /* sophisticated master mute function has not */
  170. /* been written.        */
  171. #define HCFG_AUDIOENABLE 0x00000001 /* 0 = CODECs transmit zero-valued samples */
  172. /* Should be set to 1 when the EMU10K1 is */
  173. /* completely initialized. */
  174. #define MUDATA 0x18 /* MPU401 data register (8 bits)        */
  175. #define MUCMD 0x19 /* MPU401 command register (8 bits)     */
  176. #define MUCMD_RESET 0xff /* RESET command */
  177. #define MUCMD_ENTERUARTMODE 0x3f /* Enter_UART_mode command */
  178. /* NOTE: All other commands are ignored */
  179. #define MUSTAT MUCMD /* MPU401 status register (8 bits)      */
  180. #define MUSTAT_IRDYN 0x80 /* 0 = MIDI data or command ACK */
  181. #define MUSTAT_ORDYN 0x40 /* 0 = MUDATA can accept a command or data */
  182. #define TIMER 0x1a /* Timer terminal count register */
  183. /* NOTE: After the rate is changed, a maximum */
  184. /* of 1024 sample periods should be allowed */
  185. /* before the new rate is guaranteed accurate. */
  186. #define TIMER_RATE_MASK 0x000003ff /* Timer interrupt rate in sample periods */
  187. /* 0 == 1024 periods, [1..4] are not useful */
  188. #define TIMER_RATE 0x0a00001a
  189. #define AC97DATA 0x1c /* AC97 register set data register (16 bit) */
  190. #define AC97ADDRESS 0x1e /* AC97 register set address register (8 bit) */
  191. #define AC97ADDRESS_READY 0x80 /* Read-only bit, reflects CODEC READY signal */
  192. #define AC97ADDRESS_ADDRESS 0x7f /* Address of indexed AC97 register */
  193. /********************************************************************************************************/
  194. /* Emu10k1 pointer-offset register set, accessed through the PTR and DATA registers */
  195. /********************************************************************************************************/
  196. #define CPF 0x00 /* Current pitch and fraction register */
  197. #define CPF_CURRENTPITCH_MASK 0xffff0000 /* Current pitch (linear, 0x4000 == unity pitch shift)  */
  198. #define CPF_CURRENTPITCH 0x10100000
  199. #define CPF_STEREO_MASK 0x00008000 /* 1 = Even channel interleave, odd channel locked */
  200. #define CPF_STOP_MASK 0x00004000 /* 1 = Current pitch forced to 0 */
  201. #define CPF_FRACADDRESS_MASK 0x00003fff /* Linear fractional address of the current channel */
  202. #define PTRX 0x01 /* Pitch target and send A/B amounts register */
  203. #define PTRX_PITCHTARGET_MASK 0xffff0000 /* Pitch target of specified channel */
  204. #define PTRX_PITCHTARGET 0x10100001
  205. #define PTRX_FXSENDAMOUNT_A_MASK 0x0000ff00 /* Linear level of channel output sent to FX send bus A */
  206. #define PTRX_FXSENDAMOUNT_A 0x08080001
  207. #define PTRX_FXSENDAMOUNT_B_MASK 0x000000ff /* Linear level of channel output sent to FX send bus B */
  208. #define PTRX_FXSENDAMOUNT_B 0x08000001
  209. #define CVCF 0x02 /* Current volume and filter cutoff register */
  210. #define CVCF_CURRENTVOL_MASK 0xffff0000 /* Current linear volume of specified channel */
  211. #define CVCF_CURRENTVOL 0x10100002
  212. #define CVCF_CURRENTFILTER_MASK 0x0000ffff /* Current filter cutoff frequency of specified channel */
  213. #define CVCF_CURRENTFILTER 0x10000002
  214. #define VTFT 0x03 /* Volume target and filter cutoff target register */
  215. #define VTFT_VOLUMETARGET_MASK 0xffff0000 /* Volume target of specified channel */
  216. #define VTFT_FILTERTARGET_MASK 0x0000ffff /* Filter cutoff target of specified channel */
  217. #define Z1 0x05 /* Filter delay memory 1 register */
  218. #define Z2 0x04 /* Filter delay memory 2 register */
  219. #define PSST 0x06 /* Send C amount and loop start address register */
  220. #define PSST_FXSENDAMOUNT_C_MASK 0xff000000 /* Linear level of channel output sent to FX send bus C */
  221. #define PSST_FXSENDAMOUNT_C 0x08180006
  222. #define PSST_LOOPSTARTADDR_MASK 0x00ffffff /* Loop start address of the specified channel */
  223. #define PSST_LOOPSTARTADDR 0x18000006
  224. #define DSL 0x07 /* Send D amount and loop start address register */
  225. #define DSL_FXSENDAMOUNT_D_MASK 0xff000000 /* Linear level of channel output sent to FX send bus D */
  226. #define DSL_FXSENDAMOUNT_D 0x08180007
  227. #define DSL_LOOPENDADDR_MASK 0x00ffffff /* Loop end address of the specified channel */
  228. #define DSL_LOOPENDADDR 0x18000007
  229. #define CCCA 0x08 /* Filter Q, interp. ROM, byte size, cur. addr register */
  230. #define CCCA_RESONANCE 0xf0000000 /* Lowpass filter resonance (Q) height */
  231. #define CCCA_INTERPROMMASK 0x0e000000 /* Selects passband of interpolation ROM */
  232. /* 1 == full band, 7 == lowpass */
  233. /* ROM 0 is used when pitch shifting downward or less */
  234. /* then 3 semitones upward.  Increasingly higher ROM */
  235. /* numbers are used, typically in steps of 3 semitones, */
  236. /* as upward pitch shifting is performed. */
  237. #define CCCA_INTERPROM_0 0x00000000 /* Select interpolation ROM 0 */
  238. #define CCCA_INTERPROM_1 0x02000000 /* Select interpolation ROM 1 */
  239. #define CCCA_INTERPROM_2 0x04000000 /* Select interpolation ROM 2 */
  240. #define CCCA_INTERPROM_3 0x06000000 /* Select interpolation ROM 3 */
  241. #define CCCA_INTERPROM_4 0x08000000 /* Select interpolation ROM 4 */
  242. #define CCCA_INTERPROM_5 0x0a000000 /* Select interpolation ROM 5 */
  243. #define CCCA_INTERPROM_6 0x0c000000 /* Select interpolation ROM 6 */
  244. #define CCCA_INTERPROM_7 0x0e000000 /* Select interpolation ROM 7 */
  245. #define CCCA_8BITSELECT 0x01000000 /* 1 = Sound memory for this channel uses 8-bit samples */
  246. #define CCCA_CURRADDR_MASK 0x00ffffff /* Current address of the selected channel */
  247. #define CCCA_CURRADDR 0x18000008
  248. #define CCR 0x09 /* Cache control register */
  249. #define CCR_CACHEINVALIDSIZE 0x07190009
  250. #define CCR_CACHEINVALIDSIZE_MASK 0xfe000000 /* Number of invalid samples cache for this channel     */
  251. #define CCR_CACHELOOPFLAG 0x01000000 /* 1 = Cache has a loop service pending */
  252. #define CCR_INTERLEAVEDSAMPLES 0x00800000 /* 1 = A cache service will fetch interleaved samples */
  253. #define CCR_WORDSIZEDSAMPLES 0x00400000 /* 1 = A cache service will fetch word sized samples */
  254. #define CCR_READADDRESS 0x06100009
  255. #define CCR_READADDRESS_MASK 0x003f0000 /* Location of cache just beyond current cache service */
  256. #define CCR_LOOPINVALSIZE 0x0000fe00 /* Number of invalid samples in cache prior to loop */
  257. /* NOTE: This is valid only if CACHELOOPFLAG is set */
  258. #define CCR_LOOPFLAG 0x00000100 /* Set for a single sample period when a loop occurs */
  259. #define CCR_CACHELOOPADDRHI 0x000000ff /* DSL_LOOPSTARTADDR's hi byte if CACHELOOPFLAG is set */
  260. #define CLP 0x0a /* Cache loop register (valid if CCR_CACHELOOPFLAG = 1) */
  261. /* NOTE: This register is normally not used */
  262. #define CLP_CACHELOOPADDR 0x0000ffff /* Cache loop address (DSL_LOOPSTARTADDR [0..15]) */
  263. #define FXRT 0x0b /* Effects send routing register */
  264. /* NOTE: It is illegal to assign the same routing to */
  265. /* two effects sends. */
  266. #define FXRT_CHANNELA 0x000f0000 /* Effects send bus number for channel's effects send A */
  267. #define FXRT_CHANNELB 0x00f00000 /* Effects send bus number for channel's effects send B */
  268. #define FXRT_CHANNELC 0x0f000000 /* Effects send bus number for channel's effects send C */
  269. #define FXRT_CHANNELD 0xf0000000 /* Effects send bus number for channel's effects send D */
  270. #define MAPA 0x0c /* Cache map A */
  271. #define MAPB 0x0d /* Cache map B */
  272. #define MAP_PTE_MASK 0xffffe000 /* The 19 MSBs of the PTE indexed by the PTI */
  273. #define MAP_PTI_MASK 0x00001fff /* The 13 bit index to one of the 8192 PTE dwords       */
  274. #define ENVVOL 0x10 /* Volume envelope register */
  275. #define ENVVOL_MASK 0x0000ffff /* Current value of volume envelope state variable */  
  276. /* 0x8000-n == 666*n usec delay         */
  277. #define ATKHLDV  0x11 /* Volume envelope hold and attack register */
  278. #define ATKHLDV_PHASE0 0x00008000 /* 0 = Begin attack phase */
  279. #define ATKHLDV_HOLDTIME_MASK 0x00007f00 /* Envelope hold time (127-n == n*88.2msec) */
  280. #define ATKHLDV_ATTACKTIME_MASK 0x0000007f /* Envelope attack time, log encoded */
  281. /* 0 = infinite, 1 = 10.9msec, ... 0x7f = 5.5msec */
  282. #define DCYSUSV  0x12 /* Volume envelope sustain and decay register */
  283. #define DCYSUSV_PHASE1_MASK 0x00008000 /* 0 = Begin attack phase, 1 = begin release phase */
  284. #define DCYSUSV_SUSTAINLEVEL_MASK 0x00007f00 /* 127 = full, 0 = off, 0.75dB increments */
  285. #define DCYSUSV_CHANNELENABLE_MASK 0x00000080 /* 1 = Inhibit envelope engine from writing values in */
  286. /* this channel and from writing to pitch, filter and */
  287. /* volume targets. */
  288. #define DCYSUSV_DECAYTIME_MASK 0x0000007f /* Volume envelope decay time, log encoded      */
  289. /* 0 = 43.7msec, 1 = 21.8msec, 0x7f = 22msec */
  290. #define LFOVAL1  0x13 /* Modulation LFO value */
  291. #define LFOVAL_MASK 0x0000ffff /* Current value of modulation LFO state variable */
  292. /* 0x8000-n == 666*n usec delay */
  293. #define ENVVAL 0x14 /* Modulation envelope register */
  294. #define ENVVAL_MASK 0x0000ffff /* Current value of modulation envelope state variable  */
  295. /* 0x8000-n == 666*n usec delay */
  296. #define ATKHLDM 0x15 /* Modulation envelope hold and attack register */
  297. #define ATKHLDM_PHASE0 0x00008000 /* 0 = Begin attack phase */
  298. #define ATKHLDM_HOLDTIME 0x00007f00 /* Envelope hold time (127-n == n*42msec) */
  299. #define ATKHLDM_ATTACKTIME 0x0000007f /* Envelope attack time, log encoded */
  300. /* 0 = infinite, 1 = 11msec, ... 0x7f = 5.5msec */
  301. #define DCYSUSM 0x16 /* Modulation envelope decay and sustain register */
  302. #define DCYSUSM_PHASE1_MASK 0x00008000 /* 0 = Begin attack phase, 1 = begin release phase */
  303. #define DCYSUSM_SUSTAINLEVEL_MASK 0x00007f00 /* 127 = full, 0 = off, 0.75dB increments */
  304. #define DCYSUSM_DECAYTIME_MASK 0x0000007f /* Envelope decay time, log encoded */
  305. /* 0 = 43.7msec, 1 = 21.8msec, 0x7f = 22msec */
  306. #define LFOVAL2  0x17 /* Vibrato LFO register */
  307. #define LFOVAL2_MASK 0x0000ffff /* Current value of vibrato LFO state variable  */
  308. /* 0x8000-n == 666*n usec delay */
  309. #define IP 0x18 /* Initial pitch register */
  310. #define IP_MASK 0x0000ffff /* Exponential initial pitch shift */
  311. /* 4 bits of octave, 12 bits of fractional octave */
  312. #define IP_UNITY 0x0000e000 /* Unity pitch shift */
  313. #define IFATN 0x19 /* Initial filter cutoff and attenuation register */
  314. #define IFATN_FILTERCUTOFF_MASK 0x0000ff00 /* Initial filter cutoff frequency in exponential units */
  315. /* 6 most significant bits are semitones */
  316. /* 2 least significant bits are fractions */
  317. #define IFATN_FILTERCUTOFF 0x08080019
  318. #define IFATN_ATTENUATION_MASK 0x000000ff /* Initial attenuation in 0.375dB steps */
  319. #define IFATN_ATTENUATION 0x08000019
  320. #define PEFE 0x1a /* Pitch envelope and filter envelope amount register */
  321. #define PEFE_PITCHAMOUNT_MASK 0x0000ff00 /* Pitch envlope amount */
  322. /* Signed 2's complement, +/- one octave peak extremes */
  323. #define PEFE_PITCHAMOUNT 0x0808001a
  324. #define PEFE_FILTERAMOUNT_MASK 0x000000ff /* Filter envlope amount */
  325. /* Signed 2's complement, +/- six octaves peak extremes */
  326. #define PEFE_FILTERAMOUNT 0x0800001a
  327. #define FMMOD 0x1b /* Vibrato/filter modulation from LFO register */
  328. #define FMMOD_MODVIBRATO 0x0000ff00 /* Vibrato LFO modulation depth */
  329. /* Signed 2's complement, +/- one octave extremes */
  330. #define FMMOD_MOFILTER 0x000000ff /* Filter LFO modulation depth */
  331. /* Signed 2's complement, +/- three octave extremes */
  332. #define TREMFRQ  0x1c /* Tremolo amount and modulation LFO frequency register */
  333. #define TREMFRQ_DEPTH 0x0000ff00 /* Tremolo depth */
  334. /* Signed 2's complement, with +/- 12dB extremes */
  335. #define FM2FRQ2  0x1d /* Vibrato amount and vibrato LFO frequency register */
  336. #define FM2FRQ2_DEPTH 0x0000ff00 /* Vibrato LFO vibrato depth */
  337. /* Signed 2's complement, +/- one octave extremes */
  338. #define FM2FRQ2_FREQUENCY 0x000000ff /* Vibrato LFO frequency */
  339. /* 0.039Hz steps, maximum of 9.85 Hz. */
  340. #define TEMPENV  0x1e /* Tempory envelope register */
  341. #define TEMPENV_MASK 0x0000ffff /* 16-bit value */
  342. /* NOTE: All channels contain internal variables; do */
  343. /* not write to these locations. */
  344. #define CD0 0x20 /* Cache data 0 register */
  345. #define CD1 0x21 /* Cache data 1 register */
  346. #define CD2 0x22 /* Cache data 2 register */
  347. #define CD3 0x23 /* Cache data 3 register */
  348. #define CD4 0x24 /* Cache data 4 register */
  349. #define CD5 0x25 /* Cache data 5 register */
  350. #define CD6 0x26 /* Cache data 6 register */
  351. #define CD7 0x27 /* Cache data 7 register */
  352. #define CD8 0x28 /* Cache data 8 register */
  353. #define CD9 0x29 /* Cache data 9 register */
  354. #define CDA 0x2a /* Cache data A register */
  355. #define CDB 0x2b /* Cache data B register */
  356. #define CDC 0x2c /* Cache data C register */
  357. #define CDD 0x2d /* Cache data D register */
  358. #define CDE 0x2e /* Cache data E register */
  359. #define CDF 0x2f /* Cache data F register */
  360. #define PTB 0x40 /* Page table base register */
  361. #define PTB_MASK 0xfffff000 /* Physical address of the page table in host memory */
  362. #define TCB 0x41 /* Tank cache base register     */
  363. #define TCB_MASK 0xfffff000 /* Physical address of the bottom of host based TRAM */
  364. #define ADCCR 0x42 /* ADC sample rate/stereo control register */
  365. #define ADCCR_RCHANENABLE 0x00000010 /* Enables right channel for writing to the host        */
  366. #define ADCCR_LCHANENABLE 0x00000008 /* Enables left channel for writing to the host */
  367. /* NOTE: To guarantee phase coherency, both channels */
  368. /* must be disabled prior to enabling both channels. */
  369. #define ADCCR_SAMPLERATE_MASK 0x00000007 /* Sample rate convertor output rate */
  370. #define ADCCR_SAMPLERATE_48 0x00000000 /* 48kHz sample rate */
  371. #define ADCCR_SAMPLERATE_44 0x00000001 /* 44.1kHz sample rate */
  372. #define ADCCR_SAMPLERATE_32 0x00000002 /* 32kHz sample rate */
  373. #define ADCCR_SAMPLERATE_24 0x00000003 /* 24kHz sample rate */
  374. #define ADCCR_SAMPLERATE_22 0x00000004 /* 22.05kHz sample rate */
  375. #define ADCCR_SAMPLERATE_16 0x00000005 /* 16kHz sample rate */
  376. #define ADCCR_SAMPLERATE_11 0x00000006 /* 11.025kHz sample rate */
  377. #define ADCCR_SAMPLERATE_8 0x00000007 /* 8kHz sample rate */
  378. #define FXWC 0x43 /* FX output write channels register */
  379. /* When set, each bit enables the writing of the */
  380. /* corresponding FX output channel into host memory */
  381. #define TCBS 0x44 /* Tank cache buffer size register */
  382. #define TCBS_MASK 0x00000007 /* Tank cache buffer size field */
  383. #define TCBS_BUFFSIZE_16K 0x00000000
  384. #define TCBS_BUFFSIZE_32K 0x00000001
  385. #define TCBS_BUFFSIZE_64K 0x00000002
  386. #define TCBS_BUFFSIZE_128K 0x00000003
  387. #define TCBS_BUFFSIZE_256K 0x00000004
  388. #define TCBS_BUFFSIZE_512K 0x00000005
  389. #define TCBS_BUFFSIZE_1024K 0x00000006
  390. #define TCBS_BUFFSIZE_2048K 0x00000007
  391. #define MICBA 0x45 /* AC97 microphone buffer address register */
  392. #define MICBA_MASK 0xfffff000 /* 20 bit base address */
  393. #define ADCBA 0x46 /* ADC buffer address register */
  394. #define ADCBA_MASK 0xfffff000 /* 20 bit base address */
  395. #define FXBA 0x47 /* FX Buffer Address */
  396. #define FXBA_MASK 0xfffff000 /* 20 bit base address */
  397. #define MICBS 0x49 /* Microphone buffer size register */
  398. #define ADCBS 0x4a /* ADC buffer size register */
  399. #define FXBS 0x4b /* FX buffer size register */
  400. /* The following mask values define the size of the ADC, MIX and FX buffers in bytes */
  401. #define ADCBS_BUFSIZE_NONE 0x00000000
  402. #define ADCBS_BUFSIZE_384 0x00000001
  403. #define ADCBS_BUFSIZE_448 0x00000002
  404. #define ADCBS_BUFSIZE_512 0x00000003
  405. #define ADCBS_BUFSIZE_640 0x00000004
  406. #define ADCBS_BUFSIZE_768 0x00000005
  407. #define ADCBS_BUFSIZE_896 0x00000006
  408. #define ADCBS_BUFSIZE_1024 0x00000007
  409. #define ADCBS_BUFSIZE_1280 0x00000008
  410. #define ADCBS_BUFSIZE_1536 0x00000009
  411. #define ADCBS_BUFSIZE_1792 0x0000000a
  412. #define ADCBS_BUFSIZE_2048 0x0000000b
  413. #define ADCBS_BUFSIZE_2560 0x0000000c
  414. #define ADCBS_BUFSIZE_3072 0x0000000d
  415. #define ADCBS_BUFSIZE_3584 0x0000000e
  416. #define ADCBS_BUFSIZE_4096 0x0000000f
  417. #define ADCBS_BUFSIZE_5120 0x00000010
  418. #define ADCBS_BUFSIZE_6144 0x00000011
  419. #define ADCBS_BUFSIZE_7168 0x00000012
  420. #define ADCBS_BUFSIZE_8192 0x00000013
  421. #define ADCBS_BUFSIZE_10240 0x00000014
  422. #define ADCBS_BUFSIZE_12288 0x00000015
  423. #define ADCBS_BUFSIZE_14366 0x00000016
  424. #define ADCBS_BUFSIZE_16384 0x00000017
  425. #define ADCBS_BUFSIZE_20480 0x00000018
  426. #define ADCBS_BUFSIZE_24576 0x00000019
  427. #define ADCBS_BUFSIZE_28672 0x0000001a
  428. #define ADCBS_BUFSIZE_32768 0x0000001b
  429. #define ADCBS_BUFSIZE_40960 0x0000001c
  430. #define ADCBS_BUFSIZE_49152 0x0000001d
  431. #define ADCBS_BUFSIZE_57344 0x0000001e
  432. #define ADCBS_BUFSIZE_65536 0x0000001f
  433. #define CDCS 0x50 /* CD-ROM digital channel status register */
  434. #define GPSCS 0x51 /* General Purpose SPDIF channel status register*/
  435. #define DBG 0x52 /* DO NOT PROGRAM THIS REGISTER!!! MAY DESTROY CHIP */
  436. /* definitions for debug register - taken from the alsa drivers */
  437. #define DBG_ZC                  0x80000000      /* zero tram counter */
  438. #define DBG_SATURATION_OCCURED  0x02000000      /* saturation control */
  439. #define DBG_SATURATION_ADDR     0x01ff0000      /* saturation address */
  440. #define DBG_SINGLE_STEP         0x00008000      /* single step mode */
  441. #define DBG_STEP                0x00004000      /* start single step */
  442. #define DBG_CONDITION_CODE      0x00003e00      /* condition code */
  443. #define DBG_SINGLE_STEP_ADDR    0x000001ff      /* single step address */
  444. #define REG53 0x53 /* DO NOT PROGRAM THIS REGISTER!!! MAY DESTROY CHIP */
  445. #define SPCS0 0x54 /* SPDIF output Channel Status 0 register */
  446. #define SPCS1 0x55 /* SPDIF output Channel Status 1 register */
  447. #define SPCS2 0x56 /* SPDIF output Channel Status 2 register */
  448. #define SPCS_CLKACCYMASK 0x30000000 /* Clock accuracy */
  449. #define SPCS_CLKACCY_1000PPM 0x00000000 /* 1000 parts per million */
  450. #define SPCS_CLKACCY_50PPM 0x10000000 /* 50 parts per million */
  451. #define SPCS_CLKACCY_VARIABLE 0x20000000 /* Variable accuracy */
  452. #define SPCS_SAMPLERATEMASK 0x0f000000 /* Sample rate */
  453. #define SPCS_SAMPLERATE_44 0x00000000 /* 44.1kHz sample rate */
  454. #define SPCS_SAMPLERATE_48 0x02000000 /* 48kHz sample rate */
  455. #define SPCS_SAMPLERATE_32 0x03000000 /* 32kHz sample rate */
  456. #define SPCS_CHANNELNUMMASK 0x00f00000 /* Channel number */
  457. #define SPCS_CHANNELNUM_UNSPEC 0x00000000 /* Unspecified channel number */
  458. #define SPCS_CHANNELNUM_LEFT 0x00100000 /* Left channel */
  459. #define SPCS_CHANNELNUM_RIGHT 0x00200000 /* Right channel */
  460. #define SPCS_SOURCENUMMASK 0x000f0000 /* Source number */
  461. #define SPCS_SOURCENUM_UNSPEC 0x00000000 /* Unspecified source number */
  462. #define SPCS_GENERATIONSTATUS 0x00008000 /* Originality flag (see IEC-958 spec) */
  463. #define SPCS_CATEGORYCODEMASK 0x00007f00 /* Category code (see IEC-958 spec) */
  464. #define SPCS_MODEMASK 0x000000c0 /* Mode (see IEC-958 spec) */
  465. #define SPCS_EMPHASISMASK 0x00000038 /* Emphasis */
  466. #define SPCS_EMPHASIS_NONE 0x00000000 /* No emphasis */
  467. #define SPCS_EMPHASIS_50_15 0x00000008 /* 50/15 usec 2 channel */
  468. #define SPCS_COPYRIGHT 0x00000004 /* Copyright asserted flag -- do not modify */
  469. #define SPCS_NOTAUDIODATA 0x00000002 /* 0 = Digital audio, 1 = not audio */
  470. #define SPCS_PROFESSIONAL 0x00000001 /* 0 = Consumer (IEC-958), 1 = pro (AES3-1992) */
  471. /* The 32-bit CLIx and SOLx registers all have one bit per channel control/status       */
  472. #define CLIEL 0x58 /* Channel loop interrupt enable low register */
  473. #define CLIEH 0x59 /* Channel loop interrupt enable high register */
  474. #define CLIPL 0x5a /* Channel loop interrupt pending low register */
  475. #define CLIPH 0x5b /* Channel loop interrupt pending high register */
  476. #define SOLEL 0x5c /* Stop on loop enable low register */
  477. #define SOLEH 0x5d /* Stop on loop enable high register */
  478. #define SPBYPASS 0x5e /* SPDIF BYPASS mode register */
  479. #define SPBYPASS_ENABLE 0x00000001 /* Enable SPDIF bypass mode */
  480. #define AC97SLOT 0x5f /* additional AC97 slots enable bits */
  481. #define AC97SLOT_CNTR 0x10 /* Center enable */
  482. #define AC97SLOT_LFE 0x20 /* LFE enable */
  483. #define CDSRCS 0x60 /* CD-ROM Sample Rate Converter status register */
  484. #define GPSRCS 0x61 /* General Purpose SPDIF sample rate cvt status */
  485. #define ZVSRCS 0x62 /* ZVideo sample rate converter status */
  486. /* NOTE: This one has no SPDIFLOCKED field */
  487. /* Assumes sample lock */
  488. /* These three bitfields apply to CDSRCS, GPSRCS, and (except as noted) ZVSRCS. */
  489. #define SRCS_SPDIFLOCKED 0x02000000 /* SPDIF stream locked */
  490. #define SRCS_RATELOCKED 0x01000000 /* Sample rate locked */
  491. #define SRCS_ESTSAMPLERATE 0x0007ffff /* Do not modify this field. */
  492. #define MICIDX                  0x63            /* Microphone recording buffer index register   */
  493. #define MICIDX_MASK             0x0000ffff      /* 16-bit value                                 */
  494. #define MICIDX_IDX 0x10000063
  495. #define ADCIDX 0x64 /* ADC recording buffer index register */
  496. #define ADCIDX_MASK 0x0000ffff /* 16 bit index field */
  497. #define ADCIDX_IDX 0x10000064
  498. #define FXIDX 0x65 /* FX recording buffer index register */
  499. #define FXIDX_MASK 0x0000ffff /* 16-bit value */
  500. #define FXIDX_IDX 0x10000065
  501. /* Each FX general purpose register is 32 bits in length, all bits are used */
  502. #define FXGPREGBASE 0x100 /* FX general purpose registers base        */
  503. /* Tank audio data is logarithmically compressed down to 16 bits before writing to TRAM and is */
  504. /* decompressed back to 20 bits on a read.  There are a total of 160 locations, the last 32 */
  505. /* locations are for external TRAM.  */
  506. #define TANKMEMDATAREGBASE 0x200 /* Tank memory data registers base      */
  507. #define TANKMEMDATAREG_MASK 0x000fffff /* 20 bit tank audio data field */
  508. /* Combined address field and memory opcode or flag field.  160 locations, last 32 are external */
  509. #define TANKMEMADDRREGBASE 0x300 /* Tank memory address registers base */
  510. #define TANKMEMADDRREG_ADDR_MASK 0x000fffff /* 20 bit tank address field */
  511. #define TANKMEMADDRREG_CLEAR 0x00800000 /* Clear tank memory */
  512. #define TANKMEMADDRREG_ALIGN 0x00400000 /* Align read or write relative to tank access */
  513. #define TANKMEMADDRREG_WRITE 0x00200000 /* Write to tank memory */
  514. #define TANKMEMADDRREG_READ 0x00100000 /* Read from tank memory */
  515. #define MICROCODEBASE 0x400 /* Microcode data base address */
  516. /* Each DSP microcode instruction is mapped into 2 doublewords  */
  517. /* NOTE: When writing, always write the LO doubleword first.  Reads can be in either order. */
  518. #define LOWORD_OPX_MASK 0x000ffc00 /* Instruction operand X */
  519. #define LOWORD_OPY_MASK 0x000003ff /* Instruction operand Y */
  520. #define HIWORD_OPCODE_MASK 0x00f00000 /* Instruction opcode */
  521. #define HIWORD_RESULT_MASK 0x000ffc00 /* Instruction result */
  522. #define HIWORD_OPA_MASK 0x000003ff /* Instruction operand A */
  523. #endif /* _8010_H */