tms380tr.h
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:39k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. /* 
  2.  * tms380tr.h: TI TMS380 Token Ring driver for Linux
  3.  *
  4.  * Authors:
  5.  * - Christoph Goos <cgoos@syskonnect.de>
  6.  * - Adam Fritzler <mid@auk.cx>
  7.  */
  8. #ifndef __LINUX_TMS380TR_H
  9. #define __LINUX_TMS380TR_H
  10. #ifdef __KERNEL__
  11. /* module prototypes */
  12. int tms380tr_open(struct net_device *dev);
  13. int tms380tr_close(struct net_device *dev);
  14. void tms380tr_interrupt(int irq, void *dev_id, struct pt_regs *regs);
  15. int tmsdev_init(struct net_device *dev, unsigned long dmalimit,
  16. struct pci_dev *pdev);
  17. void tmsdev_term(struct net_device *dev);
  18. void tms380tr_wait(unsigned long time);
  19. #define TMS380TR_MAX_ADAPTERS 7
  20. #define SEND_TIMEOUT 10*HZ
  21. #define TR_RCF_LONGEST_FRAME_MASK 0x0070
  22. #define TR_RCF_FRAME4K 0x0030
  23. /*------------------------------------------------------------------*/
  24. /*  Bit order for adapter communication with DMA     */
  25. /*  --------------------------------------------------------------  */
  26. /*  Bit  8 | 9| 10| 11|| 12| 13| 14| 15|| 0| 1| 2| 3|| 4| 5| 6| 7|  */
  27. /*  --------------------------------------------------------------  */
  28. /*  The bytes in a word must be byte swapped. Also, if a double     */
  29. /*  word is used for storage, then the words, as well as the bytes, */
  30. /*  must be swapped.      */
  31. /*  Bit order for adapter communication with DIO      */
  32. /*  --------------------------------------------------------------  */
  33. /*  Bit  0 | 1| 2| 3|| 4| 5| 6| 7|| 8| 9| 10| 11|| 12| 13| 14| 15|  */
  34. /*  --------------------------------------------------------------  */
  35. /*------------------------------------------------------------------*/
  36. /* Swap words of a long.                        */
  37. #define SWAPW(x) (((x) << 16) | ((x) >> 16))
  38. /* Get the low byte of a word.                      */
  39. #define LOBYTE(w)       ((unsigned char)(w))
  40. /* Get the high byte of a word.                     */
  41. #define HIBYTE(w)       ((unsigned char)((unsigned short)(w) >> 8))
  42. /* Get the low word of a long.                      */
  43. #define LOWORD(l)       ((unsigned short)(l))
  44. /* Get the high word of a long.                     */
  45. #define HIWORD(l)       ((unsigned short)((unsigned long)(l) >> 16))
  46. /* Token ring adapter I/O addresses for normal mode. */
  47. /*
  48.  * The SIF registers.  Common to all adapters.
  49.  */
  50. /* Basic SIF (SRSX = 0) */
  51. #define SIFDAT       0x00 /* SIF/DMA data. */
  52. #define SIFINC       0x02   /* IO Word data with auto increment. */
  53. #define SIFINH       0x03   /* IO Byte data with auto increment. */
  54. #define SIFADR       0x04   /* SIF/DMA Address. */
  55. #define SIFCMD       0x06   /* SIF Command. */
  56. #define SIFSTS       0x06   /* SIF Status. */
  57. /* "Extended" SIF (SRSX = 1) */
  58. #define SIFACL       0x08   /* SIF Adapter Control Register. */
  59. #define SIFADD       0x0a  /* SIF/DMA Address. -- 0x0a */
  60. #define SIFADX       0x0c     /* 0x0c */
  61. #define DMALEN       0x0e  /* SIF DMA length. -- 0x0e */
  62. /*
  63.  * POS Registers.  Only for ISA Adapters.
  64.  */
  65. #define POSREG       0x10  /* Adapter Program Option Select (POS)
  66.    * Register: base IO address + 16 byte.
  67.    */
  68. #define POSREG_2     24L  /* only for TR4/16+ adapter
  69.    * base IO address + 24 byte. -- 0x18
  70.    */
  71. /* SIFCMD command codes (high-low) */
  72. #define CMD_INTERRUPT_ADAPTER   0x8000  /* Cause internal adapter interrupt */
  73. #define CMD_ADAPTER_RESET    0x4000  /* Hardware reset of adapter */
  74. #define CMD_SSB_CLEAR 0x2000  /* Acknowledge to adapter to
  75.  * system interrupts.
  76.  */
  77. #define CMD_EXECUTE 0x1000 /* Execute SCB command */
  78. #define CMD_SCB_REQUEST 0x0800  /* Request adapter to interrupt
  79.  * system when SCB is available for
  80.  * another command.
  81.  */
  82. #define CMD_RX_CONTINUE 0x0400  /* Continue receive after odd pointer
  83.  * stop. (odd pointer receive method)
  84.  */
  85. #define CMD_RX_VALID 0x0200  /* Now actual RPL is valid. */
  86. #define CMD_TX_VALID 0x0100  /* Now actual TPL is valid. (valid
  87.  * bit receive/transmit method)
  88.  */
  89. #define CMD_SYSTEM_IRQ 0x0080  /* Adapter-to-attached-system
  90.  * interrupt is reset.
  91.  */
  92. #define CMD_CLEAR_SYSTEM_IRQ 0x0080 /* Clear SYSTEM_INTERRUPT bit.
  93.  * (write: 1=ignore, 0=reset)
  94.  */
  95. #define EXEC_SOFT_RESET 0xFF00  /* adapter soft reset. (restart
  96.  * adapter after hardware reset)
  97.  */
  98. /* ACL commands (high-low) */
  99. #define ACL_SWHLDA 0x0800  /* Software hold acknowledge. */
  100. #define ACL_SWDDIR 0x0400  /* Data transfer direction. */
  101. #define ACL_SWHRQ 0x0200  /* Pseudo DMA operation. */
  102. #define ACL_PSDMAEN 0x0100  /* Enable pseudo system DMA. */
  103. #define ACL_ARESET 0x0080  /* Adapter hardware reset command.
  104.  * (held in reset condition as
  105.  * long as bit is set)
  106.  */
  107. #define ACL_CPHALT 0x0040  /* Communication processor halt.
  108.  * (can only be set while ACL_ARESET
  109.  * bit is set; prevents adapter
  110.  * processor from executing code while
  111.  * downloading firmware)
  112.  */
  113. #define ACL_BOOT 0x0020
  114. #define ACL_SINTEN 0x0008  /* System interrupt enable/disable
  115.  * (1/0): can be written if ACL_ARESET
  116.  * is zero.
  117.  */
  118. #define ACL_PEN                 0x0004
  119. #define ACL_NSELOUT0            0x0002 
  120. #define ACL_NSELOUT1            0x0001 /* NSELOUTx have a card-specific
  121.  * meaning for setting ring speed.
  122.  */
  123. #define PS_DMA_MASK (ACL_SWHRQ | ACL_PSDMAEN)
  124. /* SIFSTS register return codes (high-low) */
  125. #define STS_SYSTEM_IRQ 0x0080 /* Adapter-to-attached-system
  126.  * interrupt is valid.
  127.  */
  128. #define STS_INITIALIZE 0x0040  /* INITIALIZE status. (ready to
  129.  * initialize)
  130.  */
  131. #define STS_TEST 0x0020  /* TEST status. (BUD not completed) */
  132. #define STS_ERROR 0x0010  /* ERROR status. (unrecoverable
  133.  * HW error occurred)
  134.  */
  135. #define STS_MASK 0x00F0  /* Mask interesting status bits. */
  136. #define STS_ERROR_MASK 0x000F  /* Get Error Code by masking the
  137.  * interrupt code bits.
  138.  */
  139. #define ADAPTER_INT_PTRS 0x0A00  /* Address offset of adapter internal
  140.  * pointers 01:0a00 (high-low) have to
  141.  * be read after init and before open.
  142.  */
  143. /* Interrupt Codes (only MAC IRQs) */
  144. #define STS_IRQ_ADAPTER_CHECK 0x0000 /* unrecoverable hardware or
  145.  * software error.
  146.  */ 
  147. #define STS_IRQ_RING_STATUS 0x0004  /* SSB is updated with ring status. */
  148. #define STS_IRQ_LLC_STATUS 0x0005 /* Not used in MAC-only microcode */
  149. #define STS_IRQ_SCB_CLEAR 0x0006 /* SCB clear, following an
  150.  * SCB_REQUEST IRQ.
  151.  */
  152. #define STS_IRQ_TIMER 0x0007 /* Not normally used in MAC ucode */
  153. #define STS_IRQ_COMMAND_STATUS 0x0008 /* SSB is updated with command 
  154.  * status.
  155.  */ 
  156. #define STS_IRQ_RECEIVE_STATUS 0x000A /* SSB is updated with receive
  157.  * status.
  158.  */
  159. #define STS_IRQ_TRANSMIT_STATUS 0x000C /* SSB is updated with transmit
  160.                                          * status
  161.  */
  162. #define STS_IRQ_RECEIVE_PENDING 0x000E /* Not used in MAC-only microcode */
  163. #define STS_IRQ_MASK 0x000F /* = STS_ERROR_MASK. */
  164. /* TRANSMIT_STATUS completion code: (SSB.Parm[0]) */
  165. #define COMMAND_COMPLETE 0x0080 /* TRANSMIT command completed
  166.                                          * (avoid this!) issue another transmit
  167.  * to send additional frames.
  168.  */
  169. #define FRAME_COMPLETE 0x0040 /* Frame has been transmitted;
  170.  * INTERRUPT_FRAME bit was set in the
  171.  * CSTAT request; indication of possibly
  172.  * more than one frame transmissions!
  173.  * SSB.Parm[0-1]: 32 bit pointer to
  174.  * TPL of last frame.
  175.  */
  176. #define LIST_ERROR 0x0020 /* Error in one of the TPLs that
  177.  * compose the frame; TRANSMIT
  178.  * terminated; Parm[1-2]: 32bit pointer
  179.  * to TPL which starts the error
  180.  * frame; error details in bits 8-13.
  181.  * (14?)
  182.  */
  183. #define FRAME_SIZE_ERROR 0x8000 /* FRAME_SIZE does not equal the sum of
  184.  * the valid DATA_COUNT fields;
  185.  * FRAME_SIZE less than header plus
  186.  * information field. (15 bytes +
  187.  * routing field) Or if FRAME_SIZE
  188.  * was specified as zero in one list.
  189.  */
  190. #define TX_THRESHOLD 0x4000 /* FRAME_SIZE greater than (BUFFER_SIZE
  191.  * - 9) * TX_BUF_MAX.
  192.  */
  193. #define ODD_ADDRESS 0x2000 /* Odd forward pointer value is
  194.  * read on a list without END_FRAME
  195.  * indication.
  196.  */
  197. #define FRAME_ERROR 0x1000 /* START_FRAME bit (not) anticipated,
  198.  * but (not) set.
  199.  */
  200. #define ACCESS_PRIORITY_ERROR 0x0800 /* Access priority requested has not
  201.  * been allowed.
  202.  */
  203. #define UNENABLED_MAC_FRAME 0x0400 /* MAC frame has source class of zero
  204.  * or MAC frame PCF ATTN field is
  205.  * greater than one.
  206.  */
  207. #define ILLEGAL_FRAME_FORMAT 0x0200 /* Bit 0 or FC field was set to one. */
  208. /*
  209.  * Since we need to support some functions even if the adapter is in a
  210.  * CLOSED state, we have a (pseudo-) command queue which holds commands
  211.  * that are outstandig to be executed.
  212.  *
  213.  * Each time a command completes, an interrupt occurs and the next
  214.  * command is executed. The command queue is actually a simple word with 
  215.  * a bit for each outstandig command. Therefore the commands will not be
  216.  * executed in the order they have been queued.
  217.  *
  218.  * The following defines the command code bits and the command queue:
  219.  */
  220. #define OC_OPEN 0x0001 /* OPEN command */
  221. #define OC_TRANSMIT 0x0002 /* TRANSMIT command */
  222. #define OC_TRANSMIT_HALT 0x0004 /* TRANSMIT_HALT command */
  223. #define OC_RECEIVE 0x0008 /* RECEIVE command */
  224. #define OC_CLOSE 0x0010 /* CLOSE command */
  225. #define OC_SET_GROUP_ADDR 0x0020 /* SET_GROUP_ADDR command */
  226. #define OC_SET_FUNCT_ADDR 0x0040 /* SET_FUNCT_ADDR command */
  227. #define OC_READ_ERROR_LOG 0x0080 /* READ_ERROR_LOG command */
  228. #define OC_READ_ADAPTER 0x0100 /* READ_ADAPTER command */
  229. #define OC_MODIFY_OPEN_PARMS 0x0400 /* MODIFY_OPEN_PARMS command */
  230. #define OC_RESTORE_OPEN_PARMS 0x0800 /* RESTORE_OPEN_PARMS command */
  231. #define OC_SET_FIRST_16_GROUP 0x1000 /* SET_FIRST_16_GROUP command */
  232. #define OC_SET_BRIDGE_PARMS 0x2000 /* SET_BRIDGE_PARMS command */
  233. #define OC_CONFIG_BRIDGE_PARMS 0x4000 /* CONFIG_BRIDGE_PARMS command */
  234. #define OPEN 0x0300 /* C: open command. S: completion. */
  235. #define TRANSMIT 0x0400 /* C: transmit command. S: completion
  236.  * status. (reject: COMMAND_REJECT if
  237.  * adapter not opened, TRANSMIT already
  238.  * issued or address passed in the SCB
  239.  * not word aligned)
  240.  */
  241. #define TRANSMIT_HALT 0x0500 /* C: interrupt TX TPL chain; if no
  242.  * TRANSMIT command issued, the command
  243.  * is ignored (completion with TRANSMIT
  244.  * status (0x0400)!)
  245.  */
  246. #define RECEIVE 0x0600 /* C: receive command. S: completion
  247.  * status. (reject: COMMAND_REJECT if
  248.  * adapter not opened, RECEIVE already
  249.  * issued or address passed in the SCB 
  250.  * not word aligned)
  251.  */
  252. #define CLOSE 0x0700 /* C: close adapter. S: completion.
  253.  * (COMMAND_REJECT if adapter not open)
  254.  */
  255. #define SET_GROUP_ADDR 0x0800 /* C: alter adapter group address after
  256.  * OPEN. S: completion. (COMMAND_REJECT
  257.  * if adapter not open)
  258.  */
  259. #define SET_FUNCT_ADDR 0x0900 /* C: alter adapter functional address
  260.  * after OPEN. S: completion.
  261.  * (COMMAND_REJECT if adapter not open)
  262.  */
  263. #define READ_ERROR_LOG 0x0A00 /* C: read adapter error counters.
  264.  * S: completion. (command ignored
  265.  * if adapter not open!)
  266.  */
  267. #define READ_ADAPTER 0x0B00 /* C: read data from adapter memory.
  268.  * (important: after init and before
  269.  * open!) S: completion. (ADAPTER_CHECK
  270.  * interrupt if undefined storage area
  271.  * read)
  272.  */
  273. #define MODIFY_OPEN_PARMS 0x0D00 /* C: modify some adapter operational
  274.  * parameters. (bit correspondend to
  275.  * WRAP_INTERFACE is ignored)
  276.  * S: completion. (reject: 
  277.  * COMMAND_REJECT)
  278.  */
  279. #define RESTORE_OPEN_PARMS 0x0E00 /* C: modify some adapter operational
  280.  * parameters. (bit correspondend
  281.  * to WRAP_INTERFACE is ignored)
  282.  * S: completion. (reject:
  283.  * COMMAND_REJECT)
  284.  */
  285. #define SET_FIRST_16_GROUP 0x0F00 /* C: alter the first two bytes in
  286.  * adapter group address.
  287.  * S: completion. (reject:
  288.  * COMMAND_REJECT)
  289.  */
  290. #define SET_BRIDGE_PARMS 0x1000 /* C: values and conditions for the
  291.  * adapter hardware to use when frames
  292.  * are copied for forwarding.
  293.  * S: completion. (reject:
  294.  * COMMAND_REJECT)
  295.  */
  296. #define CONFIG_BRIDGE_PARMS 0x1100 /* C: ..
  297.  * S: completion. (reject:
  298.  * COMMAND_REJECT)
  299.  */
  300. #define SPEED_4 4
  301. #define SPEED_16 16 /* Default transmission speed  */
  302. /* Initialization Parameter Block (IPB); word alignment necessary! */
  303. #define BURST_SIZE 0x0018 /* Default burst size */
  304. #define BURST_MODE 0x9F00 /* Burst mode enable */
  305. #define DMA_RETRIES 0x0505 /* Magic DMA retry number... */
  306. #define CYCLE_TIME 3 /* Default AT-bus cycle time: 500 ns
  307.  * (later adapter version: fix  cycle time!)
  308.  */
  309. #define LINE_SPEED_BIT 0x80
  310. /* Macro definition for the wait function. */
  311. #define ONE_SECOND_TICKS 1000000
  312. #define HALF_SECOND (ONE_SECOND_TICKS / 2)
  313. #define ONE_SECOND (ONE_SECOND_TICKS)
  314. #define TWO_SECONDS (ONE_SECOND_TICKS * 2)
  315. #define THREE_SECONDS (ONE_SECOND_TICKS * 3)
  316. #define FOUR_SECONDS (ONE_SECOND_TICKS * 4)
  317. #define FIVE_SECONDS (ONE_SECOND_TICKS * 5)
  318. #define BUFFER_SIZE  2048 /* Buffers on Adapter */
  319. #pragma pack(1)
  320. typedef struct {
  321. unsigned short Init_Options; /* Initialize with burst mode;
  322.  * LLC disabled. (MAC only)
  323.  */
  324. /* Interrupt vectors the adapter places on attached system bus. */
  325. u_int8_t  CMD_Status_IV;    /* Interrupt vector: command status. */
  326. u_int8_t  TX_IV;     /* Interrupt vector: transmit. */
  327. u_int8_t  RX_IV;     /* Interrupt vector: receive. */
  328. u_int8_t  Ring_Status_IV;   /* Interrupt vector: ring status. */
  329. u_int8_t  SCB_Clear_IV;     /* Interrupt vector: SCB clear. */
  330. u_int8_t  Adapter_CHK_IV;   /* Interrupt vector: adapter check. */
  331. u_int16_t RX_Burst_Size;    /* Max. number of transfer cycles. */
  332. u_int16_t TX_Burst_Size;    /* During DMA burst; even value! */
  333. u_int16_t DMA_Abort_Thrhld; /* Number of DMA retries. */
  334. u_int32_t SCB_Addr;   /* SCB address: even, word aligned, high-low */
  335. u_int32_t SSB_Addr;   /* SSB address: even, word aligned, high-low */
  336. } IPB, *IPB_Ptr;
  337. #pragma pack()
  338. /*
  339.  * OPEN Command Parameter List (OCPL) (can be reused, if the adapter has to
  340.  * be reopened)
  341.  */
  342. #define BUFFER_SIZE 2048 /* Buffers on Adapter. */
  343. #define TPL_SIZE 8+6*TX_FRAG_NUM /* Depending on fragments per TPL. */
  344. #define RPL_SIZE 14 /* (with TI firmware v2.26 handling
  345.  * up to nine fragments possible)
  346.  */
  347. #define TX_BUF_MIN 20 /* ??? (Stephan: calculation with */
  348. #define TX_BUF_MAX 40 /* BUFFER_SIZE and MAX_FRAME_SIZE) ??? 
  349.  */
  350. #define DISABLE_EARLY_TOKEN_RELEASE  0x1000
  351. /* OPEN Options (high-low) */
  352. #define WRAP_INTERFACE 0x0080 /* Inserting omitted for test
  353.  * purposes; transmit data appears
  354.  * as receive data. (useful for
  355.  * testing; change: CLOSE necessary)
  356.  */
  357. #define DISABLE_HARD_ERROR 0x0040 /* On HARD_ERROR & TRANSMIT_BEACON
  358.  * no RING.STATUS interrupt.
  359.  */
  360. #define DISABLE_SOFT_ERROR 0x0020 /* On SOFT_ERROR, no RING.STATUS
  361.  * interrupt.
  362.  */
  363. #define PASS_ADAPTER_MAC_FRAMES 0x0010 /* Passing unsupported MAC frames
  364.  * to system.
  365.  */
  366. #define PASS_ATTENTION_FRAMES 0x0008 /* All changed attention MAC frames are
  367.  * passed to the system.
  368.  */
  369. #define PAD_ROUTING_FIELD 0x0004 /* Routing field is padded to 18
  370.  * bytes.
  371.  */
  372. #define FRAME_HOLD 0x0002 /*Adapter waits for entire frame before
  373.  * initiating DMA transfer; otherwise:
  374.  * DMA transfer initiation if internal
  375.  * buffer filled.
  376.  */
  377. #define CONTENDER 0x0001 /* Adapter participates in the monitor
  378.  * contention process.
  379.  */
  380. #define PASS_BEACON_MAC_FRAMES 0x8000 /* Adapter passes beacon MAC frames
  381.  * to the system.
  382.  */
  383. #define EARLY_TOKEN_RELEASE  0x1000 /* Only valid in 16 Mbps operation;
  384.  * 0 = ETR. (no effect in 4 Mbps
  385.  * operation)
  386.  */
  387. #define COPY_ALL_MAC_FRAMES 0x0400 /* All MAC frames are copied to
  388.  * the system. (after OPEN: duplicate
  389.  * address test (DAT) MAC frame is 
  390.  * first received frame copied to the
  391.  * system)
  392.  */
  393. #define COPY_ALL_NON_MAC_FRAMES 0x0200 /* All non MAC frames are copied to
  394.  * the system.
  395.  */
  396. #define PASS_FIRST_BUF_ONLY 0x0100 /* Passes only first internal buffer
  397.  * of each received frame; FrameSize
  398.  * of RPLs must contain internal
  399.  * BUFFER_SIZE bits for promiscous mode.
  400.  */
  401. #define ENABLE_FULL_DUPLEX_SELECTION 0x2000 
  402.   /* Enable the use of full-duplex
  403.  * settings with bits in byte 22 in
  404.  * ocpl. (new feature in firmware
  405.  * version 3.09)
  406.  */
  407. /* Full-duplex settings */
  408. #define OPEN_FULL_DUPLEX_OFF 0x0000
  409. #define OPEN_FULL_DUPLEX_ON 0x00c0
  410. #define OPEN_FULL_DUPLEX_AUTO 0x0080
  411. #define PROD_ID_SIZE 18 /* Length of product ID. */
  412. #define TX_FRAG_NUM 3  /* Number of fragments used in one TPL. */
  413. #define TX_MORE_FRAGMENTS 0x8000 /* Bit set in DataCount to indicate more
  414.   * fragments following.
  415.   */
  416. /* XXX is there some better way to do this? */
  417. #define ISA_MAX_ADDRESS  0x00ffffff
  418. #define PCI_MAX_ADDRESS 0xffffffff
  419. #pragma pack(1)
  420. typedef struct {
  421. u_int16_t OPENOptions;
  422. u_int8_t  NodeAddr[6]; /* Adapter node address; use ROM 
  423.  * address
  424.  */
  425. u_int32_t GroupAddr; /* Multicast: high order
  426.  * bytes = 0xC000
  427.  */
  428. u_int32_t FunctAddr; /* High order bytes = 0xC000 */
  429. u_int16_t RxListSize; /* RPL size: 0 (=26), 14, 20 or
  430.  * 26 bytes read by the adapter.
  431.  * (Depending on the number of 
  432.  * fragments/list)
  433.  */
  434. u_int16_t TxListSize; /* TPL size */
  435. u_int16_t BufSize; /* Is automatically rounded up to the
  436.  * nearest nK boundary.
  437.  */
  438. u_int16_t FullDuplex;
  439. u_int16_t Reserved;
  440. u_int8_t  TXBufMin; /* Number of adapter buffers reserved
  441.  * for transmission a minimum of 2
  442.  * buffers must be allocated.
  443.  */
  444. u_int8_t  TXBufMax; /* Maximum number of adapter buffers
  445.  * for transmit; a minimum of 2 buffers
  446.  * must be available for receive.
  447.  * Default: 6
  448.  */
  449. u_int16_t ProdIDAddr[2];/* Pointer to product ID. */
  450. } OPB, *OPB_Ptr;
  451. #pragma pack()
  452. /*
  453.  * SCB: adapter commands enabled by the host system started by writing
  454.  * CMD_INTERRUPT_ADAPTER | CMD_EXECUTE (|SCB_REQUEST) to the SIFCMD IO
  455.  * register. (special case: | CMD_SYSTEM_IRQ for initialization)
  456.  */
  457. #pragma pack(1)
  458. typedef struct {
  459. u_int16_t CMD; /* Command code */
  460. u_int16_t Parm[2]; /* Pointer to Command Parameter Block */
  461. } SCB; /* System Command Block (32 bit physical address; big endian)*/
  462. #pragma pack()
  463. /*
  464.  * SSB: adapter command return status can be evaluated after COMMAND_STATUS
  465.  * adapter to system interrupt after reading SSB, the availability of the SSB
  466.  * has to be told the adapter by writing CMD_INTERRUPT_ADAPTER | CMD_SSB_CLEAR
  467.  * in the SIFCMD IO register.
  468.  */
  469. #pragma pack(1)
  470. typedef struct {
  471. u_int16_t STS; /* Status code */
  472. u_int16_t Parm[3]; /* Parameter or pointer to Status Parameter
  473.  * Block.
  474.  */
  475. } SSB; /* System Status Block (big endian - physical address)  */
  476. #pragma pack()
  477. typedef struct {
  478. unsigned short BurnedInAddrPtr; /* Pointer to adapter burned in
  479.  * address. (BIA)
  480.  */
  481. unsigned short SoftwareLevelPtr;/* Pointer to software level data. */
  482. unsigned short AdapterAddrPtr; /* Pointer to adapter addresses. */
  483. unsigned short AdapterParmsPtr; /* Pointer to adapter parameters. */
  484. unsigned short MACBufferPtr; /* Pointer to MAC buffer. (internal) */
  485. unsigned short LLCCountersPtr; /* Pointer to LLC counters.  */
  486. unsigned short SpeedFlagPtr; /* Pointer to data rate flag.
  487.  * (4/16 Mbps)
  488.  */
  489. unsigned short AdapterRAMPtr; /* Pointer to adapter RAM found. (KB) */
  490. } INTPTRS; /* Adapter internal pointers */
  491. #pragma pack(1)
  492. typedef struct {
  493. u_int8_t  Line_Error; /* Line error: code violation in
  494.  * frame or in a token, or FCS error.
  495.  */
  496. u_int8_t  Internal_Error; /* IBM specific. (Reserved_1) */
  497. u_int8_t  Burst_Error;
  498. u_int8_t  ARI_FCI_Error; /* ARI/FCI bit zero in AMP or
  499.  * SMP MAC frame.
  500.  */
  501. u_int8_t  AbortDelimeters; /* IBM specific. (Reserved_2) */
  502. u_int8_t  Reserved_3;
  503. u_int8_t  Lost_Frame_Error; /* Receive of end of transmitted
  504.  * frame failed.
  505.  */
  506. u_int8_t  Rx_Congest_Error; /* Adapter in repeat mode has not
  507.  * enough buffer space to copy incoming
  508.  * frame.
  509.  */
  510. u_int8_t  Frame_Copied_Error; /* ARI bit not zero in frame
  511.  * addressed to adapter.
  512.  */
  513. u_int8_t  Frequency_Error; /* IBM specific. (Reserved_4) */
  514. u_int8_t  Token_Error; /* (active only in monitor station) */
  515. u_int8_t  Reserved_5;
  516. u_int8_t  DMA_Bus_Error; /* DMA bus errors not exceeding the
  517.  * abort thresholds.
  518.  */
  519. u_int8_t  DMA_Parity_Error; /* DMA parity errors not exceeding
  520.  * the abort thresholds.
  521.  */
  522. } ERRORTAB; /* Adapter error counters */
  523. #pragma pack()
  524. /*--------------------- Send and Receive definitions -------------------*/
  525. #pragma pack(1)
  526. typedef struct {
  527. u_int16_t DataCount; /* Value 0, even and odd values are
  528.  * permitted; value is unaltered most
  529.  * significant bit set: following
  530.  * fragments last fragment: most
  531.  * significant bit is not evaluated.
  532.  * (???)
  533.  */
  534. u_int32_t DataAddr; /* Pointer to frame data fragment;
  535.  * even or odd.
  536.  */
  537. } Fragment;
  538. #pragma pack()
  539. #define MAX_FRAG_NUMBERS    9 /* Maximal number of fragments possible to use
  540.  * in one RPL/TPL. (depending on TI firmware 
  541.  * version)
  542.  */
  543. #define MAX_TX_QUEUE     10 /* Maximal number of skb's queued in driver. */
  544. /*
  545.  * AC (1), FC (1), Dst (6), Src (6), RIF (18), Data (4472) = 4504
  546.  * The packet size can be one of the follows: 548, 1502, 2084, 4504, 8176,
  547.  * 11439, 17832. Refer to TMS380 Second Generation Token Ring User's Guide
  548.  * Page 2-27.
  549.  */
  550. #define HEADER_SIZE (1 + 1 + 6 + 6)
  551. #define SRC_SIZE 18
  552. #define MIN_DATA_SIZE 516
  553. #define DEFAULT_DATA_SIZE 4472
  554. #define MAX_DATA_SIZE 17800
  555. #define DEFAULT_PACKET_SIZE (HEADER_SIZE + SRC_SIZE + DEFAULT_DATA_SIZE)
  556. #define MIN_PACKET_SIZE     (HEADER_SIZE + SRC_SIZE + MIN_DATA_SIZE)
  557. #define MAX_PACKET_SIZE     (HEADER_SIZE + SRC_SIZE + MAX_DATA_SIZE)
  558. /*
  559.  * Macros to deal with the frame status field.
  560.  */
  561. #define AC_NOT_RECOGNIZED 0x00
  562. #define GROUP_BIT 0x80
  563. #define GET_TRANSMIT_STATUS_HIGH_BYTE(Ts) ((unsigned char)((Ts) >> 8))
  564. #define GET_FRAME_STATUS_HIGH_AC(Fs)   ((unsigned char)(((Fs) & 0xC0) >> 6))
  565. #define GET_FRAME_STATUS_LOW_AC(Fs)       ((unsigned char)(((Fs) & 0x0C) >> 2))
  566. #define DIRECTED_FRAME(Context)           (!((Context)->MData[2] & GROUP_BIT))
  567. /*--------------------- Send Functions ---------------------------------*/
  568. /* define TX_CSTAT _REQUEST (R) and _COMPLETE (C) values (high-low) */
  569. #define TX_VALID 0x0080 /* R: set via TRANSMIT.VALID interrupt.
  570.  * C: always reset to zero!
  571.  */
  572. #define TX_FRAME_COMPLETE 0x0040 /* R: must be reset to zero.
  573.  * C: set to one.
  574.  */
  575. #define TX_START_FRAME 0x0020  /* R: start of a frame: 1 
  576.  * C: unchanged.
  577.  */
  578. #define TX_END_FRAME 0x0010  /* R: end of a frame: 1
  579.  * C: unchanged.
  580.  */
  581. #define TX_FRAME_IRQ 0x0008  /* R: request interrupt generation
  582.  * after transmission.
  583.  * C: unchanged.
  584.  */
  585. #define TX_ERROR 0x0004  /* R: reserved.
  586.  * C: set to one if Error occurred.
  587.  */
  588. #define TX_INTERFRAME_WAIT 0x0004
  589. #define TX_PASS_CRC 0x0002  /* R: set if CRC value is already
  590.  * calculated. (valid only in
  591.  * FRAME_START TPL)
  592.  * C: unchanged.
  593.  */
  594. #define TX_PASS_SRC_ADDR 0x0001  /* R: adapter uses explicit frame
  595.  * source address and does not overwrite
  596.  * with the adapter node address.
  597.  * (valid only in FRAME_START TPL)
  598.  *
  599.  * C: unchanged.
  600.  */
  601. #define TX_STRIP_FS 0xFF00  /* R: reserved.
  602.  * C: if no Transmission Error,
  603.  * field contains copy of FS byte after
  604.  * stripping of frame.
  605.  */
  606. /*
  607.  * Structure of Transmit Parameter Lists (TPLs) (only one frame every TPL,
  608.  * but possibly multiple TPLs for one frame) the length of the TPLs has to be
  609.  * initialized in the OPL. (OPEN parameter list)
  610.  */
  611. #define TPL_NUM 3 /* Number of Transmit Parameter Lists.
  612.  * !! MUST BE >= 3 !!
  613.  */
  614. #pragma pack(1)
  615. typedef struct s_TPL TPL;
  616. struct s_TPL { /* Transmit Parameter List (align on even word boundaries) */
  617. u_int32_t NextTPLAddr; /* Pointer to next TPL in chain; if
  618.  * pointer is odd: this is the last
  619.  * TPL. Pointing to itself can cause
  620.  * problems!
  621.  */
  622. volatile u_int16_t Status; /* Initialized by the adapter:
  623.  * CSTAT_REQUEST important: update least
  624.  * significant bit first! Set by the
  625.  * adapter: CSTAT_COMPLETE status.
  626.  */
  627. u_int16_t FrameSize; /* Number of bytes to be transmitted
  628.  * as a frame including AC/FC,
  629.  * Destination, Source, Routing field
  630.  * not including CRC, FS, End Delimiter
  631.  * (valid only if START_FRAME bit in 
  632.  * CSTAT nonzero) must not be zero in
  633.  * any list; maximum value: (BUFFER_SIZE
  634.  * - 8) * TX_BUF_MAX sum of DataCount
  635.  * values in FragmentList must equal
  636.  * Frame_Size value in START_FRAME TPL!
  637.  * frame data fragment list.
  638.  */
  639. /* TPL/RPL size in OPEN parameter list depending on maximal
  640.  * numbers of fragments used in one parameter list.
  641.  */
  642. Fragment FragList[TX_FRAG_NUM]; /* Maximum: nine frame fragments in one
  643.  * TPL actual version of firmware: 9
  644.  * fragments possible.
  645.  */
  646. #pragma pack()
  647. /* Special proprietary data and precalculations */
  648. TPL *NextTPLPtr; /* Pointer to next TPL in chain. */
  649. unsigned char *MData;
  650. struct sk_buff *Skb;
  651. unsigned char TPLIndex;
  652. volatile unsigned char BusyFlag;/* Flag: TPL busy? */
  653. dma_addr_t DMABuff; /* DMA IO bus address from pci_map */
  654. };
  655. /* ---------------------Receive Functions-------------------------------*
  656.  * define RECEIVE_CSTAT_REQUEST (R) and RECEIVE_CSTAT_COMPLETE (C) values.
  657.  * (high-low)
  658.  */
  659. #define RX_VALID 0x0080 /* R: set; tell adapter with
  660.  * RECEIVE.VALID interrupt.
  661.  * C: reset to zero.
  662.  */
  663. #define RX_FRAME_COMPLETE 0x0040  /* R: must be reset to zero,
  664.  * C: set to one.
  665.  */
  666. #define RX_START_FRAME 0x0020  /* R: must be reset to zero.
  667.  * C: set to one on the list.
  668.  */
  669. #define RX_END_FRAME 0x0010  /* R: must be reset to zero.
  670.  * C: set to one on the list
  671.  * that ends the frame.
  672.  */
  673. #define RX_FRAME_IRQ 0x0008  /* R: request interrupt generation
  674.  * after receive.
  675.  * C: unchanged.
  676.  */
  677. #define RX_INTERFRAME_WAIT 0x0004  /* R: after receiving a frame:
  678.  * interrupt and wait for a
  679.  * RECEIVE.CONTINUE.
  680.  * C: unchanged.
  681.  */
  682. #define RX_PASS_CRC 0x0002  /* R: if set, the adapter includes
  683.  * the CRC in data passed. (last four 
  684.  * bytes; valid only if FRAME_START is
  685.  * set)
  686.  * C: set, if CRC is included in
  687.  * received data.
  688.  */
  689. #define RX_PASS_SRC_ADDR 0x0001  /* R: adapter uses explicit frame
  690.  * source address and does not
  691.  * overwrite with the adapter node
  692.  * address. (valid only if FRAME_START
  693.  * is set)
  694.  * C: unchanged.
  695.  */
  696. #define RX_RECEIVE_FS 0xFC00  /* R: reserved; must be reset to zero.
  697.  * C: on lists with START_FRAME, field
  698.  * contains frame status field from
  699.  * received frame; otherwise cleared.
  700.  */
  701. #define RX_ADDR_MATCH 0x0300  /* R: reserved; must be reset to zero.
  702.  * C: address match code mask.
  703.  */ 
  704. #define RX_STATUS_MASK 0x00FF  /* Mask for receive status bits. */
  705. #define RX_INTERN_ADDR_MATCH    0x0100  /* C: internally address match. */
  706. #define RX_EXTERN_ADDR_MATCH    0x0200  /* C: externally matched via
  707.  * XMATCH/XFAIL interface.
  708.  */
  709. #define RX_INTEXT_ADDR_MATCH    0x0300  /* C: internally and externally
  710.  * matched.
  711.  */
  712. #define RX_READY (RX_VALID | RX_FRAME_IRQ) /* Ready for receive. */
  713. /* Constants for Command Status Interrupt.
  714.  * COMMAND_REJECT status field bit functions (SSB.Parm[0])
  715.  */
  716. #define ILLEGAL_COMMAND 0x0080 /* Set if an unknown command
  717.  * is issued to the adapter
  718.  */
  719. #define ADDRESS_ERROR 0x0040  /* Set if any address field in
  720.  * the SCB is odd. (not word aligned)
  721.  */
  722. #define ADAPTER_OPEN 0x0020  /* Command issued illegal with
  723.  * open adapter.
  724.  */
  725. #define ADAPTER_CLOSE 0x0010  /* Command issued illegal with
  726.  * closed adapter.
  727.  */
  728. #define SAME_COMMAND 0x0008  /* Command issued with same command
  729.  * already executing.
  730.  */
  731. /* OPEN_COMPLETION values (SSB.Parm[0], MSB) */
  732. #define NODE_ADDR_ERROR 0x0040  /* Wrong address or BIA read
  733.  * zero address.
  734.  */
  735. #define LIST_SIZE_ERROR 0x0020  /* If List_Size value not in 0,
  736.  * 14, 20, 26.
  737.  */
  738. #define BUF_SIZE_ERROR 0x0010  /* Not enough available memory for
  739.  * two buffers.
  740.  */
  741. #define TX_BUF_COUNT_ERROR 0x0004  /* Remaining receive buffers less than
  742.  * two.
  743.  */
  744. #define OPEN_ERROR 0x0002 /* Error during ring insertion; more
  745.  * information in bits 8-15.
  746.  */
  747. /* Standard return codes */
  748. #define GOOD_COMPLETION 0x0080  /* =OPEN_SUCCESSFULL */
  749. #define INVALID_OPEN_OPTION 0x0001  /* OPEN options are not supported by
  750.  * the adapter.
  751.  */
  752. /* OPEN phases; details of OPEN_ERROR (SSB.Parm[0], LSB)            */
  753. #define OPEN_PHASES_MASK            0xF000  /* Check only the bits 8-11. */
  754. #define LOBE_MEDIA_TEST             0x1000
  755. #define PHYSICAL_INSERTION          0x2000
  756. #define ADDRESS_VERIFICATION        0x3000
  757. #define PARTICIPATION_IN_RING_POLL  0x4000
  758. #define REQUEST_INITIALISATION      0x5000
  759. #define FULLDUPLEX_CHECK            0x6000
  760. /* OPEN error codes; details of OPEN_ERROR (SSB.Parm[0], LSB) */
  761. #define OPEN_ERROR_CODES_MASK 0x0F00  /* Check only the bits 12-15. */
  762. #define OPEN_FUNCTION_FAILURE   0x0100  /* Unable to transmit to itself or
  763.  * frames received before insertion.
  764.  */
  765. #define OPEN_SIGNAL_LOSS 0x0200 /* Signal loss condition detected at
  766.  * receiver.
  767.  */
  768. #define OPEN_TIMEOUT 0x0500 /* Insertion timer expired before
  769.  * logical insertion.
  770.  */
  771. #define OPEN_RING_FAILURE 0x0600 /* Unable to receive own ring purge
  772.  * MAC frames.
  773.  */
  774. #define OPEN_RING_BEACONING 0x0700 /* Beacon MAC frame received after
  775.  * ring insertion.
  776.  */
  777. #define OPEN_DUPLICATE_NODEADDR 0x0800  /* Other station in ring found
  778.  * with the same address.
  779.  */
  780. #define OPEN_REQUEST_INIT 0x0900 /* RPS present but does not respond. */
  781. #define OPEN_REMOVE_RECEIVED    0x0A00  /* Adapter received a remove adapter
  782.  * MAC frame.
  783.  */
  784. #define OPEN_FULLDUPLEX_SET 0x0D00 /* Got this with full duplex on when
  785.  * trying to connect to a normal ring.
  786.  */
  787. /* SET_BRIDGE_PARMS return codes: */
  788. #define BRIDGE_INVALID_MAX_LEN  0x4000  /* MAX_ROUTING_FIELD_LENGTH odd,
  789.  * less than 6 or > 30.
  790.  */
  791. #define BRIDGE_INVALID_SRC_RING 0x2000  /* SOURCE_RING number zero, too large
  792.  * or = TARGET_RING.
  793.  */
  794. #define BRIDGE_INVALID_TRG_RING 0x1000  /* TARGET_RING number zero, too large
  795.  * or = SOURCE_RING.
  796.  */
  797. #define BRIDGE_INVALID_BRDGE_NO 0x0800  /* BRIDGE_NUMBER too large. */
  798. #define BRIDGE_INVALID_OPTIONS  0x0400  /* Invalid bridge options. */
  799. #define BRIDGE_DIAGS_FAILED     0x0200  /* Diagnostics of TMS380SRA failed. */
  800. #define BRIDGE_NO_SRA           0x0100  /* The TMS380SRA does not exist in HW
  801.  * configuration.
  802.  */
  803. /*
  804.  * Bring Up Diagnostics error codes.
  805.  */
  806. #define BUD_INITIAL_ERROR       0x0
  807. #define BUD_CHECKSUM_ERROR      0x1
  808. #define BUD_ADAPTER_RAM_ERROR   0x2
  809. #define BUD_INSTRUCTION_ERROR   0x3
  810. #define BUD_CONTEXT_ERROR       0x4
  811. #define BUD_PROTOCOL_ERROR      0x5
  812. #define BUD_INTERFACE_ERROR 0x6
  813. /* BUD constants */
  814. #define BUD_MAX_RETRIES         3
  815. #define BUD_MAX_LOOPCNT         6
  816. #define BUD_TIMEOUT             3000
  817. /* Initialization constants */
  818. #define INIT_MAX_RETRIES        3 /* Maximum three retries. */
  819. #define INIT_MAX_LOOPCNT        22      /* Maximum loop counts. */
  820. /* RING STATUS field values (high/low) */
  821. #define SIGNAL_LOSS             0x0080  /* Loss of signal on the ring
  822.  * detected.
  823.  */
  824. #define HARD_ERROR              0x0040  /* Transmitting or receiving beacon
  825.  * frames.
  826.  */
  827. #define SOFT_ERROR              0x0020  /* Report error MAC frame
  828.  * transmitted.
  829.  */
  830. #define TRANSMIT_BEACON         0x0010  /* Transmitting beacon frames on the
  831.  * ring.
  832.  */
  833. #define LOBE_WIRE_FAULT         0x0008  /* Open or short circuit in the
  834.  * cable to concentrator; adapter
  835.  * closed.
  836.  */
  837. #define AUTO_REMOVAL_ERROR      0x0004  /* Lobe wrap test failed, deinserted;
  838.  * adapter closed.
  839.  */
  840. #define REMOVE_RECEIVED         0x0001  /* Received a remove ring station MAC
  841.  * MAC frame request; adapter closed.
  842.  */
  843. #define COUNTER_OVERFLOW        0x8000  /* Overflow of one of the adapters
  844.  * error counters; READ.ERROR.LOG.
  845.  */
  846. #define SINGLE_STATION          0x4000  /* Adapter is the only station on the
  847.  * ring.
  848.  */
  849. #define RING_RECOVERY           0x2000  /* Claim token MAC frames on the ring;
  850.  * reset after ring purge frame.
  851.  */
  852. #define ADAPTER_CLOSED (LOBE_WIRE_FAULT | AUTO_REMOVAL_ERROR |
  853.                         REMOVE_RECEIVED)
  854. /* Adapter_check_block.Status field bit assignments: */
  855. #define DIO_PARITY              0x8000  /* Adapter detects bad parity
  856.  * through direct I/O access.
  857.  */
  858. #define DMA_READ_ABORT          0x4000  /* Aborting DMA read operation
  859.  * from system Parm[0]: 0=timeout,
  860.  * 1=parity error, 2=bus error;
  861.  * Parm[1]: 32 bit pointer to host
  862.  * system address at failure.
  863.  */
  864. #define DMA_WRITE_ABORT         0x2000  /* Aborting DMA write operation
  865.  * to system. (parameters analogous to
  866.  * DMA_READ_ABORT)
  867.  */
  868. #define ILLEGAL_OP_CODE         0x1000  /* Illegal operation code in the
  869.  * the adapters firmware Parm[0]-2:
  870.  * communications processor registers
  871.  * R13-R15.
  872.  */
  873. #define PARITY_ERRORS           0x0800  /* Adapter detects internal bus
  874.  * parity error.
  875.  */
  876. #define RAM_DATA_ERROR          0x0080  /* Valid only during RAM testing;
  877.  * RAM data error Parm[0-1]: 32 bit
  878.  * pointer to RAM location.
  879.  */
  880. #define RAM_PARITY_ERROR        0x0040  /* Valid only during RAM testing;
  881.  * RAM parity error Parm[0-1]: 32 bit
  882.  * pointer to RAM location.
  883.  */
  884. #define RING_UNDERRUN           0x0020  /* Internal DMA underrun when
  885.  * transmitting onto ring.
  886.  */
  887. #define INVALID_IRQ             0x0008  /* Unrecognized interrupt generated
  888.  * internal to adapter Parm[0-2]:
  889.  * adapter register R13-R15.
  890.  */
  891. #define INVALID_ERROR_IRQ       0x0004  /* Unrecognized error interrupt
  892.  * generated Parm[0-2]: adapter register
  893.  * R13-R15.
  894.  */
  895. #define INVALID_XOP             0x0002  /* Unrecognized XOP request in
  896.  * communication processor Parm[0-2]:
  897.  * adapter register R13-R15.
  898.  */
  899. #define CHECKADDR               0x05E0  /* Adapter check status information
  900.  * address offset.
  901.  */
  902. #define ROM_PAGE_0              0x0000  /* Adapter ROM page 0. */
  903. /*
  904.  * RECEIVE.STATUS interrupt result SSB values: (high-low)
  905.  * (RECEIVE_COMPLETE field bit definitions in SSB.Parm[0])
  906.  */
  907. #define RX_COMPLETE             0x0080  /* SSB.Parm[0]; SSB.Parm[1]: 32
  908.  * bit pointer to last RPL.
  909.  */
  910. #define RX_SUSPENDED            0x0040  /* SSB.Parm[0]; SSB.Parm[1]: 32
  911.  * bit pointer to RPL with odd
  912.  * forward pointer.
  913.  */
  914. /* Valid receive CSTAT: */
  915. #define RX_FRAME_CONTROL_BITS (RX_VALID | RX_START_FRAME | RX_END_FRAME | 
  916.        RX_FRAME_COMPLETE)
  917. #define VALID_SINGLE_BUFFER_FRAME (RX_START_FRAME | RX_END_FRAME | 
  918.    RX_FRAME_COMPLETE)
  919. typedef enum SKB_STAT SKB_STAT;
  920. enum SKB_STAT {
  921. SKB_UNAVAILABLE,
  922. SKB_DMA_DIRECT,
  923. SKB_DATA_COPY
  924. };
  925. /* Receive Parameter List (RPL) The length of the RPLs has to be initialized 
  926.  * in the OPL. (OPEN parameter list)
  927.  */
  928. #define RPL_NUM 3
  929. #define RX_FRAG_NUM     1 /* Maximal number of used fragments in one RPL.
  930.  * (up to firmware v2.24: 3, now: up to 9)
  931.  */
  932. #pragma pack(1)
  933. typedef struct s_RPL RPL;
  934. struct s_RPL { /* Receive Parameter List */
  935. u_int32_t NextRPLAddr; /* Pointer to next RPL in chain
  936.  * (normalized = physical 32 bit
  937.  * address) if pointer is odd: this
  938.  * is last RPL. Pointing to itself can
  939.  * cause problems!
  940.  */
  941. volatile u_int16_t Status; /* Set by creation of Receive Parameter
  942.  * List RECEIVE_CSTAT_COMPLETE set by
  943.  * adapter in lists that start or end
  944.  * a frame.
  945.  */
  946. volatile u_int16_t FrameSize;  /* Number of bytes received as a
  947.  * frame including AC/FC, Destination,
  948.  * Source, Routing field not including 
  949.  * CRC, FS (Frame Status), End Delimiter
  950.  * (valid only if START_FRAME bit in 
  951.  * CSTAT nonzero) must not be zero in
  952.  * any list; maximum value: (BUFFER_SIZE
  953.  * - 8) * TX_BUF_MAX sum of DataCount
  954.  * values in FragmentList must equal
  955.  * Frame_Size value in START_FRAME TPL!
  956.  * frame data fragment list
  957.  */
  958. /* TPL/RPL size in OPEN parameter list depending on maximal numbers
  959.  * of fragments used in one parameter list.
  960.  */
  961. Fragment FragList[RX_FRAG_NUM]; /* Maximum: nine frame fragments in
  962.  * one TPL. Actual version of firmware:
  963.  * 9 fragments possible.
  964.  */
  965. #pragma pack()
  966. /* Special proprietary data and precalculations. */
  967. RPL *NextRPLPtr; /* Logical pointer to next RPL in chain. */
  968. unsigned char *MData;
  969. struct sk_buff *Skb;
  970. SKB_STAT SkbStat;
  971. int RPLIndex;
  972. dma_addr_t DMABuff; /* DMA IO bus address from pci_map */
  973. };
  974. /* Information that need to be kept for each board. */
  975. typedef struct net_local {
  976. #pragma pack(1)
  977. IPB ipb; /* Initialization Parameter Block. */
  978. SCB scb; /* System Command Block: system to adapter 
  979.  * communication.
  980.  */
  981. SSB ssb; /* System Status Block: adapter to system 
  982.  * communication.
  983.  */
  984. OPB ocpl; /* Open Options Parameter Block. */
  985. ERRORTAB errorlogtable; /* Adapter statistic error counters.
  986.  * (read from adapter memory)
  987.  */
  988. unsigned char ProductID[PROD_ID_SIZE + 1]; /* Product ID */
  989. #pragma pack()
  990. TPL Tpl[TPL_NUM];
  991. TPL *TplFree;
  992. TPL *TplBusy;
  993. unsigned char LocalTxBuffers[TPL_NUM][DEFAULT_PACKET_SIZE];
  994. RPL Rpl[RPL_NUM];
  995. RPL *RplHead;
  996. RPL *RplTail;
  997. unsigned char LocalRxBuffers[RPL_NUM][DEFAULT_PACKET_SIZE];
  998. struct pci_dev *pdev;
  999. int DataRate;
  1000. unsigned char ScbInUse;
  1001. unsigned short CMDqueue;
  1002. unsigned long AdapterOpenFlag:1;
  1003. unsigned long AdapterVirtOpenFlag:1;
  1004. unsigned long OpenCommandIssued:1;
  1005. unsigned long TransmitCommandActive:1;
  1006. unsigned long TransmitHaltScheduled:1;
  1007. unsigned long HaltInProgress:1;
  1008. unsigned long LobeWireFaultLogged:1;
  1009. unsigned long ReOpenInProgress:1;
  1010. unsigned long Sleeping:1;
  1011. unsigned long LastOpenStatus;
  1012. unsigned short CurrentRingStatus;
  1013. unsigned long MaxPacketSize;
  1014. unsigned long StartTime;
  1015. unsigned long LastSendTime;
  1016. struct sk_buff_head SendSkbQueue;
  1017. unsigned short QueueSkb;
  1018. struct tr_statistics MacStat; /* MAC statistics structure */
  1019. unsigned long dmalimit; /* the max DMA address (ie, ISA) */
  1020. dma_addr_t    dmabuffer; /* the DMA bus address corresponding to
  1021.     priv. Might be different from virt_to_bus()
  1022.     for architectures with IO MMU (Alpha) */
  1023. struct timer_list timer;
  1024. wait_queue_head_t  wait_for_tok_int;
  1025. INTPTRS intptrs; /* Internal adapter pointer. Must be read
  1026.  * before OPEN command.
  1027.  */
  1028. unsigned short (*setnselout)(struct net_device *);
  1029. unsigned short (*sifreadb)(struct net_device *, unsigned short);
  1030. void (*sifwriteb)(struct net_device *, unsigned short, unsigned short);
  1031. unsigned short (*sifreadw)(struct net_device *, unsigned short);
  1032. void (*sifwritew)(struct net_device *, unsigned short, unsigned short);
  1033. void *tmspriv;
  1034. } NET_LOCAL;
  1035. #endif /* __KERNEL__ */
  1036. #endif /* __LINUX_TMS380TR_H */