sundance.c
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:52k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. /* sundance.c: A Linux device driver for the Sundance ST201 "Alta". */
  2. /*
  3. Written 1999-2000 by Donald Becker.
  4. This software may be used and distributed according to the terms of
  5. the GNU General Public License (GPL), incorporated herein by reference.
  6. Drivers based on or derived from this code fall under the GPL and must
  7. retain the authorship, copyright and license notice.  This file is not
  8. a complete program and may only be used when the entire operating
  9. system is licensed under the GPL.
  10. The author may be reached as becker@scyld.com, or C/O
  11. Scyld Computing Corporation
  12. 410 Severn Ave., Suite 210
  13. Annapolis MD 21403
  14. Support and updates available at
  15. http://www.scyld.com/network/sundance.html
  16. Version LK1.01a (jgarzik):
  17. - Replace some MII-related magic numbers with constants
  18. Version LK1.02 (D-Link):
  19. - Add new board to PCI ID list
  20. - Fix multicast bug
  21. Version LK1.03 (D-Link):
  22. - New Rx scheme, reduce Rx congestion
  23. - Option to disable flow control
  24. Version LK1.04 (D-Link):
  25. - Tx timeout recovery
  26. - More support for ethtool.
  27. Version LK1.04a:
  28. - Remove unused/constant members from struct pci_id_info
  29. (which then allows removal of 'drv_flags' from private struct)
  30. (jgarzik)
  31. - If no phy is found, fail to load that board (jgarzik)
  32. - Always start phy id scan at id 1 to avoid problems (Donald Becker)
  33. - Autodetect where mii_preable_required is needed,
  34. default to not needed.  (Donald Becker)
  35. Version LK1.04b:
  36. - Remove mii_preamble_required module parameter (Donald Becker)
  37. - Add per-interface mii_preamble_required (setting is autodetected)
  38.   (Donald Becker)
  39. - Remove unnecessary cast from void pointer (jgarzik)
  40. - Re-align comments in private struct (jgarzik)
  41. Version LK1.04c (jgarzik):
  42. - Support bitmapped message levels (NETIF_MSG_xxx), and the
  43.   two ethtool ioctls that get/set them
  44. - Don't hand-code MII ethtool support, use standard API/lib
  45. Version LK1.04d:
  46. - Merge from Donald Becker's sundance.c: (Jason Lunz)
  47. * proper support for variably-sized MTUs
  48. * default to PIO, to fix chip bugs
  49. - Add missing unregister_netdev (Jason Lunz)
  50. - Add CONFIG_SUNDANCE_MMIO config option (jgarzik)
  51. - Better rx buf size calculation (Donald Becker)
  52. Version LK1.05 (D-Link):
  53. - Fix DFE-580TX packet drop issue (for DL10050C)
  54. - Fix reset_tx logic
  55. Version LK1.06 (D-Link):
  56. - Fix crash while unloading driver
  57. Versin LK1.06b (D-Link):
  58. - New tx scheme, adaptive tx_coalesce
  59. */
  60. #define DRV_NAME "sundance"
  61. #define DRV_VERSION "1.01+LK1.06b"
  62. #define DRV_RELDATE "6-Nov-2002"
  63. /* The user-configurable values.
  64.    These may be modified when a driver module is loaded.*/
  65. static int debug = 1; /* 1 normal messages, 0 quiet .. 7 verbose. */
  66. /* Maximum events (Rx packets, etc.) to handle at each interrupt. */
  67. static int max_interrupt_work = 0;
  68. /* Maximum number of multicast addresses to filter (vs. rx-all-multicast).
  69.    Typical is a 64 element hash table based on the Ethernet CRC.  */
  70. static int multicast_filter_limit = 32;
  71. /* Set the copy breakpoint for the copy-only-tiny-frames scheme.
  72.    Setting to > 1518 effectively disables this feature.
  73.    This chip can receive into offset buffers, so the Alpha does not
  74.    need a copy-align. */
  75. static int rx_copybreak;
  76. static int flowctrl=1;
  77. /* media[] specifies the media type the NIC operates at.
  78.  autosense Autosensing active media.
  79.  10mbps_hd  10Mbps half duplex.
  80.  10mbps_fd  10Mbps full duplex.
  81.  100mbps_hd  100Mbps half duplex.
  82.  100mbps_fd  100Mbps full duplex.
  83.  0 Autosensing active media.
  84.  1   10Mbps half duplex.
  85.  2   10Mbps full duplex.
  86.  3   100Mbps half duplex.
  87.  4   100Mbps full duplex.
  88. */
  89. #define MAX_UNITS 8
  90. static char *media[MAX_UNITS];
  91. /* Operational parameters that are set at compile time. */
  92. /* Keep the ring sizes a power of two for compile efficiency.
  93.    The compiler will convert <unsigned>'%'<2^N> into a bit mask.
  94.    Making the Tx ring too large decreases the effectiveness of channel
  95.    bonding and packet priority, and more than 128 requires modifying the
  96.    Tx error recovery.
  97.    Large receive rings merely waste memory. */
  98. #define TX_RING_SIZE 32
  99. #define TX_QUEUE_LEN (TX_RING_SIZE - 1) /* Limit ring entries actually used.  */
  100. #define RX_RING_SIZE 64
  101. #define RX_BUDGET 32
  102. #define TX_TOTAL_SIZE TX_RING_SIZE*sizeof(struct netdev_desc)
  103. #define RX_TOTAL_SIZE RX_RING_SIZE*sizeof(struct netdev_desc)
  104. /* Operational parameters that usually are not changed. */
  105. /* Time in jiffies before concluding the transmitter is hung. */
  106. #define TX_TIMEOUT  (4*HZ)
  107. #define PKT_BUF_SZ 1536 /* Size of each temporary Rx buffer.*/
  108. #ifndef __KERNEL__
  109. #define __KERNEL__
  110. #endif
  111. #if !defined(__OPTIMIZE__)
  112. #warning  You must compile this file with the correct options!
  113. #warning  See the last lines of the source file.
  114. #error You must compile this driver with "-O".
  115. #endif
  116. /* Include files, designed to support most kernel versions 2.0.0 and later. */
  117. #include <linux/module.h>
  118. #include <linux/kernel.h>
  119. #include <linux/string.h>
  120. #include <linux/timer.h>
  121. #include <linux/errno.h>
  122. #include <linux/ioport.h>
  123. #include <linux/slab.h>
  124. #include <linux/interrupt.h>
  125. #include <linux/pci.h>
  126. #include <linux/netdevice.h>
  127. #include <linux/etherdevice.h>
  128. #include <linux/skbuff.h>
  129. #include <linux/init.h>
  130. #include <asm/uaccess.h>
  131. #include <asm/processor.h> /* Processor type for cache alignment. */
  132. #include <asm/bitops.h>
  133. #include <asm/io.h>
  134. #include <linux/delay.h>
  135. #include <linux/spinlock.h>
  136. #ifndef _COMPAT_WITH_OLD_KERNEL
  137. #include <linux/crc32.h>
  138. #include <linux/ethtool.h>
  139. #include <linux/mii.h>
  140. #else
  141. #include "crc32.h"
  142. #include "ethtool.h"
  143. #include "mii.h"
  144. #include "compat.h"
  145. #endif
  146. /* These identify the driver base version and may not be removed. */
  147. static char version[] __devinitdata =
  148. KERN_INFO DRV_NAME ".c:v" DRV_VERSION " " DRV_RELDATE "  Written by Donald Beckern"
  149. KERN_INFO "  http://www.scyld.com/network/sundance.htmln";
  150. MODULE_AUTHOR("Donald Becker <becker@scyld.com>");
  151. MODULE_DESCRIPTION("Sundance Alta Ethernet driver");
  152. MODULE_LICENSE("GPL");
  153. MODULE_PARM(max_interrupt_work, "i");
  154. MODULE_PARM(debug, "i");
  155. MODULE_PARM(rx_copybreak, "i");
  156. MODULE_PARM(media, "1-" __MODULE_STRING(MAX_UNITS) "s");
  157. MODULE_PARM(flowctrl, "i");
  158. MODULE_PARM_DESC(max_interrupt_work, "Sundance Alta maximum events handled per interrupt");
  159. MODULE_PARM_DESC(debug, "Sundance Alta debug level (0-5)");
  160. MODULE_PARM_DESC(rx_copybreak, "Sundance Alta copy breakpoint for copy-only-tiny-frames");
  161. MODULE_PARM_DESC(flowctrl, "Sundance Alta flow control [0|1]");
  162. /*
  163. Theory of Operation
  164. I. Board Compatibility
  165. This driver is designed for the Sundance Technologies "Alta" ST201 chip.
  166. II. Board-specific settings
  167. III. Driver operation
  168. IIIa. Ring buffers
  169. This driver uses two statically allocated fixed-size descriptor lists
  170. formed into rings by a branch from the final descriptor to the beginning of
  171. the list.  The ring sizes are set at compile time by RX/TX_RING_SIZE.
  172. Some chips explicitly use only 2^N sized rings, while others use a
  173. 'next descriptor' pointer that the driver forms into rings.
  174. IIIb/c. Transmit/Receive Structure
  175. This driver uses a zero-copy receive and transmit scheme.
  176. The driver allocates full frame size skbuffs for the Rx ring buffers at
  177. open() time and passes the skb->data field to the chip as receive data
  178. buffers.  When an incoming frame is less than RX_COPYBREAK bytes long,
  179. a fresh skbuff is allocated and the frame is copied to the new skbuff.
  180. When the incoming frame is larger, the skbuff is passed directly up the
  181. protocol stack.  Buffers consumed this way are replaced by newly allocated
  182. skbuffs in a later phase of receives.
  183. The RX_COPYBREAK value is chosen to trade-off the memory wasted by
  184. using a full-sized skbuff for small frames vs. the copying costs of larger
  185. frames.  New boards are typically used in generously configured machines
  186. and the underfilled buffers have negligible impact compared to the benefit of
  187. a single allocation size, so the default value of zero results in never
  188. copying packets.  When copying is done, the cost is usually mitigated by using
  189. a combined copy/checksum routine.  Copying also preloads the cache, which is
  190. most useful with small frames.
  191. A subtle aspect of the operation is that the IP header at offset 14 in an
  192. ethernet frame isn't longword aligned for further processing.
  193. Unaligned buffers are permitted by the Sundance hardware, so
  194. frames are received into the skbuff at an offset of "+2", 16-byte aligning
  195. the IP header.
  196. IIId. Synchronization
  197. The driver runs as two independent, single-threaded flows of control.  One
  198. is the send-packet routine, which enforces single-threaded use by the
  199. dev->tbusy flag.  The other thread is the interrupt handler, which is single
  200. threaded by the hardware and interrupt handling software.
  201. The send packet thread has partial control over the Tx ring and 'dev->tbusy'
  202. flag.  It sets the tbusy flag whenever it's queuing a Tx packet. If the next
  203. queue slot is empty, it clears the tbusy flag when finished otherwise it sets
  204. the 'lp->tx_full' flag.
  205. The interrupt handler has exclusive control over the Rx ring and records stats
  206. from the Tx ring.  After reaping the stats, it marks the Tx queue entry as
  207. empty by incrementing the dirty_tx mark. Iff the 'lp->tx_full' flag is set, it
  208. clears both the tx_full and tbusy flags.
  209. IV. Notes
  210. IVb. References
  211. The Sundance ST201 datasheet, preliminary version.
  212. http://cesdis.gsfc.nasa.gov/linux/misc/100mbps.html
  213. http://cesdis.gsfc.nasa.gov/linux/misc/NWay.html
  214. IVc. Errata
  215. */
  216. /* Work-around for Kendin chip bugs. */
  217. #ifndef CONFIG_SUNDANCE_MMIO
  218. #define USE_IO_OPS 1
  219. #endif
  220. static struct pci_device_id sundance_pci_tbl[] __devinitdata = {
  221. {0x1186, 0x1002, 0x1186, 0x1002, 0, 0, 0},
  222. {0x1186, 0x1002, 0x1186, 0x1003, 0, 0, 1},
  223. {0x1186, 0x1002, 0x1186, 0x1012, 0, 0, 2},
  224. {0x1186, 0x1002, 0x1186, 0x1040, 0, 0, 3},
  225. {0x1186, 0x1002, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 4},
  226. {0x13F0, 0x0201, PCI_ANY_ID, PCI_ANY_ID, 0, 0, 5},
  227. {0,}
  228. };
  229. MODULE_DEVICE_TABLE(pci, sundance_pci_tbl);
  230. enum {
  231. netdev_io_size = 128
  232. };
  233. struct pci_id_info {
  234.         const char *name;
  235. };
  236. static struct pci_id_info pci_id_tbl[] = {
  237. {"D-Link DFE-550TX FAST Ethernet Adapter"},
  238. {"D-Link DFE-550FX 100Mbps Fiber-optics Adapter"},
  239. {"D-Link DFE-580TX 4 port Server Adapter"},
  240. {"D-Link DFE-530TXS FAST Ethernet Adapter"},
  241. {"D-Link DL10050-based FAST Ethernet Adapter"},
  242. {"Sundance Technology Alta"},
  243. {0,}, /* 0 terminated list. */
  244. };
  245. /* This driver was written to use PCI memory space, however x86-oriented
  246.    hardware often uses I/O space accesses. */
  247. #ifdef USE_IO_OPS
  248. #undef readb
  249. #undef readw
  250. #undef readl
  251. #undef writeb
  252. #undef writew
  253. #undef writel
  254. #define readb inb
  255. #define readw inw
  256. #define readl inl
  257. #define writeb outb
  258. #define writew outw
  259. #define writel outl
  260. #endif
  261. /* Offsets to the device registers.
  262.    Unlike software-only systems, device drivers interact with complex hardware.
  263.    It's not useful to define symbolic names for every register bit in the
  264.    device.  The name can only partially document the semantics and make
  265.    the driver longer and more difficult to read.
  266.    In general, only the important configuration values or bits changed
  267.    multiple times should be defined symbolically.
  268. */
  269. enum alta_offsets {
  270. DMACtrl = 0x00,
  271. TxListPtr = 0x04,
  272. TxDMABurstThresh = 0x08,
  273. TxDMAUrgentThresh = 0x09,
  274. TxDMAPollPeriod = 0x0a,
  275. RxDMAStatus = 0x0c,
  276. RxListPtr = 0x10,
  277. DebugCtrl0 = 0x1a,
  278. DebugCtrl1 = 0x1c,
  279. RxDMABurstThresh = 0x14,
  280. RxDMAUrgentThresh = 0x15,
  281. RxDMAPollPeriod = 0x16,
  282. LEDCtrl = 0x1a,
  283. ASICCtrl = 0x30,
  284. EEData = 0x34,
  285. EECtrl = 0x36,
  286. TxStartThresh = 0x3c,
  287. RxEarlyThresh = 0x3e,
  288. FlashAddr = 0x40,
  289. FlashData = 0x44,
  290. TxStatus = 0x46,
  291. TxFrameId = 0x47,
  292. DownCounter = 0x18,
  293. IntrClear = 0x4a,
  294. IntrEnable = 0x4c,
  295. IntrStatus = 0x4e,
  296. MACCtrl0 = 0x50,
  297. MACCtrl1 = 0x52,
  298. StationAddr = 0x54,
  299. MaxFrameSize = 0x5A,
  300. RxMode = 0x5c,
  301. MIICtrl = 0x5e,
  302. MulticastFilter0 = 0x60,
  303. MulticastFilter1 = 0x64,
  304. RxOctetsLow = 0x68,
  305. RxOctetsHigh = 0x6a,
  306. TxOctetsLow = 0x6c,
  307. TxOctetsHigh = 0x6e,
  308. TxFramesOK = 0x70,
  309. RxFramesOK = 0x72,
  310. StatsCarrierError = 0x74,
  311. StatsLateColl = 0x75,
  312. StatsMultiColl = 0x76,
  313. StatsOneColl = 0x77,
  314. StatsTxDefer = 0x78,
  315. RxMissed = 0x79,
  316. StatsTxXSDefer = 0x7a,
  317. StatsTxAbort = 0x7b,
  318. StatsBcastTx = 0x7c,
  319. StatsBcastRx = 0x7d,
  320. StatsMcastTx = 0x7e,
  321. StatsMcastRx = 0x7f,
  322. /* Aliased and bogus values! */
  323. RxStatus = 0x0c,
  324. };
  325. enum ASICCtrl_HiWord_bit {
  326. GlobalReset = 0x0001,
  327. RxReset = 0x0002,
  328. TxReset = 0x0004,
  329. DMAReset = 0x0008,
  330. FIFOReset = 0x0010,
  331. NetworkReset = 0x0020,
  332. HostReset = 0x0040,
  333. ResetBusy = 0x0400,
  334. };
  335. /* Bits in the interrupt status/mask registers. */
  336. enum intr_status_bits {
  337. IntrSummary=0x0001, IntrPCIErr=0x0002, IntrMACCtrl=0x0008,
  338. IntrTxDone=0x0004, IntrRxDone=0x0010, IntrRxStart=0x0020,
  339. IntrDrvRqst=0x0040,
  340. StatsMax=0x0080, LinkChange=0x0100,
  341. IntrTxDMADone=0x0200, IntrRxDMADone=0x0400,
  342. };
  343. /* Bits in the RxMode register. */
  344. enum rx_mode_bits {
  345. AcceptAllIPMulti=0x20, AcceptMultiHash=0x10, AcceptAll=0x08,
  346. AcceptBroadcast=0x04, AcceptMulticast=0x02, AcceptMyPhys=0x01,
  347. };
  348. /* Bits in MACCtrl. */
  349. enum mac_ctrl0_bits {
  350. EnbFullDuplex=0x20, EnbRcvLargeFrame=0x40,
  351. EnbFlowCtrl=0x100, EnbPassRxCRC=0x200,
  352. };
  353. enum mac_ctrl1_bits {
  354. StatsEnable=0x0020, StatsDisable=0x0040, StatsEnabled=0x0080,
  355. TxEnable=0x0100, TxDisable=0x0200, TxEnabled=0x0400,
  356. RxEnable=0x0800, RxDisable=0x1000, RxEnabled=0x2000,
  357. };
  358. /* The Rx and Tx buffer descriptors. */
  359. /* Note that using only 32 bit fields simplifies conversion to big-endian
  360.    architectures. */
  361. struct netdev_desc {
  362. u32 next_desc;
  363. u32 status;
  364. struct desc_frag { u32 addr, length; } frag[1];
  365. };
  366. /* Bits in netdev_desc.status */
  367. enum desc_status_bits {
  368. DescOwn=0x8000,
  369. DescEndPacket=0x4000,
  370. DescEndRing=0x2000,
  371. LastFrag=0x80000000,
  372. DescIntrOnTx=0x8000,
  373. DescIntrOnDMADone=0x80000000,
  374. DisableAlign = 0x00000001,
  375. };
  376. #define PRIV_ALIGN 15  /* Required alignment mask */
  377. /* Use  __attribute__((aligned (L1_CACHE_BYTES)))  to maintain alignment
  378.    within the structure. */
  379. #define MII_CNT 4
  380. struct netdev_private {
  381. /* Descriptor rings first for alignment. */
  382. struct netdev_desc *rx_ring;
  383. struct netdev_desc *tx_ring;
  384. struct sk_buff* rx_skbuff[RX_RING_SIZE];
  385. struct sk_buff* tx_skbuff[TX_RING_SIZE];
  386.         dma_addr_t tx_ring_dma;
  387.         dma_addr_t rx_ring_dma;
  388. struct net_device_stats stats;
  389. struct timer_list timer; /* Media monitoring timer. */
  390. /* Frequently used values: keep some adjacent for cache effect. */
  391. spinlock_t lock;
  392. spinlock_t rx_lock; /* Group with Tx control cache line. */
  393. int msg_enable;
  394. int chip_id;
  395. unsigned int cur_rx, dirty_rx; /* Producer/consumer ring indices */
  396. unsigned int rx_buf_sz; /* Based on MTU+slack. */
  397. struct netdev_desc *last_tx; /* Last Tx descriptor used. */
  398. unsigned int cur_tx, dirty_tx;
  399. /* These values are keep track of the transceiver/media in use. */
  400. unsigned int flowctrl:1;
  401. unsigned int default_port:4; /* Last dev->if_port value. */
  402. unsigned int an_enable:1;
  403. unsigned int speed;
  404. struct tasklet_struct rx_tasklet;
  405. struct tasklet_struct tx_tasklet;
  406. int budget;
  407. int cur_task;
  408. /* Multicast and receive mode. */
  409. spinlock_t mcastlock; /* SMP lock multicast updates. */
  410. u16 mcast_filter[4];
  411. /* MII transceiver section. */
  412. struct mii_if_info mii_if;
  413. int mii_preamble_required;
  414. unsigned char phys[MII_CNT]; /* MII device addresses, only first one used. */
  415. struct pci_dev *pci_dev;
  416. unsigned char pci_rev_id;
  417. };
  418. /* The station address location in the EEPROM. */
  419. #define EEPROM_SA_OFFSET 0x10
  420. #define DEFAULT_INTR (IntrRxDMADone | IntrPCIErr | 
  421. IntrDrvRqst | IntrTxDone | StatsMax | 
  422. LinkChange)
  423. static int  change_mtu(struct net_device *dev, int new_mtu);
  424. static int  eeprom_read(long ioaddr, int location);
  425. static int  mdio_read(struct net_device *dev, int phy_id, int location);
  426. static void mdio_write(struct net_device *dev, int phy_id, int location, int value);
  427. static int  netdev_open(struct net_device *dev);
  428. static void check_duplex(struct net_device *dev);
  429. static void netdev_timer(unsigned long data);
  430. static void tx_timeout(struct net_device *dev);
  431. static void init_ring(struct net_device *dev);
  432. static int  start_tx(struct sk_buff *skb, struct net_device *dev);
  433. static int reset_tx (struct net_device *dev);
  434. static void intr_handler(int irq, void *dev_instance, struct pt_regs *regs);
  435. static void rx_poll(unsigned long data);
  436. static void tx_poll(unsigned long data);
  437. static void refill_rx (struct net_device *dev);
  438. static void netdev_error(struct net_device *dev, int intr_status);
  439. static void netdev_error(struct net_device *dev, int intr_status);
  440. static void set_rx_mode(struct net_device *dev);
  441. static struct net_device_stats *get_stats(struct net_device *dev);
  442. static int netdev_ioctl(struct net_device *dev, struct ifreq *rq, int cmd);
  443. static int  netdev_close(struct net_device *dev);
  444. static int __devinit sundance_probe1 (struct pci_dev *pdev,
  445.       const struct pci_device_id *ent)
  446. {
  447. struct net_device *dev;
  448. struct netdev_private *np;
  449. static int card_idx;
  450. int chip_idx = ent->driver_data;
  451. int irq;
  452. int i;
  453. long ioaddr;
  454. u16 mii_ctl;
  455. void *ring_space;
  456. dma_addr_t ring_dma;
  457. /* when built into the kernel, we only print version if device is found */
  458. #ifndef MODULE
  459. static int printed_version;
  460. if (!printed_version++)
  461. printk(version);
  462. #endif
  463. if (pci_enable_device(pdev))
  464. return -EIO;
  465. pci_set_master(pdev);
  466. irq = pdev->irq;
  467. dev = alloc_etherdev(sizeof(*np));
  468. if (!dev)
  469. return -ENOMEM;
  470. SET_MODULE_OWNER(dev);
  471. if (pci_request_regions(pdev, DRV_NAME))
  472. goto err_out_netdev;
  473. #ifdef USE_IO_OPS
  474. ioaddr = pci_resource_start(pdev, 0);
  475. #else
  476. ioaddr = pci_resource_start(pdev, 1);
  477. ioaddr = (long) ioremap (ioaddr, netdev_io_size);
  478. if (!ioaddr)
  479. goto err_out_res;
  480. #endif
  481. for (i = 0; i < 3; i++)
  482. ((u16 *)dev->dev_addr)[i] =
  483. le16_to_cpu(eeprom_read(ioaddr, i + EEPROM_SA_OFFSET));
  484. dev->base_addr = ioaddr;
  485. dev->irq = irq;
  486. np = dev->priv;
  487. np->pci_dev = pdev;
  488. np->chip_id = chip_idx;
  489. np->msg_enable = (1 << debug) - 1;
  490. spin_lock_init(&np->lock);
  491. tasklet_init(&np->rx_tasklet, rx_poll, (unsigned long)dev);
  492. tasklet_init(&np->tx_tasklet, tx_poll, (unsigned long)dev);
  493. ring_space = pci_alloc_consistent(pdev, TX_TOTAL_SIZE, &ring_dma);
  494. if (!ring_space)
  495. goto err_out_cleardev;
  496. np->tx_ring = (struct netdev_desc *)ring_space;
  497. np->tx_ring_dma = ring_dma;
  498. ring_space = pci_alloc_consistent(pdev, RX_TOTAL_SIZE, &ring_dma);
  499. if (!ring_space)
  500. goto err_out_unmap_tx;
  501. np->rx_ring = (struct netdev_desc *)ring_space;
  502. np->rx_ring_dma = ring_dma;
  503. np->mii_if.dev = dev;
  504. np->mii_if.mdio_read = mdio_read;
  505. np->mii_if.mdio_write = mdio_write;
  506. np->mii_if.phy_id_mask = 0x1f;
  507. np->mii_if.reg_num_mask = 0x1f;
  508. /* The chip-specific entries in the device structure. */
  509. dev->open = &netdev_open;
  510. dev->hard_start_xmit = &start_tx;
  511. dev->stop = &netdev_close;
  512. dev->get_stats = &get_stats;
  513. dev->set_multicast_list = &set_rx_mode;
  514. dev->do_ioctl = &netdev_ioctl;
  515. dev->tx_timeout = &tx_timeout;
  516. dev->watchdog_timeo = TX_TIMEOUT;
  517. dev->change_mtu = &change_mtu;
  518. pci_set_drvdata(pdev, dev);
  519. pci_read_config_byte(pdev, PCI_REVISION_ID, &np->pci_rev_id);
  520. i = register_netdev(dev);
  521. if (i)
  522. goto err_out_unmap_rx;
  523. printk(KERN_INFO "%s: %s at 0x%lx, ",
  524.    dev->name, pci_id_tbl[chip_idx].name, ioaddr);
  525. for (i = 0; i < 5; i++)
  526. printk("%2.2x:", dev->dev_addr[i]);
  527. printk("%2.2x, IRQ %d.n", dev->dev_addr[i], irq);
  528. if (1) {
  529. int phy, phy_idx = 0;
  530. np->phys[0] = 1; /* Default setting */
  531. np->mii_preamble_required++;
  532. for (phy = 1; phy < 32 && phy_idx < MII_CNT; phy++) {
  533. int mii_status = mdio_read(dev, phy, MII_BMSR);
  534. if (mii_status != 0xffff  &&  mii_status != 0x0000) {
  535. np->phys[phy_idx++] = phy;
  536. np->mii_if.advertising = mdio_read(dev, phy, MII_ADVERTISE);
  537. if ((mii_status & 0x0040) == 0)
  538. np->mii_preamble_required++;
  539. printk(KERN_INFO "%s: MII PHY found at address %d, status "
  540.    "0x%4.4x advertising %4.4x.n",
  541.    dev->name, phy, mii_status, np->mii_if.advertising);
  542. }
  543. }
  544. np->mii_preamble_required--;
  545. if (phy_idx == 0) {
  546. printk(KERN_INFO "%s: No MII transceiver found, aborting.  ASIC status %xn",
  547.    dev->name, readl(ioaddr + ASICCtrl));
  548. goto err_out_unregister;
  549. }
  550. np->mii_if.phy_id = np->phys[0];
  551. }
  552. /* Parse override configuration */
  553. np->an_enable = 1;
  554. if (card_idx < MAX_UNITS) {
  555. if (media[card_idx] != NULL) {
  556. np->an_enable = 0;
  557. if (strcmp (media[card_idx], "100mbps_fd") == 0 ||
  558.     strcmp (media[card_idx], "4") == 0) {
  559. np->speed = 100;
  560. np->mii_if.full_duplex = 1;
  561. } else if (strcmp (media[card_idx], "100mbps_hd") == 0
  562.    || strcmp (media[card_idx], "3") == 0) {
  563. np->speed = 100;
  564. np->mii_if.full_duplex = 0;
  565. } else if (strcmp (media[card_idx], "10mbps_fd") == 0 ||
  566.    strcmp (media[card_idx], "2") == 0) {
  567. np->speed = 10;
  568. np->mii_if.full_duplex = 1;
  569. } else if (strcmp (media[card_idx], "10mbps_hd") == 0 ||
  570.    strcmp (media[card_idx], "1") == 0) {
  571. np->speed = 10;
  572. np->mii_if.full_duplex = 0;
  573. } else {
  574. np->an_enable = 1;
  575. }
  576. }
  577. if (flowctrl == 0)
  578. np->flowctrl = 0;
  579. }
  580. /* Fibre PHY? */
  581. if (readl (ioaddr + ASICCtrl) & 0x80) {
  582. /* Default 100Mbps Full */
  583. if (np->an_enable) {
  584. np->speed = 100;
  585. np->mii_if.full_duplex = 1;
  586. np->an_enable = 0;
  587. }
  588. }
  589. /* Reset PHY */
  590. mdio_write (dev, np->phys[0], MII_BMCR, BMCR_RESET);
  591. mdelay (300);
  592. mdio_write (dev, np->phys[0], MII_BMCR, BMCR_ANENABLE|BMCR_ANRESTART);
  593. /* Force media type */
  594. if (!np->an_enable) {
  595. mii_ctl = 0;
  596. mii_ctl |= (np->speed == 100) ? BMCR_SPEED100 : 0;
  597. mii_ctl |= (np->mii_if.full_duplex) ? BMCR_FULLDPLX : 0;
  598. mdio_write (dev, np->phys[0], MII_BMCR, mii_ctl);
  599. printk (KERN_INFO "Override speed=%d, %s duplexn",
  600. np->speed, np->mii_if.full_duplex ? "Full" : "Half");
  601. }
  602. /* Perhaps move the reset here? */
  603. /* Reset the chip to erase previous misconfiguration. */
  604. if (netif_msg_hw(np))
  605. printk("ASIC Control is %x.n", readl(ioaddr + ASICCtrl));
  606. writew(0x007f, ioaddr + ASICCtrl + 2);
  607. if (netif_msg_hw(np))
  608. printk("ASIC Control is now %x.n", readl(ioaddr + ASICCtrl));
  609. card_idx++;
  610. return 0;
  611. err_out_unregister:
  612. unregister_netdev(dev);
  613. err_out_unmap_rx:
  614.         pci_free_consistent(pdev, RX_TOTAL_SIZE, np->rx_ring, np->rx_ring_dma);
  615. err_out_unmap_tx:
  616.         pci_free_consistent(pdev, TX_TOTAL_SIZE, np->tx_ring, np->tx_ring_dma);
  617. err_out_cleardev:
  618. pci_set_drvdata(pdev, NULL);
  619. #ifndef USE_IO_OPS
  620. iounmap((void *)ioaddr);
  621. err_out_res:
  622. #endif
  623. pci_release_regions(pdev);
  624. err_out_netdev:
  625. kfree (dev);
  626. return -ENODEV;
  627. }
  628. static int change_mtu(struct net_device *dev, int new_mtu)
  629. {
  630. if ((new_mtu < 68) || (new_mtu > 8191)) /* Set by RxDMAFrameLen */
  631. return -EINVAL;
  632. if (netif_running(dev))
  633. return -EBUSY;
  634. dev->mtu = new_mtu;
  635. return 0;
  636. }
  637. /* Read the EEPROM and MII Management Data I/O (MDIO) interfaces. */
  638. static int __devinit eeprom_read(long ioaddr, int location)
  639. {
  640. int boguscnt = 1000; /* Typical 190 ticks. */
  641. writew(0x0200 | (location & 0xff), ioaddr + EECtrl);
  642. do {
  643. if (! (readw(ioaddr + EECtrl) & 0x8000)) {
  644. return readw(ioaddr + EEData);
  645. }
  646. } while (--boguscnt > 0);
  647. return 0;
  648. }
  649. /*  MII transceiver control section.
  650. Read and write the MII registers using software-generated serial
  651. MDIO protocol.  See the MII specifications or DP83840A data sheet
  652. for details.
  653. The maximum data clock rate is 2.5 Mhz.  The minimum timing is usually
  654. met by back-to-back 33Mhz PCI cycles. */
  655. #define mdio_delay() readb(mdio_addr)
  656. enum mii_reg_bits {
  657. MDIO_ShiftClk=0x0001, MDIO_Data=0x0002, MDIO_EnbOutput=0x0004,
  658. };
  659. #define MDIO_EnbIn  (0)
  660. #define MDIO_WRITE0 (MDIO_EnbOutput)
  661. #define MDIO_WRITE1 (MDIO_Data | MDIO_EnbOutput)
  662. /* Generate the preamble required for initial synchronization and
  663.    a few older transceivers. */
  664. static void mdio_sync(long mdio_addr)
  665. {
  666. int bits = 32;
  667. /* Establish sync by sending at least 32 logic ones. */
  668. while (--bits >= 0) {
  669. writeb(MDIO_WRITE1, mdio_addr);
  670. mdio_delay();
  671. writeb(MDIO_WRITE1 | MDIO_ShiftClk, mdio_addr);
  672. mdio_delay();
  673. }
  674. }
  675. static int mdio_read(struct net_device *dev, int phy_id, int location)
  676. {
  677. struct netdev_private *np = dev->priv;
  678. long mdio_addr = dev->base_addr + MIICtrl;
  679. int mii_cmd = (0xf6 << 10) | (phy_id << 5) | location;
  680. int i, retval = 0;
  681. if (np->mii_preamble_required)
  682. mdio_sync(mdio_addr);
  683. /* Shift the read command bits out. */
  684. for (i = 15; i >= 0; i--) {
  685. int dataval = (mii_cmd & (1 << i)) ? MDIO_WRITE1 : MDIO_WRITE0;
  686. writeb(dataval, mdio_addr);
  687. mdio_delay();
  688. writeb(dataval | MDIO_ShiftClk, mdio_addr);
  689. mdio_delay();
  690. }
  691. /* Read the two transition, 16 data, and wire-idle bits. */
  692. for (i = 19; i > 0; i--) {
  693. writeb(MDIO_EnbIn, mdio_addr);
  694. mdio_delay();
  695. retval = (retval << 1) | ((readb(mdio_addr) & MDIO_Data) ? 1 : 0);
  696. writeb(MDIO_EnbIn | MDIO_ShiftClk, mdio_addr);
  697. mdio_delay();
  698. }
  699. return (retval>>1) & 0xffff;
  700. }
  701. static void mdio_write(struct net_device *dev, int phy_id, int location, int value)
  702. {
  703. struct netdev_private *np = dev->priv;
  704. long mdio_addr = dev->base_addr + MIICtrl;
  705. int mii_cmd = (0x5002 << 16) | (phy_id << 23) | (location<<18) | value;
  706. int i;
  707. if (np->mii_preamble_required)
  708. mdio_sync(mdio_addr);
  709. /* Shift the command bits out. */
  710. for (i = 31; i >= 0; i--) {
  711. int dataval = (mii_cmd & (1 << i)) ? MDIO_WRITE1 : MDIO_WRITE0;
  712. writeb(dataval, mdio_addr);
  713. mdio_delay();
  714. writeb(dataval | MDIO_ShiftClk, mdio_addr);
  715. mdio_delay();
  716. }
  717. /* Clear out extra bits. */
  718. for (i = 2; i > 0; i--) {
  719. writeb(MDIO_EnbIn, mdio_addr);
  720. mdio_delay();
  721. writeb(MDIO_EnbIn | MDIO_ShiftClk, mdio_addr);
  722. mdio_delay();
  723. }
  724. return;
  725. }
  726. static int netdev_open(struct net_device *dev)
  727. {
  728. struct netdev_private *np = dev->priv;
  729. long ioaddr = dev->base_addr;
  730. int i;
  731. /* Do we need to reset the chip??? */
  732. i = request_irq(dev->irq, &intr_handler, SA_SHIRQ, dev->name, dev);
  733. if (i)
  734. return i;
  735. if (netif_msg_ifup(np))
  736. printk(KERN_DEBUG "%s: netdev_open() irq %d.n",
  737.    dev->name, dev->irq);
  738. init_ring(dev);
  739. writel(np->rx_ring_dma, ioaddr + RxListPtr);
  740. /* The Tx list pointer is written as packets are queued. */
  741. for (i = 0; i < 6; i++)
  742. writeb(dev->dev_addr[i], ioaddr + StationAddr + i);
  743. /* Initialize other registers. */
  744. writew(dev->mtu + 14, ioaddr + MaxFrameSize);
  745. if (dev->mtu > 2047)
  746. writel(readl(ioaddr + ASICCtrl) | 0x0C, ioaddr + ASICCtrl);
  747. /* Configure the PCI bus bursts and FIFO thresholds. */
  748. if (dev->if_port == 0)
  749. dev->if_port = np->default_port;
  750. np->mcastlock = (spinlock_t) SPIN_LOCK_UNLOCKED;
  751. set_rx_mode(dev);
  752. writew(0, ioaddr + IntrEnable);
  753. writew(0, ioaddr + DownCounter);
  754. /* Set the chip to poll every N*320nsec. */
  755. writeb(100, ioaddr + RxDMAPollPeriod);
  756. writeb(127, ioaddr + TxDMAPollPeriod);
  757. /* Fix DFE-580TX packet drop issue */
  758. if (np->pci_rev_id >= 0x14)
  759. writeb(0x01, ioaddr + DebugCtrl1);
  760. netif_start_queue(dev);
  761. writew(StatsEnable | RxEnable | TxEnable, ioaddr + MACCtrl1);
  762. if (netif_msg_ifup(np))
  763. printk(KERN_DEBUG "%s: Done netdev_open(), status: Rx %x Tx %x "
  764.    "MAC Control %x, %4.4x %4.4x.n",
  765.    dev->name, readl(ioaddr + RxStatus), readb(ioaddr + TxStatus),
  766.    readl(ioaddr + MACCtrl0),
  767.    readw(ioaddr + MACCtrl1), readw(ioaddr + MACCtrl0));
  768. /* Set the timer to check for link beat. */
  769. init_timer(&np->timer);
  770. np->timer.expires = jiffies + 3*HZ;
  771. np->timer.data = (unsigned long)dev;
  772. np->timer.function = &netdev_timer; /* timer handler */
  773. add_timer(&np->timer);
  774. /* Enable interrupts by setting the interrupt mask. */
  775. writew(DEFAULT_INTR, ioaddr + IntrEnable);
  776. return 0;
  777. }
  778. static void check_duplex(struct net_device *dev)
  779. {
  780. struct netdev_private *np = dev->priv;
  781. long ioaddr = dev->base_addr;
  782. int mii_lpa = mdio_read(dev, np->phys[0], MII_LPA);
  783. int negotiated = mii_lpa & np->mii_if.advertising;
  784. int duplex;
  785. /* Force media */
  786. if (!np->an_enable || mii_lpa == 0xffff) {
  787. if (np->mii_if.full_duplex)
  788. writew (readw (ioaddr + MACCtrl0) | EnbFullDuplex,
  789. ioaddr + MACCtrl0);
  790. return;
  791. }
  792. /* Autonegotiation */
  793. duplex = (negotiated & 0x0100) || (negotiated & 0x01C0) == 0x0040;
  794. if (np->mii_if.full_duplex != duplex) {
  795. np->mii_if.full_duplex = duplex;
  796. if (netif_msg_link(np))
  797. printk(KERN_INFO "%s: Setting %s-duplex based on MII #%d "
  798.    "negotiated capability %4.4x.n", dev->name,
  799.    duplex ? "full" : "half", np->phys[0], negotiated);
  800. writew(duplex ? 0x20 : 0, ioaddr + MACCtrl0);
  801. }
  802. }
  803. static void netdev_timer(unsigned long data)
  804. {
  805. struct net_device *dev = (struct net_device *)data;
  806. struct netdev_private *np = dev->priv;
  807. long ioaddr = dev->base_addr;
  808. int next_tick = 10*HZ;
  809. if (netif_msg_timer(np)) {
  810. printk(KERN_DEBUG "%s: Media selection timer tick, intr status %4.4x, "
  811.    "Tx %x Rx %x.n",
  812.    dev->name, readw(ioaddr + IntrEnable),
  813.    readb(ioaddr + TxStatus), readl(ioaddr + RxStatus));
  814. }
  815. check_duplex(dev);
  816. np->timer.expires = jiffies + next_tick;
  817. add_timer(&np->timer);
  818. }
  819. static void tx_timeout(struct net_device *dev)
  820. {
  821. struct netdev_private *np = dev->priv;
  822. long ioaddr = dev->base_addr;
  823. long flag;
  824. netif_stop_queue(dev);
  825. tasklet_disable(&np->tx_tasklet);
  826. writew(0, ioaddr + IntrEnable);
  827. printk(KERN_WARNING "%s: Transmit timed out, TxStatus %2.2x "
  828.    "TxFrameId %2.2x,"
  829.    " resetting...n", dev->name, readb(ioaddr + TxStatus),
  830.    readb(ioaddr + TxFrameId));
  831. {
  832. int i;
  833. for (i=0; i<TX_RING_SIZE; i++) {
  834. printk(KERN_DEBUG "%02x %08x %08x %08x(%02x) %08x %08xn", i,
  835. np->tx_ring_dma + i*sizeof(*np->tx_ring),
  836. np->tx_ring[i].next_desc,
  837. np->tx_ring[i].status,
  838. (np->tx_ring[i].status >> 2) & 0xff,
  839. np->tx_ring[i].frag[0].addr, 
  840. np->tx_ring[i].frag[0].length);
  841. }
  842. printk(KERN_DEBUG "TxListPtr=%08x netif_queue_stopped=%dn", 
  843. readl(dev->base_addr + TxListPtr), 
  844. netif_queue_stopped(dev));
  845. printk(KERN_DEBUG "cur_tx=%d(%02x) dirty_tx=%d(%02x)n", 
  846. np->cur_tx, np->cur_tx % TX_RING_SIZE,
  847. np->dirty_tx, np->dirty_tx % TX_RING_SIZE);
  848. printk(KERN_DEBUG "cur_rx=%d dirty_rx=%dn", np->cur_rx, np->dirty_rx);
  849. printk(KERN_DEBUG "cur_task=%dn", np->cur_task);
  850. }
  851. spin_lock_irqsave(&np->lock, flag);
  852. /* Stop and restart the chip's Tx processes . */
  853. reset_tx(dev);
  854. spin_unlock_irqrestore(&np->lock, flag);
  855. dev->if_port = 0;
  856. dev->trans_start = jiffies;
  857. np->stats.tx_errors++;
  858. if (np->cur_tx - np->dirty_tx < TX_QUEUE_LEN - 4) {
  859. netif_wake_queue(dev);
  860. }
  861. writew(DEFAULT_INTR, ioaddr + IntrEnable);
  862. tasklet_enable(&np->tx_tasklet);
  863. }
  864. /* Initialize the Rx and Tx rings, along with various 'dev' bits. */
  865. static void init_ring(struct net_device *dev)
  866. {
  867. struct netdev_private *np = dev->priv;
  868. int i;
  869. np->cur_rx = np->cur_tx = 0;
  870. np->dirty_rx = np->dirty_tx = 0;
  871. np->cur_task = 0;
  872. np->rx_buf_sz = (dev->mtu <= 1520 ? PKT_BUF_SZ : dev->mtu + 16);
  873. /* Initialize all Rx descriptors. */
  874. for (i = 0; i < RX_RING_SIZE; i++) {
  875. np->rx_ring[i].next_desc = cpu_to_le32(np->rx_ring_dma +
  876. ((i+1)%RX_RING_SIZE)*sizeof(*np->rx_ring));
  877. np->rx_ring[i].status = 0;
  878. np->rx_ring[i].frag[0].length = 0;
  879. np->rx_skbuff[i] = 0;
  880. }
  881. /* Fill in the Rx buffers.  Handle allocation failure gracefully. */
  882. for (i = 0; i < RX_RING_SIZE; i++) {
  883. struct sk_buff *skb = dev_alloc_skb(np->rx_buf_sz);
  884. np->rx_skbuff[i] = skb;
  885. if (skb == NULL)
  886. break;
  887. skb->dev = dev; /* Mark as being used by this device. */
  888. skb_reserve(skb, 2); /* 16 byte align the IP header. */
  889. np->rx_ring[i].frag[0].addr = cpu_to_le32(
  890. pci_map_single(np->pci_dev, skb->tail, np->rx_buf_sz,
  891. PCI_DMA_FROMDEVICE));
  892. np->rx_ring[i].frag[0].length = cpu_to_le32(np->rx_buf_sz | LastFrag);
  893. }
  894. np->dirty_rx = (unsigned int)(i - RX_RING_SIZE);
  895. for (i = 0; i < TX_RING_SIZE; i++) {
  896. np->tx_skbuff[i] = 0;
  897. np->tx_ring[i].status = 0;
  898. }
  899. return;
  900. }
  901. static void tx_poll (unsigned long data)
  902. {
  903. struct net_device *dev = (struct net_device *)data;
  904. struct netdev_private *np = dev->priv;
  905. unsigned head = np->cur_task % TX_RING_SIZE;
  906. struct netdev_desc *txdesc = 
  907. &np->tx_ring[(np->cur_tx - 1) % TX_RING_SIZE];
  908. /* Chain the next pointer */
  909. for (; np->cur_tx - np->cur_task > 0; np->cur_task++) {
  910. int entry = np->cur_task % TX_RING_SIZE;
  911. txdesc = &np->tx_ring[entry];
  912. if (np->last_tx) {
  913. np->last_tx->next_desc = cpu_to_le32(np->tx_ring_dma +
  914. entry*sizeof(struct netdev_desc));
  915. }
  916. np->last_tx = txdesc;
  917. }
  918. /* Indicate the latest descriptor of tx ring */
  919. txdesc->status |= cpu_to_le32(DescIntrOnTx);
  920. if (readl (dev->base_addr + TxListPtr) == 0)
  921. writel (np->tx_ring_dma + head * sizeof(struct netdev_desc),
  922. dev->base_addr + TxListPtr);
  923. return;
  924. }
  925. static int
  926. start_tx (struct sk_buff *skb, struct net_device *dev)
  927. {
  928. struct netdev_private *np = dev->priv;
  929. struct netdev_desc *txdesc;
  930. unsigned entry;
  931. /* Calculate the next Tx descriptor entry. */
  932. entry = np->cur_tx % TX_RING_SIZE;
  933. np->tx_skbuff[entry] = skb;
  934. txdesc = &np->tx_ring[entry];
  935. txdesc->next_desc = 0;
  936. txdesc->status = cpu_to_le32 ((entry << 2) | DisableAlign);
  937. txdesc->frag[0].addr = cpu_to_le32 (pci_map_single (np->pci_dev, skb->data,
  938. skb->len,
  939. PCI_DMA_TODEVICE));
  940. txdesc->frag[0].length = cpu_to_le32 (skb->len | LastFrag);
  941. /* Increment cur_tx before tasklet_schedule() */
  942. np->cur_tx++;
  943. mb();
  944. /* Schedule a tx_poll() task */
  945. tasklet_schedule(&np->tx_tasklet);
  946. /* On some architectures: explicitly flush cache lines here. */
  947. if (np->cur_tx - np->dirty_tx < TX_QUEUE_LEN - 1
  948. && !netif_queue_stopped(dev)) {
  949. /* do nothing */
  950. } else {
  951. netif_stop_queue (dev);
  952. }
  953. dev->trans_start = jiffies;
  954. if (netif_msg_tx_queued(np)) {
  955. printk (KERN_DEBUG
  956. "%s: Transmit frame #%d queued in slot %d.n",
  957. dev->name, np->cur_tx, entry);
  958. }
  959. return 0;
  960. }
  961. /* Reset hardware tx and free all of tx buffers */
  962. static int
  963. reset_tx (struct net_device *dev)
  964. {
  965. struct netdev_private *np = (struct netdev_private*) dev->priv;
  966. long ioaddr = dev->base_addr;
  967. struct sk_buff *skb;
  968. int i;
  969. int irq = in_interrupt();
  970. /* Reset tx logic, TxListPtr will be cleaned */
  971. writew (TxDisable, ioaddr + MACCtrl1);
  972. writew (TxReset | DMAReset | FIFOReset | NetworkReset,
  973. ioaddr + ASICCtrl + 2);
  974. for (i=50; i > 0; i--) {
  975. if ((readw(ioaddr + ASICCtrl + 2) & ResetBusy) == 0)
  976. break;
  977. mdelay(1);
  978. }
  979. /* free all tx skbuff */
  980. for (i = 0; i < TX_RING_SIZE; i++) {
  981. skb = np->tx_skbuff[i];
  982. if (skb) {
  983. pci_unmap_single(np->pci_dev, 
  984. np->tx_ring[i].frag[0].addr, skb->len,
  985. PCI_DMA_TODEVICE);
  986. if (irq)
  987. dev_kfree_skb_irq (skb);
  988. else
  989. dev_kfree_skb (skb);
  990. np->tx_skbuff[i] = 0;
  991. np->stats.tx_dropped++;
  992. }
  993. }
  994. np->cur_tx = np->dirty_tx = 0;
  995. np->cur_task = 0;
  996. writew (StatsEnable | RxEnable | TxEnable, ioaddr + MACCtrl1);
  997. return 0;
  998. }
  999. /* The interrupt handler cleans up after the Tx thread, 
  1000.    and schedule a Rx thread work */
  1001. static void intr_handler(int irq, void *dev_instance, struct pt_regs *rgs)
  1002. {
  1003. struct net_device *dev = (struct net_device *)dev_instance;
  1004. struct netdev_private *np;
  1005. long ioaddr;
  1006. int boguscnt = max_interrupt_work;
  1007. int hw_frame_id;
  1008. int tx_cnt;
  1009. int tx_status;
  1010. ioaddr = dev->base_addr;
  1011. np = dev->priv;
  1012. do {
  1013. int intr_status = readw(ioaddr + IntrStatus);
  1014. writew(intr_status, ioaddr + IntrStatus);
  1015. if (netif_msg_intr(np))
  1016. printk(KERN_DEBUG "%s: Interrupt, status %4.4x.n",
  1017.    dev->name, intr_status);
  1018. if (!(intr_status & DEFAULT_INTR))
  1019. break;
  1020. if (intr_status & (IntrRxDMADone)) {
  1021. writew(DEFAULT_INTR & ~(IntrRxDone|IntrRxDMADone),
  1022. ioaddr + IntrEnable);
  1023. if (np->budget < 0)
  1024. np->budget = RX_BUDGET;
  1025. tasklet_schedule(&np->rx_tasklet);
  1026. }
  1027. if (intr_status & (IntrTxDone | IntrDrvRqst)) {
  1028. tx_status = readw (ioaddr + TxStatus);
  1029. for (tx_cnt=32; tx_status & 0x80; --tx_cnt) {
  1030. if (netif_msg_tx_done(np))
  1031. printk
  1032.     ("%s: Transmit status is %2.2x.n",
  1033.       dev->name, tx_status);
  1034. if (tx_status & 0x1e) {
  1035. np->stats.tx_errors++;
  1036. if (tx_status & 0x10)
  1037. np->stats.tx_fifo_errors++;
  1038. if (tx_status & 0x08)
  1039. np->stats.collisions++;
  1040. if (tx_status & 0x02)
  1041. np->stats.tx_window_errors++;
  1042. /* This reset has not been verified!. */
  1043. if (tx_status & 0x10) { /* Reset the Tx. */
  1044. np->stats.tx_fifo_errors++;
  1045. spin_lock(&np->lock);
  1046. reset_tx(dev);
  1047. spin_unlock(&np->lock);
  1048. }
  1049. if (tx_status & 0x1e) /* Restart the Tx. */
  1050. writew (TxEnable,
  1051. ioaddr + MACCtrl1);
  1052. }
  1053. /* Yup, this is a documentation bug.  It cost me *hours*. */
  1054. writew (0, ioaddr + TxStatus);
  1055. tx_status = readw (ioaddr + TxStatus);
  1056. if (tx_cnt < 0)
  1057. break;
  1058. }
  1059. hw_frame_id = (tx_status >> 8) & 0xff;
  1060. } else  {
  1061. hw_frame_id = readb(ioaddr + TxFrameId);
  1062. }
  1063. if (np->pci_rev_id >= 0x14) {
  1064. spin_lock(&np->lock);
  1065. for (; np->cur_tx - np->dirty_tx > 0; np->dirty_tx++) {
  1066. int entry = np->dirty_tx % TX_RING_SIZE;
  1067. struct sk_buff *skb;
  1068. int sw_frame_id;
  1069. sw_frame_id = (np->tx_ring[entry].status >> 2) & 0xff;
  1070. if (sw_frame_id == hw_frame_id &&
  1071. !(np->tx_ring[entry].status & 0x00010000))
  1072. break;
  1073. if (sw_frame_id == (hw_frame_id + 1) % TX_RING_SIZE)
  1074. break;
  1075. skb = np->tx_skbuff[entry];
  1076. /* Free the original skb. */
  1077. pci_unmap_single(np->pci_dev,
  1078. np->tx_ring[entry].frag[0].addr,
  1079. skb->len, PCI_DMA_TODEVICE);
  1080. dev_kfree_skb_irq (np->tx_skbuff[entry]);
  1081. np->tx_skbuff[entry] = 0;
  1082. np->tx_ring[entry].frag[0].addr = 0;
  1083. np->tx_ring[entry].frag[0].length = 0;
  1084. }
  1085. spin_unlock(&np->lock);
  1086. } else {
  1087. spin_lock(&np->lock);
  1088. for (; np->cur_tx - np->dirty_tx > 0; np->dirty_tx++) {
  1089. int entry = np->dirty_tx % TX_RING_SIZE;
  1090. struct sk_buff *skb;
  1091. if (!(np->tx_ring[entry].status & 0x00010000))
  1092. break;
  1093. skb = np->tx_skbuff[entry];
  1094. /* Free the original skb. */
  1095. pci_unmap_single(np->pci_dev,
  1096. np->tx_ring[entry].frag[0].addr,
  1097. skb->len, PCI_DMA_TODEVICE);
  1098. dev_kfree_skb_irq (np->tx_skbuff[entry]);
  1099. np->tx_skbuff[entry] = 0;
  1100. np->tx_ring[entry].frag[0].addr = 0;
  1101. np->tx_ring[entry].frag[0].length = 0;
  1102. }
  1103. spin_unlock(&np->lock);
  1104. }
  1105. if (netif_queue_stopped(dev) &&
  1106. np->cur_tx - np->dirty_tx < TX_QUEUE_LEN - 4) {
  1107. /* The ring is no longer full, clear busy flag. */
  1108. netif_wake_queue (dev);
  1109. }
  1110. /* Abnormal error summary/uncommon events handlers. */
  1111. if (intr_status & (IntrPCIErr | LinkChange | StatsMax))
  1112. netdev_error(dev, intr_status);
  1113. if (--boguscnt < 0) {
  1114. get_stats(dev);
  1115. if (netif_msg_hw(np))
  1116. printk(KERN_WARNING "%s: Too much work at interrupt, "
  1117.    "status=0x%4.4x / 0x%4.4x.n",
  1118.    dev->name, intr_status, readw(ioaddr + IntrClear));
  1119. break;
  1120. }
  1121. } while (1);
  1122. if (netif_msg_intr(np))
  1123. printk(KERN_DEBUG "%s: exiting interrupt, status=%#4.4x.n",
  1124.    dev->name, readw(ioaddr + IntrStatus));
  1125. writel(5000, ioaddr + DownCounter);
  1126. }
  1127. static void rx_poll(unsigned long data)
  1128. {
  1129. struct net_device *dev = (struct net_device *)data;
  1130. struct netdev_private *np = dev->priv;
  1131. int entry = np->cur_rx % RX_RING_SIZE;
  1132. int boguscnt = np->budget;
  1133. long ioaddr = dev->base_addr;
  1134. int received = 0;
  1135. /* If EOP is set on the next entry, it's a new packet. Send it up. */
  1136. while (1) {
  1137. struct netdev_desc *desc = &(np->rx_ring[entry]);
  1138. u32 frame_status = le32_to_cpu(desc->status);
  1139. int pkt_len;
  1140. if (--boguscnt < 0) {
  1141. goto not_done;
  1142. }
  1143. if (!(frame_status & DescOwn))
  1144. break;
  1145. pkt_len = frame_status & 0x1fff; /* Chip omits the CRC. */
  1146. if (netif_msg_rx_status(np))
  1147. printk(KERN_DEBUG "  netdev_rx() status was %8.8x.n",
  1148.    frame_status);
  1149. pci_dma_sync_single(np->pci_dev, desc->frag[0].addr,
  1150. np->rx_buf_sz, PCI_DMA_FROMDEVICE);
  1151. if (frame_status & 0x001f4000) {
  1152. /* There was a error. */
  1153. if (netif_msg_rx_err(np))
  1154. printk(KERN_DEBUG "  netdev_rx() Rx error was %8.8x.n",
  1155.    frame_status);
  1156. np->stats.rx_errors++;
  1157. if (frame_status & 0x00100000) np->stats.rx_length_errors++;
  1158. if (frame_status & 0x00010000) np->stats.rx_fifo_errors++;
  1159. if (frame_status & 0x00060000) np->stats.rx_frame_errors++;
  1160. if (frame_status & 0x00080000) np->stats.rx_crc_errors++;
  1161. if (frame_status & 0x00100000) {
  1162. printk(KERN_WARNING "%s: Oversized Ethernet frame,"
  1163.    " status %8.8x.n",
  1164.    dev->name, frame_status);
  1165. }
  1166. } else {
  1167. struct sk_buff *skb;
  1168. #ifndef final_version
  1169. if (netif_msg_rx_status(np))
  1170. printk(KERN_DEBUG "  netdev_rx() normal Rx pkt length %d"
  1171.    ", bogus_cnt %d.n",
  1172.    pkt_len, boguscnt);
  1173. #endif
  1174. /* Check if the packet is long enough to accept without copying
  1175.    to a minimally-sized skbuff. */
  1176. if (pkt_len < rx_copybreak
  1177. && (skb = dev_alloc_skb(pkt_len + 2)) != NULL) {
  1178. skb->dev = dev;
  1179. skb_reserve(skb, 2); /* 16 byte align the IP header */
  1180. eth_copy_and_sum(skb, np->rx_skbuff[entry]->tail, pkt_len, 0);
  1181. skb_put(skb, pkt_len);
  1182. } else {
  1183. pci_unmap_single(np->pci_dev,
  1184. desc->frag[0].addr,
  1185. np->rx_buf_sz,
  1186. PCI_DMA_FROMDEVICE);
  1187. skb_put(skb = np->rx_skbuff[entry], pkt_len);
  1188. np->rx_skbuff[entry] = NULL;
  1189. }
  1190. skb->protocol = eth_type_trans(skb, dev);
  1191. /* Note: checksum -> skb->ip_summed = CHECKSUM_UNNECESSARY; */
  1192. netif_rx(skb);
  1193. dev->last_rx = jiffies;
  1194. }
  1195. entry = (entry + 1) % RX_RING_SIZE;
  1196. received++;
  1197. }
  1198. np->cur_rx = entry;
  1199. refill_rx (dev);
  1200. np->budget -= received;
  1201. writew(DEFAULT_INTR, ioaddr + IntrEnable);
  1202. return;
  1203. not_done:
  1204. np->cur_rx = entry;
  1205. refill_rx (dev);
  1206. if (!received)
  1207. received = 1;
  1208. np->budget -= received;
  1209. if (np->budget <= 0)
  1210. np->budget = RX_BUDGET;
  1211. tasklet_schedule(&np->rx_tasklet);
  1212. return;
  1213. }
  1214. static void refill_rx (struct net_device *dev)
  1215. {
  1216. struct netdev_private *np = dev->priv;
  1217. int entry;
  1218. int cnt = 0;
  1219. /* Refill the Rx ring buffers. */
  1220. for (;(np->cur_rx - np->dirty_rx + RX_RING_SIZE) % RX_RING_SIZE > 0;
  1221. np->dirty_rx = (np->dirty_rx + 1) % RX_RING_SIZE) {
  1222. struct sk_buff *skb;
  1223. entry = np->dirty_rx % RX_RING_SIZE;
  1224. if (np->rx_skbuff[entry] == NULL) {
  1225. skb = dev_alloc_skb(np->rx_buf_sz);
  1226. np->rx_skbuff[entry] = skb;
  1227. if (skb == NULL)
  1228. break; /* Better luck next round. */
  1229. skb->dev = dev; /* Mark as being used by this device. */
  1230. skb_reserve(skb, 2); /* Align IP on 16 byte boundaries */
  1231. np->rx_ring[entry].frag[0].addr = cpu_to_le32(
  1232. pci_map_single(np->pci_dev, skb->tail,
  1233. np->rx_buf_sz, PCI_DMA_FROMDEVICE));
  1234. }
  1235. /* Perhaps we need not reset this field. */
  1236. np->rx_ring[entry].frag[0].length =
  1237. cpu_to_le32(np->rx_buf_sz | LastFrag);
  1238. np->rx_ring[entry].status = 0;
  1239. cnt++;
  1240. }
  1241. return;
  1242. }
  1243. static void netdev_error(struct net_device *dev, int intr_status)
  1244. {
  1245. long ioaddr = dev->base_addr;
  1246. struct netdev_private *np = dev->priv;
  1247. u16 mii_ctl, mii_advertise, mii_lpa;
  1248. int speed;
  1249. if (intr_status & LinkChange) {
  1250. if (np->an_enable) {
  1251. mii_advertise = mdio_read (dev, np->phys[0], MII_ADVERTISE);
  1252. mii_lpa= mdio_read (dev, np->phys[0], MII_LPA);
  1253. mii_advertise &= mii_lpa;
  1254. printk (KERN_INFO "%s: Link changed: ", dev->name);
  1255. if (mii_advertise & ADVERTISE_100FULL) {
  1256. np->speed = 100;
  1257. printk ("100Mbps, full duplexn");
  1258. } else if (mii_advertise & ADVERTISE_100HALF) {
  1259. np->speed = 100;
  1260. printk ("100Mbps, half duplexn");
  1261. } else if (mii_advertise & ADVERTISE_10FULL) {
  1262. np->speed = 10;
  1263. printk ("10Mbps, full duplexn");
  1264. } else if (mii_advertise & ADVERTISE_10HALF) {
  1265. np->speed = 10;
  1266. printk ("10Mbps, half duplexn");
  1267. } else
  1268. printk ("n");
  1269. } else {
  1270. mii_ctl = mdio_read (dev, np->phys[0], MII_BMCR);
  1271. speed = (mii_ctl & BMCR_SPEED100) ? 100 : 10;
  1272. np->speed = speed;
  1273. printk (KERN_INFO "%s: Link changed: %dMbps ,",
  1274. dev->name, speed);
  1275. printk ("%s duplex.n", (mii_ctl & BMCR_FULLDPLX) ?
  1276. "full" : "half");
  1277. }
  1278. check_duplex (dev);
  1279. if (np->flowctrl == 0)
  1280. writew(readw(ioaddr + MACCtrl0) & ~EnbFlowCtrl,
  1281. ioaddr + MACCtrl0);
  1282. }
  1283. if (intr_status & StatsMax) {
  1284. get_stats(dev);
  1285. }
  1286. if (intr_status & IntrPCIErr) {
  1287. printk(KERN_ERR "%s: Something Wicked happened! %4.4x.n",
  1288.    dev->name, intr_status);
  1289. /* We must do a global reset of DMA to continue. */
  1290. }
  1291. }
  1292. static struct net_device_stats *get_stats(struct net_device *dev)
  1293. {
  1294. long ioaddr = dev->base_addr;
  1295. struct netdev_private *np = dev->priv;
  1296. int i;
  1297. /* We should lock this segment of code for SMP eventually, although
  1298.    the vulnerability window is very small and statistics are
  1299.    non-critical. */
  1300. /* The chip only need report frame silently dropped. */
  1301. np->stats.rx_missed_errors += readb(ioaddr + RxMissed);
  1302. np->stats.tx_packets += readw(ioaddr + TxFramesOK);
  1303. np->stats.rx_packets += readw(ioaddr + RxFramesOK);
  1304. np->stats.collisions += readb(ioaddr + StatsLateColl);
  1305. np->stats.collisions += readb(ioaddr + StatsMultiColl);
  1306. np->stats.collisions += readb(ioaddr + StatsOneColl);
  1307. readb(ioaddr + StatsCarrierError);
  1308. readb(ioaddr + StatsTxDefer);
  1309. for (i = StatsTxDefer; i <= StatsMcastRx; i++)
  1310. readb(ioaddr + i);
  1311. np->stats.tx_bytes += readw(ioaddr + TxOctetsLow);
  1312. np->stats.tx_bytes += readw(ioaddr + TxOctetsHigh) << 16;
  1313. np->stats.rx_bytes += readw(ioaddr + RxOctetsLow);
  1314. np->stats.rx_bytes += readw(ioaddr + RxOctetsHigh) << 16;
  1315. return &np->stats;
  1316. }
  1317. static void set_rx_mode(struct net_device *dev)
  1318. {
  1319. long ioaddr = dev->base_addr;
  1320. u16 mc_filter[4]; /* Multicast hash filter */
  1321. u32 rx_mode;
  1322. int i;
  1323. if (dev->flags & IFF_PROMISC) { /* Set promiscuous. */
  1324. /* Unconditionally log net taps. */
  1325. printk(KERN_NOTICE "%s: Promiscuous mode enabled.n", dev->name);
  1326. memset(mc_filter, 0xff, sizeof(mc_filter));
  1327. rx_mode = AcceptBroadcast | AcceptMulticast | AcceptAll | AcceptMyPhys;
  1328. } else if ((dev->mc_count > multicast_filter_limit)
  1329.    ||  (dev->flags & IFF_ALLMULTI)) {
  1330. /* Too many to match, or accept all multicasts. */
  1331. memset(mc_filter, 0xff, sizeof(mc_filter));
  1332. rx_mode = AcceptBroadcast | AcceptMulticast | AcceptMyPhys;
  1333. } else if (dev->mc_count) {
  1334. struct dev_mc_list *mclist;
  1335. int bit;
  1336. int index;
  1337. int crc;
  1338. memset (mc_filter, 0, sizeof (mc_filter));
  1339. for (i = 0, mclist = dev->mc_list; mclist && i < dev->mc_count;
  1340.      i++, mclist = mclist->next) {
  1341. crc = ether_crc_le (ETH_ALEN, mclist->dmi_addr);
  1342. for (index=0, bit=0; bit < 6; bit++, crc <<= 1)
  1343. if (crc & 0x80000000) index |= 1 << bit;
  1344. mc_filter[index/16] |= (1 << (index % 16));
  1345. }
  1346. rx_mode = AcceptBroadcast | AcceptMultiHash | AcceptMyPhys;
  1347. } else {
  1348. writeb(AcceptBroadcast | AcceptMyPhys, ioaddr + RxMode);
  1349. return;
  1350. }
  1351. for (i = 0; i < 4; i++)
  1352. writew(mc_filter[i], ioaddr + MulticastFilter0 + i*2);
  1353. writeb(rx_mode, ioaddr + RxMode);
  1354. }
  1355. static int netdev_ethtool_ioctl(struct net_device *dev, void *useraddr)
  1356. {
  1357. struct netdev_private *np = dev->priv;
  1358. u32 ethcmd;
  1359. if (copy_from_user(&ethcmd, useraddr, sizeof(ethcmd)))
  1360. return -EFAULT;
  1361.         switch (ethcmd) {
  1362. /* get constant driver settings/info */
  1363.          case ETHTOOL_GDRVINFO: {
  1364. struct ethtool_drvinfo info = {ETHTOOL_GDRVINFO};
  1365. strcpy(info.driver, DRV_NAME);
  1366. strcpy(info.version, DRV_VERSION);
  1367. strcpy(info.bus_info, np->pci_dev->slot_name);
  1368. memset(&info.fw_version, 0, sizeof(info.fw_version));
  1369. if (copy_to_user(useraddr, &info, sizeof(info)))
  1370. return -EFAULT;
  1371. return 0;
  1372. }
  1373. /* get media settings */
  1374. case ETHTOOL_GSET: {
  1375. struct ethtool_cmd ecmd = { ETHTOOL_GSET };
  1376. spin_lock_irq(&np->lock);
  1377. mii_ethtool_gset(&np->mii_if, &ecmd);
  1378. spin_unlock_irq(&np->lock);
  1379. if (copy_to_user(useraddr, &ecmd, sizeof(ecmd)))
  1380. return -EFAULT;
  1381. return 0;
  1382. }
  1383. /* set media settings */
  1384. case ETHTOOL_SSET: {
  1385. int r;
  1386. struct ethtool_cmd ecmd;
  1387. if (copy_from_user(&ecmd, useraddr, sizeof(ecmd)))
  1388. return -EFAULT;
  1389. spin_lock_irq(&np->lock);
  1390. r = mii_ethtool_sset(&np->mii_if, &ecmd);
  1391. spin_unlock_irq(&np->lock);
  1392. return r;
  1393. }
  1394. /* restart autonegotiation */
  1395. case ETHTOOL_NWAY_RST: {
  1396. return mii_nway_restart(&np->mii_if);
  1397. }
  1398. /* get link status */
  1399. case ETHTOOL_GLINK: {
  1400. struct ethtool_value edata = {ETHTOOL_GLINK};
  1401. edata.data = mii_link_ok(&np->mii_if);
  1402. if (copy_to_user(useraddr, &edata, sizeof(edata)))
  1403. return -EFAULT;
  1404. return 0;
  1405. }
  1406. /* get message-level */
  1407. case ETHTOOL_GMSGLVL: {
  1408. struct ethtool_value edata = {ETHTOOL_GMSGLVL};
  1409. edata.data = np->msg_enable;
  1410. if (copy_to_user(useraddr, &edata, sizeof(edata)))
  1411. return -EFAULT;
  1412. return 0;
  1413. }
  1414. /* set message-level */
  1415. case ETHTOOL_SMSGLVL: {
  1416. struct ethtool_value edata;
  1417. if (copy_from_user(&edata, useraddr, sizeof(edata)))
  1418. return -EFAULT;
  1419. np->msg_enable = edata.data;
  1420. return 0;
  1421. }
  1422. default:
  1423. return -EOPNOTSUPP;
  1424.         }
  1425. }
  1426. static int netdev_ioctl(struct net_device *dev, struct ifreq *rq, int cmd)
  1427. {
  1428. struct netdev_private *np = dev->priv;
  1429. struct mii_ioctl_data *data = (struct mii_ioctl_data *) & rq->ifr_data;
  1430. int rc;
  1431. int i;
  1432. if (!netif_running(dev))
  1433. return -EINVAL;
  1434. if (cmd == SIOCETHTOOL)
  1435. rc = netdev_ethtool_ioctl(dev, (void *) rq->ifr_data);
  1436. else {
  1437. spin_lock_irq(&np->lock);
  1438. rc = generic_mii_ioctl(&np->mii_if, data, cmd, NULL);
  1439. spin_unlock_irq(&np->lock);
  1440. }
  1441. switch (cmd) {
  1442. case SIOCDEVPRIVATE:
  1443. for (i=0; i<TX_RING_SIZE; i++) {
  1444. printk(KERN_DEBUG "%02x %08x %08x %08x(%02x) %08x %08xn", i,
  1445. np->tx_ring_dma + i*sizeof(*np->tx_ring),
  1446. np->tx_ring[i].next_desc,
  1447. np->tx_ring[i].status,
  1448. (np->tx_ring[i].status >> 2) & 0xff,
  1449. np->tx_ring[i].frag[0].addr, 
  1450. np->tx_ring[i].frag[0].length);
  1451. }
  1452. printk(KERN_DEBUG "TxListPtr=%08x netif_queue_stopped=%dn", 
  1453. readl(dev->base_addr + TxListPtr), 
  1454. netif_queue_stopped(dev));
  1455. printk(KERN_DEBUG "cur_tx=%d(%02x) dirty_tx=%d(%02x)n", 
  1456. np->cur_tx, np->cur_tx % TX_RING_SIZE,
  1457. np->dirty_tx, np->dirty_tx % TX_RING_SIZE);
  1458. printk(KERN_DEBUG "cur_rx=%d dirty_rx=%dn", np->cur_rx, np->dirty_rx);
  1459. printk(KERN_DEBUG "cur_task=%dn", np->cur_task);
  1460. return 0;
  1461. }
  1462. return rc;
  1463. }
  1464. static int netdev_close(struct net_device *dev)
  1465. {
  1466. long ioaddr = dev->base_addr;
  1467. struct netdev_private *np = dev->priv;
  1468. struct sk_buff *skb;
  1469. int i;
  1470. netif_stop_queue(dev);
  1471. if (netif_msg_ifdown(np)) {
  1472. printk(KERN_DEBUG "%s: Shutting down ethercard, status was Tx %2.2x "
  1473.    "Rx %4.4x Int %2.2x.n",
  1474.    dev->name, readb(ioaddr + TxStatus),
  1475.    readl(ioaddr + RxStatus), readw(ioaddr + IntrStatus));
  1476. printk(KERN_DEBUG "%s: Queue pointers were Tx %d / %d,  Rx %d / %d.n",
  1477.    dev->name, np->cur_tx, np->dirty_tx, np->cur_rx, np->dirty_rx);
  1478. }
  1479. /* Disable interrupts by clearing the interrupt mask. */
  1480. writew(0x0000, ioaddr + IntrEnable);
  1481. /* Stop the chip's Tx and Rx processes. */
  1482. writew(TxDisable | RxDisable | StatsDisable, ioaddr + MACCtrl1);
  1483. /* Wait and kill tasklet */
  1484. tasklet_kill(&np->rx_tasklet);
  1485. tasklet_kill(&np->tx_tasklet);
  1486. #ifdef __i386__
  1487. if (netif_msg_hw(np)) {
  1488. printk("n"KERN_DEBUG"  Tx ring at %8.8x:n",
  1489.    (int)(np->tx_ring_dma));
  1490. for (i = 0; i < TX_RING_SIZE; i++)
  1491. printk(" #%d desc. %4.4x %8.8x %8.8x.n",
  1492.    i, np->tx_ring[i].status, np->tx_ring[i].frag[0].addr,
  1493.    np->tx_ring[i].frag[0].length);
  1494. printk("n"KERN_DEBUG "  Rx ring %8.8x:n",
  1495.    (int)(np->rx_ring_dma));
  1496. for (i = 0; i < /*RX_RING_SIZE*/4 ; i++) {
  1497. printk(KERN_DEBUG " #%d desc. %4.4x %4.4x %8.8xn",
  1498.    i, np->rx_ring[i].status, np->rx_ring[i].frag[0].addr,
  1499.    np->rx_ring[i].frag[0].length);
  1500. }
  1501. }
  1502. #endif /* __i386__ debugging only */
  1503. free_irq(dev->irq, dev);
  1504. del_timer_sync(&np->timer);
  1505. /* Free all the skbuffs in the Rx queue. */
  1506. for (i = 0; i < RX_RING_SIZE; i++) {
  1507. np->rx_ring[i].status = 0;
  1508. np->rx_ring[i].frag[0].addr = 0xBADF00D0; /* An invalid address. */
  1509. skb = np->rx_skbuff[i];
  1510. if (skb) {
  1511. pci_unmap_single(np->pci_dev,
  1512. np->rx_ring[i].frag[0].addr, np->rx_buf_sz,
  1513. PCI_DMA_FROMDEVICE);
  1514. dev_kfree_skb(skb);
  1515. np->rx_skbuff[i] = 0;
  1516. }
  1517. }
  1518. for (i = 0; i < TX_RING_SIZE; i++) {
  1519. skb = np->tx_skbuff[i];
  1520. if (skb) {
  1521. pci_unmap_single(np->pci_dev,
  1522. np->tx_ring[i].frag[0].addr, skb->len,
  1523. PCI_DMA_TODEVICE);
  1524. dev_kfree_skb(skb);
  1525. np->tx_skbuff[i] = 0;
  1526. }
  1527. }
  1528. return 0;
  1529. }
  1530. static void __devexit sundance_remove1 (struct pci_dev *pdev)
  1531. {
  1532. struct net_device *dev = pci_get_drvdata(pdev);
  1533. /* No need to check MOD_IN_USE, as sys_delete_module() checks. */
  1534. if (dev) {
  1535. struct netdev_private *np = dev->priv;
  1536. unregister_netdev(dev);
  1537.          pci_free_consistent(pdev, RX_TOTAL_SIZE, np->rx_ring,
  1538. np->rx_ring_dma);
  1539.         pci_free_consistent(pdev, TX_TOTAL_SIZE, np->tx_ring,
  1540. np->tx_ring_dma);
  1541. pci_release_regions(pdev);
  1542. #ifndef USE_IO_OPS
  1543. iounmap((char *)(dev->base_addr));
  1544. #endif
  1545. kfree(dev);
  1546. pci_set_drvdata(pdev, NULL);
  1547. }
  1548. }
  1549. static struct pci_driver sundance_driver = {
  1550. name: DRV_NAME,
  1551. id_table: sundance_pci_tbl,
  1552. probe: sundance_probe1,
  1553. remove: __devexit_p(sundance_remove1),
  1554. };
  1555. static int __init sundance_init(void)
  1556. {
  1557. /* when a module, this is printed whether or not devices are found in probe */
  1558. #ifdef MODULE
  1559. printk(version);
  1560. #endif
  1561. return pci_module_init(&sundance_driver);
  1562. }
  1563. static void __exit sundance_exit(void)
  1564. {
  1565. pci_unregister_driver(&sundance_driver);
  1566. }
  1567. module_init(sundance_init);
  1568. module_exit(sundance_exit);