de4x5.h
上传用户:jlfgdled
上传日期:2013-04-10
资源大小:33168k
文件大小:48k
源码类别:

Linux/Unix编程

开发平台:

Unix_Linux

  1. /*
  2.     Copyright 1994 Digital Equipment Corporation.
  3.     This software may be used and distributed according to  the terms of the
  4.     GNU General Public License, incorporated herein by reference.
  5.     The author may    be  reached as davies@wanton.lkg.dec.com  or   Digital
  6.     Equipment Corporation, 550 King Street, Littleton MA 01460.
  7.     =========================================================================
  8. */
  9. /*
  10. ** DC21040 CSR<1..15> Register Address Map
  11. */
  12. #define DE4X5_BMR    iobase+(0x000 << lp->bus)  /* Bus Mode Register */
  13. #define DE4X5_TPD    iobase+(0x008 << lp->bus)  /* Transmit Poll Demand Reg */
  14. #define DE4X5_RPD    iobase+(0x010 << lp->bus)  /* Receive Poll Demand Reg */
  15. #define DE4X5_RRBA   iobase+(0x018 << lp->bus)  /* RX Ring Base Address Reg */
  16. #define DE4X5_TRBA   iobase+(0x020 << lp->bus)  /* TX Ring Base Address Reg */
  17. #define DE4X5_STS    iobase+(0x028 << lp->bus)  /* Status Register */
  18. #define DE4X5_OMR    iobase+(0x030 << lp->bus)  /* Operation Mode Register */
  19. #define DE4X5_IMR    iobase+(0x038 << lp->bus)  /* Interrupt Mask Register */
  20. #define DE4X5_MFC    iobase+(0x040 << lp->bus)  /* Missed Frame Counter */
  21. #define DE4X5_APROM  iobase+(0x048 << lp->bus)  /* Ethernet Address PROM */
  22. #define DE4X5_BROM   iobase+(0x048 << lp->bus)  /* Boot ROM Register */
  23. #define DE4X5_SROM   iobase+(0x048 << lp->bus)  /* Serial ROM Register */
  24. #define DE4X5_MII    iobase+(0x048 << lp->bus)  /* MII Interface Register */
  25. #define DE4X5_DDR    iobase+(0x050 << lp->bus)  /* Data Diagnostic Register */
  26. #define DE4X5_FDR    iobase+(0x058 << lp->bus)  /* Full Duplex Register */
  27. #define DE4X5_GPT    iobase+(0x058 << lp->bus)  /* General Purpose Timer Reg.*/
  28. #define DE4X5_GEP    iobase+(0x060 << lp->bus)  /* General Purpose Register */
  29. #define DE4X5_SISR   iobase+(0x060 << lp->bus)  /* SIA Status Register */
  30. #define DE4X5_SICR   iobase+(0x068 << lp->bus)  /* SIA Connectivity Register */
  31. #define DE4X5_STRR   iobase+(0x070 << lp->bus)  /* SIA TX/RX Register */
  32. #define DE4X5_SIGR   iobase+(0x078 << lp->bus)  /* SIA General Register */
  33. /*
  34. ** EISA Register Address Map
  35. */
  36. #define EISA_ID      iobase+0x0c80   /* EISA ID Registers */ 
  37. #define EISA_ID0     iobase+0x0c80   /* EISA ID Register 0 */ 
  38. #define EISA_ID1     iobase+0x0c81   /* EISA ID Register 1 */ 
  39. #define EISA_ID2     iobase+0x0c82   /* EISA ID Register 2 */ 
  40. #define EISA_ID3     iobase+0x0c83   /* EISA ID Register 3 */ 
  41. #define EISA_CR      iobase+0x0c84   /* EISA Control Register */
  42. #define EISA_REG0    iobase+0x0c88   /* EISA Configuration Register 0 */
  43. #define EISA_REG1    iobase+0x0c89   /* EISA Configuration Register 1 */
  44. #define EISA_REG2    iobase+0x0c8a   /* EISA Configuration Register 2 */
  45. #define EISA_REG3    iobase+0x0c8f   /* EISA Configuration Register 3 */
  46. #define EISA_APROM   iobase+0x0c90   /* Ethernet Address PROM */
  47. /*
  48. ** PCI/EISA Configuration Registers Address Map
  49. */
  50. #define PCI_CFID     iobase+0x0008   /* PCI Configuration ID Register */
  51. #define PCI_CFCS     iobase+0x000c   /* PCI Command/Status Register */
  52. #define PCI_CFRV     iobase+0x0018   /* PCI Revision Register */
  53. #define PCI_CFLT     iobase+0x001c   /* PCI Latency Timer Register */
  54. #define PCI_CBIO     iobase+0x0028   /* PCI Base I/O Register */
  55. #define PCI_CBMA     iobase+0x002c   /* PCI Base Memory Address Register */
  56. #define PCI_CBER     iobase+0x0030   /* PCI Expansion ROM Base Address Reg. */
  57. #define PCI_CFIT     iobase+0x003c   /* PCI Configuration Interrupt Register */
  58. #define PCI_CFDA     iobase+0x0040   /* PCI Driver Area Register */
  59. #define PCI_CFDD     iobase+0x0041   /* PCI Driver Dependent Area Register */
  60. #define PCI_CFPM     iobase+0x0043   /* PCI Power Management Area Register */
  61. /*
  62. ** EISA Configuration Register 0 bit definitions
  63. */
  64. #define ER0_BSW       0x80           /* EISA Bus Slave Width, 1: 32 bits */
  65. #define ER0_BMW       0x40           /* EISA Bus Master Width, 1: 32 bits */
  66. #define ER0_EPT       0x20           /* EISA PREEMPT Time, 0: 23 BCLKs */
  67. #define ER0_ISTS      0x10           /* Interrupt Status (X) */
  68. #define ER0_LI        0x08           /* Latch Interrupts */
  69. #define ER0_INTL      0x06           /* INTerrupt Level */
  70. #define ER0_INTT      0x01           /* INTerrupt Type, 0: Level, 1: Edge */
  71. /*
  72. ** EISA Configuration Register 1 bit definitions
  73. */
  74. #define ER1_IAM       0xe0           /* ISA Address Mode */
  75. #define ER1_IAE       0x10           /* ISA Addressing Enable */
  76. #define ER1_UPIN      0x0f           /* User Pins */
  77. /*
  78. ** EISA Configuration Register 2 bit definitions
  79. */
  80. #define ER2_BRS       0xc0           /* Boot ROM Size */
  81. #define ER2_BRA       0x3c           /* Boot ROM Address <16:13> */
  82. /*
  83. ** EISA Configuration Register 3 bit definitions
  84. */
  85. #define ER3_BWE       0x40           /* Burst Write Enable */
  86. #define ER3_BRE       0x04           /* Burst Read Enable */
  87. #define ER3_LSR       0x02           /* Local Software Reset */
  88. /*
  89. ** PCI Configuration ID Register (PCI_CFID). The Device IDs are left
  90. ** shifted 8 bits to allow detection of DC21142 and DC21143 variants with
  91. ** the configuration revision register step number.
  92. */
  93. #define CFID_DID    0xff00           /* Device ID */
  94. #define CFID_VID    0x00ff           /* Vendor ID */
  95. #define DC21040_DID 0x0200           /* Unique Device ID # */
  96. #define DC21040_VID 0x1011           /* DC21040 Manufacturer */
  97. #define DC21041_DID 0x1400           /* Unique Device ID # */
  98. #define DC21041_VID 0x1011           /* DC21041 Manufacturer */
  99. #define DC21140_DID 0x0900           /* Unique Device ID # */
  100. #define DC21140_VID 0x1011           /* DC21140 Manufacturer */
  101. #define DC2114x_DID 0x1900           /* Unique Device ID # */
  102. #define DC2114x_VID 0x1011           /* DC2114[23] Manufacturer */
  103. /*
  104. ** Chipset defines
  105. */
  106. #define DC21040     DC21040_DID
  107. #define DC21041     DC21041_DID
  108. #define DC21140     DC21140_DID
  109. #define DC2114x     DC2114x_DID
  110. #define DC21142     (DC2114x_DID | 0x0010)
  111. #define DC21143     (DC2114x_DID | 0x0030)
  112. #define DC2114x_BRK 0x0020           /* CFRV break between DC21142 & DC21143 */
  113. #define is_DC21040 ((vendor == DC21040_VID) && (device == DC21040_DID))
  114. #define is_DC21041 ((vendor == DC21041_VID) && (device == DC21041_DID))
  115. #define is_DC21140 ((vendor == DC21140_VID) && (device == DC21140_DID))
  116. #define is_DC2114x ((vendor == DC2114x_VID) && (device == DC2114x_DID))
  117. #define is_DC21142 ((vendor == DC2114x_VID) && (device == DC21142))
  118. #define is_DC21143 ((vendor == DC2114x_VID) && (device == DC21143))
  119. /*
  120. ** PCI Configuration Command/Status Register (PCI_CFCS)
  121. */
  122. #define CFCS_DPE    0x80000000       /* Detected Parity Error (S) */
  123. #define CFCS_SSE    0x40000000       /* Signal System Error   (S) */
  124. #define CFCS_RMA    0x20000000       /* Receive Master Abort  (S) */
  125. #define CFCS_RTA    0x10000000       /* Receive Target Abort  (S) */
  126. #define CFCS_DST    0x06000000       /* DEVSEL Timing         (S) */
  127. #define CFCS_DPR    0x01000000       /* Data Parity Report    (S) */
  128. #define CFCS_FBB    0x00800000       /* Fast Back-To-Back     (S) */
  129. #define CFCS_SEE    0x00000100       /* System Error Enable   (C) */
  130. #define CFCS_PER    0x00000040       /* Parity Error Response (C) */
  131. #define CFCS_MO     0x00000004       /* Master Operation      (C) */
  132. #define CFCS_MSA    0x00000002       /* Memory Space Access   (C) */
  133. #define CFCS_IOSA   0x00000001       /* I/O Space Access      (C) */
  134. /*
  135. ** PCI Configuration Revision Register (PCI_CFRV)
  136. */
  137. #define CFRV_BC     0xff000000       /* Base Class */
  138. #define CFRV_SC     0x00ff0000       /* Subclass */
  139. #define CFRV_RN     0x000000f0       /* Revision Number */
  140. #define CFRV_SN     0x0000000f       /* Step Number */
  141. #define BASE_CLASS  0x02000000       /* Indicates Network Controller */
  142. #define SUB_CLASS   0x00000000       /* Indicates Ethernet Controller */
  143. #define STEP_NUMBER 0x00000020       /* Increments for future chips */
  144. #define REV_NUMBER  0x00000003       /* 0x00, 0x01, 0x02, 0x03: Rev in Step */
  145. #define CFRV_MASK   0xffff0000       /* Register mask */
  146. /*
  147. ** PCI Configuration Latency Timer Register (PCI_CFLT)
  148. */
  149. #define CFLT_BC     0x0000ff00       /* Latency Timer bits */
  150. /*
  151. ** PCI Configuration Base I/O Address Register (PCI_CBIO)
  152. */
  153. #define CBIO_MASK   -128             /* Base I/O Address Mask */
  154. #define CBIO_IOSI   0x00000001       /* I/O Space Indicator (RO, value is 1) */
  155. /*
  156. ** PCI Configuration Card Information Structure Register (PCI_CCIS)
  157. */
  158. #define CCIS_ROMI   0xf0000000       /* ROM Image */
  159. #define CCIS_ASO    0x0ffffff8       /* Address Space Offset */
  160. #define CCIS_ASI    0x00000007       /* Address Space Indicator */
  161. /*
  162. ** PCI Configuration Subsystem ID Register (PCI_SSID)
  163. */
  164. #define SSID_SSID   0xffff0000       /* Subsystem ID */
  165. #define SSID_SVID   0x0000ffff       /* Subsystem Vendor ID */
  166. /*
  167. ** PCI Configuration Expansion ROM Base Address Register (PCI_CBER)
  168. */
  169. #define CBER_MASK   0xfffffc00       /* Expansion ROM Base Address Mask */
  170. #define CBER_ROME   0x00000001       /* ROM Enable */
  171. /*
  172. ** PCI Configuration Interrupt Register (PCI_CFIT)
  173. */
  174. #define CFIT_MXLT   0xff000000       /* MAX_LAT Value (0.25us periods) */
  175. #define CFIT_MNGT   0x00ff0000       /* MIN_GNT Value (0.25us periods) */
  176. #define CFIT_IRQP   0x0000ff00       /* Interrupt Pin */
  177. #define CFIT_IRQL   0x000000ff       /* Interrupt Line */
  178. /*
  179. ** PCI Configuration Power Management Area Register (PCI_CFPM)
  180. */
  181. #define SLEEP       0x80             /* Power Saving Sleep Mode */
  182. #define SNOOZE      0x40             /* Power Saving Snooze Mode */
  183. #define WAKEUP      0x00             /* Power Saving Wakeup */
  184. #define PCI_CFDA_DSU 0x41            /* 8 bit Configuration Space Address */
  185. #define PCI_CFDA_PSM 0x43            /* 8 bit Configuration Space Address */
  186. /*
  187. ** DC21040 Bus Mode Register (DE4X5_BMR)
  188. */
  189. #define BMR_RML    0x00200000       /* [Memory] Read Multiple */
  190. #define BMR_DBO    0x00100000       /* Descriptor Byte Ordering (Endian) */
  191. #define BMR_TAP    0x000e0000       /* Transmit Automatic Polling */
  192. #define BMR_DAS    0x00010000       /* Diagnostic Address Space */
  193. #define BMR_CAL    0x0000c000       /* Cache Alignment */
  194. #define BMR_PBL    0x00003f00       /* Programmable Burst Length */
  195. #define BMR_BLE    0x00000080       /* Big/Little Endian */
  196. #define BMR_DSL    0x0000007c       /* Descriptor Skip Length */
  197. #define BMR_BAR    0x00000002       /* Bus ARbitration */
  198. #define BMR_SWR    0x00000001       /* Software Reset */
  199.                                     /* Timings here are for 10BASE-T/AUI only*/
  200. #define TAP_NOPOLL 0x00000000       /* No automatic polling */
  201. #define TAP_200US  0x00020000       /* TX automatic polling every 200us */
  202. #define TAP_800US  0x00040000       /* TX automatic polling every 800us */
  203. #define TAP_1_6MS  0x00060000       /* TX automatic polling every 1.6ms */
  204. #define TAP_12_8US 0x00080000       /* TX automatic polling every 12.8us */
  205. #define TAP_25_6US 0x000a0000       /* TX automatic polling every 25.6us */
  206. #define TAP_51_2US 0x000c0000       /* TX automatic polling every 51.2us */
  207. #define TAP_102_4US 0x000e0000      /* TX automatic polling every 102.4us */
  208. #define CAL_NOUSE  0x00000000       /* Not used */
  209. #define CAL_8LONG  0x00004000       /* 8-longword alignment */
  210. #define CAL_16LONG 0x00008000       /* 16-longword alignment */
  211. #define CAL_32LONG 0x0000c000       /* 32-longword alignment */
  212. #define PBL_0      0x00000000       /*  DMA burst length = amount in RX FIFO */
  213. #define PBL_1      0x00000100       /*  1 longword  DMA burst length */
  214. #define PBL_2      0x00000200       /*  2 longwords DMA burst length */
  215. #define PBL_4      0x00000400       /*  4 longwords DMA burst length */
  216. #define PBL_8      0x00000800       /*  8 longwords DMA burst length */
  217. #define PBL_16     0x00001000       /* 16 longwords DMA burst length */
  218. #define PBL_32     0x00002000       /* 32 longwords DMA burst length */
  219. #define DSL_0      0x00000000       /*  0 longword  / descriptor */
  220. #define DSL_1      0x00000004       /*  1 longword  / descriptor */
  221. #define DSL_2      0x00000008       /*  2 longwords / descriptor */
  222. #define DSL_4      0x00000010       /*  4 longwords / descriptor */
  223. #define DSL_8      0x00000020       /*  8 longwords / descriptor */
  224. #define DSL_16     0x00000040       /* 16 longwords / descriptor */
  225. #define DSL_32     0x00000080       /* 32 longwords / descriptor */
  226. /*
  227. ** DC21040 Transmit Poll Demand Register (DE4X5_TPD)
  228. */
  229. #define TPD        0x00000001       /* Transmit Poll Demand */
  230. /*
  231. ** DC21040 Receive Poll Demand Register (DE4X5_RPD)
  232. */
  233. #define RPD        0x00000001       /* Receive Poll Demand */
  234. /*
  235. ** DC21040 Receive Ring Base Address Register (DE4X5_RRBA)
  236. */
  237. #define RRBA       0xfffffffc       /* RX Descriptor List Start Address */
  238. /*
  239. ** DC21040 Transmit Ring Base Address Register (DE4X5_TRBA)
  240. */
  241. #define TRBA       0xfffffffc       /* TX Descriptor List Start Address */
  242. /*
  243. ** Status Register (DE4X5_STS)
  244. */
  245. #define STS_GPI    0x04000000       /* General Purpose Port Interrupt */
  246. #define STS_BE     0x03800000       /* Bus Error Bits */
  247. #define STS_TS     0x00700000       /* Transmit Process State */
  248. #define STS_RS     0x000e0000       /* Receive Process State */
  249. #define STS_NIS    0x00010000       /* Normal Interrupt Summary */
  250. #define STS_AIS    0x00008000       /* Abnormal Interrupt Summary */
  251. #define STS_ER     0x00004000       /* Early Receive */
  252. #define STS_FBE    0x00002000       /* Fatal Bus Error */
  253. #define STS_SE     0x00002000       /* System Error */
  254. #define STS_LNF    0x00001000       /* Link Fail */
  255. #define STS_FD     0x00000800       /* Full-Duplex Short Frame Received */
  256. #define STS_TM     0x00000800       /* Timer Expired (DC21041) */
  257. #define STS_ETI    0x00000400       /* Early Transmit Interrupt */
  258. #define STS_AT     0x00000400       /* AUI/TP Pin */
  259. #define STS_RWT    0x00000200       /* Receive Watchdog Time-Out */
  260. #define STS_RPS    0x00000100       /* Receive Process Stopped */
  261. #define STS_RU     0x00000080       /* Receive Buffer Unavailable */
  262. #define STS_RI     0x00000040       /* Receive Interrupt */
  263. #define STS_UNF    0x00000020       /* Transmit Underflow */
  264. #define STS_LNP    0x00000010       /* Link Pass */
  265. #define STS_ANC    0x00000010       /* Autonegotiation Complete */
  266. #define STS_TJT    0x00000008       /* Transmit Jabber Time-Out */
  267. #define STS_TU     0x00000004       /* Transmit Buffer Unavailable */
  268. #define STS_TPS    0x00000002       /* Transmit Process Stopped */
  269. #define STS_TI     0x00000001       /* Transmit Interrupt */
  270. #define EB_PAR     0x00000000       /* Parity Error */
  271. #define EB_MA      0x00800000       /* Master Abort */
  272. #define EB_TA      0x01000000       /* Target Abort */
  273. #define EB_RES0    0x01800000       /* Reserved */
  274. #define EB_RES1    0x02000000       /* Reserved */
  275. #define TS_STOP    0x00000000       /* Stopped */
  276. #define TS_FTD     0x00100000       /* Fetch Transmit Descriptor */
  277. #define TS_WEOT    0x00200000       /* Wait for End Of Transmission */
  278. #define TS_QDAT    0x00300000       /* Queue skb data into TX FIFO */
  279. #define TS_RES     0x00400000       /* Reserved */
  280. #define TS_SPKT    0x00500000       /* Setup Packet */
  281. #define TS_SUSP    0x00600000       /* Suspended */
  282. #define TS_CLTD    0x00700000       /* Close Transmit Descriptor */
  283. #define RS_STOP    0x00000000       /* Stopped */
  284. #define RS_FRD     0x00020000       /* Fetch Receive Descriptor */
  285. #define RS_CEOR    0x00040000       /* Check for End of Receive Packet */
  286. #define RS_WFRP    0x00060000       /* Wait for Receive Packet */
  287. #define RS_SUSP    0x00080000       /* Suspended */
  288. #define RS_CLRD    0x000a0000       /* Close Receive Descriptor */
  289. #define RS_FLUSH   0x000c0000       /* Flush RX FIFO */
  290. #define RS_QRFS    0x000e0000       /* Queue RX FIFO into RX Skb */
  291. #define INT_CANCEL 0x0001ffff       /* For zeroing all interrupt sources */
  292. /*
  293. ** Operation Mode Register (DE4X5_OMR)
  294. */
  295. #define OMR_SC     0x80000000       /* Special Capture Effect Enable */
  296. #define OMR_RA     0x40000000       /* Receive All */
  297. #define OMR_SDP    0x02000000       /* SD Polarity - MUST BE ASSERTED */
  298. #define OMR_SCR    0x01000000       /* Scrambler Mode */
  299. #define OMR_PCS    0x00800000       /* PCS Function */
  300. #define OMR_TTM    0x00400000       /* Transmit Threshold Mode */
  301. #define OMR_SF     0x00200000       /* Store and Forward */
  302. #define OMR_HBD    0x00080000       /* HeartBeat Disable */
  303. #define OMR_PS     0x00040000       /* Port Select */
  304. #define OMR_CA     0x00020000       /* Capture Effect Enable */
  305. #define OMR_BP     0x00010000       /* Back Pressure */
  306. #define OMR_TR     0x0000c000       /* Threshold Control Bits */
  307. #define OMR_ST     0x00002000       /* Start/Stop Transmission Command */
  308. #define OMR_FC     0x00001000       /* Force Collision Mode */
  309. #define OMR_OM     0x00000c00       /* Operating Mode */
  310. #define OMR_FDX    0x00000200       /* Full Duplex Mode */
  311. #define OMR_FKD    0x00000100       /* Flaky Oscillator Disable */
  312. #define OMR_PM     0x00000080       /* Pass All Multicast */
  313. #define OMR_PR     0x00000040       /* Promiscuous Mode */
  314. #define OMR_SB     0x00000020       /* Start/Stop Backoff Counter */
  315. #define OMR_IF     0x00000010       /* Inverse Filtering */
  316. #define OMR_PB     0x00000008       /* Pass Bad Frames */
  317. #define OMR_HO     0x00000004       /* Hash Only Filtering Mode */
  318. #define OMR_SR     0x00000002       /* Start/Stop Receive */
  319. #define OMR_HP     0x00000001       /* Hash/Perfect Receive Filtering Mode */
  320. #define TR_72      0x00000000       /* Threshold set to 72 (128) bytes */
  321. #define TR_96      0x00004000       /* Threshold set to 96 (256) bytes */
  322. #define TR_128     0x00008000       /* Threshold set to 128 (512) bytes */
  323. #define TR_160     0x0000c000       /* Threshold set to 160 (1024) bytes */
  324. #define OMR_DEF     (OMR_SDP)
  325. #define OMR_SIA     (OMR_SDP | OMR_TTM)
  326. #define OMR_SYM     (OMR_SDP | OMR_SCR | OMR_PCS | OMR_HBD | OMR_PS)
  327. #define OMR_MII_10  (OMR_SDP | OMR_TTM | OMR_PS)
  328. #define OMR_MII_100 (OMR_SDP | OMR_HBD | OMR_PS)
  329. /*
  330. ** DC21040 Interrupt Mask Register (DE4X5_IMR)
  331. */
  332. #define IMR_GPM    0x04000000       /* General Purpose Port Mask */
  333. #define IMR_NIM    0x00010000       /* Normal Interrupt Summary Mask */
  334. #define IMR_AIM    0x00008000       /* Abnormal Interrupt Summary Mask */
  335. #define IMR_ERM    0x00004000       /* Early Receive Mask */
  336. #define IMR_FBM    0x00002000       /* Fatal Bus Error Mask */
  337. #define IMR_SEM    0x00002000       /* System Error Mask */
  338. #define IMR_LFM    0x00001000       /* Link Fail Mask */
  339. #define IMR_FDM    0x00000800       /* Full-Duplex (Short Frame) Mask */
  340. #define IMR_TMM    0x00000800       /* Timer Expired Mask (DC21041) */
  341. #define IMR_ETM    0x00000400       /* Early Transmit Interrupt Mask */
  342. #define IMR_ATM    0x00000400       /* AUI/TP Switch Mask */
  343. #define IMR_RWM    0x00000200       /* Receive Watchdog Time-Out Mask */
  344. #define IMR_RSM    0x00000100       /* Receive Stopped Mask */
  345. #define IMR_RUM    0x00000080       /* Receive Buffer Unavailable Mask */
  346. #define IMR_RIM    0x00000040       /* Receive Interrupt Mask */
  347. #define IMR_UNM    0x00000020       /* Underflow Interrupt Mask */
  348. #define IMR_ANM    0x00000010       /* Autonegotiation Complete Mask */
  349. #define IMR_LPM    0x00000010       /* Link Pass */
  350. #define IMR_TJM    0x00000008       /* Transmit Time-Out Jabber Mask */
  351. #define IMR_TUM    0x00000004       /* Transmit Buffer Unavailable Mask */
  352. #define IMR_TSM    0x00000002       /* Transmission Stopped Mask */
  353. #define IMR_TIM    0x00000001       /* Transmit Interrupt Mask */
  354. /*
  355. ** Missed Frames and FIFO Overflow Counters (DE4X5_MFC)
  356. */
  357. #define MFC_FOCO   0x10000000       /* FIFO Overflow Counter Overflow Bit */
  358. #define MFC_FOC    0x0ffe0000       /* FIFO Overflow Counter Bits */
  359. #define MFC_OVFL   0x00010000       /* Missed Frames Counter Overflow Bit */
  360. #define MFC_CNTR   0x0000ffff       /* Missed Frames Counter Bits */
  361. #define MFC_FOCM   0x1ffe0000       /* FIFO Overflow Counter Mask */
  362. /*
  363. ** DC21040 Ethernet Address PROM (DE4X5_APROM)
  364. */
  365. #define APROM_DN   0x80000000       /* Data Not Valid */
  366. #define APROM_DT   0x000000ff       /* Address Byte */
  367. /*
  368. ** DC21041 Boot/Ethernet Address ROM (DE4X5_BROM)
  369. */
  370. #define BROM_MODE 0x00008000       /* MODE_1: 0,  MODE_0: 1  (read only) */
  371. #define BROM_RD   0x00004000       /* Read from Boot ROM */
  372. #define BROM_WR   0x00002000       /* Write to Boot ROM */
  373. #define BROM_BR   0x00001000       /* Select Boot ROM when set */
  374. #define BROM_SR   0x00000800       /* Select Serial ROM when set */
  375. #define BROM_REG  0x00000400       /* External Register Select */
  376. #define BROM_DT   0x000000ff       /* Data Byte */
  377. /*
  378. ** DC21041 Serial/Ethernet Address ROM (DE4X5_SROM, DE4X5_MII)
  379. */
  380. #define MII_MDI   0x00080000       /* MII Management Data In */
  381. #define MII_MDO   0x00060000       /* MII Management Mode/Data Out */
  382. #define MII_MRD   0x00040000       /* MII Management Define Read Mode */
  383. #define MII_MWR   0x00000000       /* MII Management Define Write Mode */
  384. #define MII_MDT   0x00020000       /* MII Management Data Out */
  385. #define MII_MDC   0x00010000       /* MII Management Clock */
  386. #define MII_RD    0x00004000       /* Read from MII */
  387. #define MII_WR    0x00002000       /* Write to MII */
  388. #define MII_SEL   0x00000800       /* Select MII when RESET */
  389. #define SROM_MODE 0x00008000       /* MODE_1: 0,  MODE_0: 1  (read only) */
  390. #define SROM_RD   0x00004000       /* Read from Boot ROM */
  391. #define SROM_WR   0x00002000       /* Write to Boot ROM */
  392. #define SROM_BR   0x00001000       /* Select Boot ROM when set */
  393. #define SROM_SR   0x00000800       /* Select Serial ROM when set */
  394. #define SROM_REG  0x00000400       /* External Register Select */
  395. #define SROM_DT   0x000000ff       /* Data Byte */
  396. #define DT_OUT    0x00000008       /* Serial Data Out */
  397. #define DT_IN     0x00000004       /* Serial Data In */
  398. #define DT_CLK    0x00000002       /* Serial ROM Clock */
  399. #define DT_CS     0x00000001       /* Serial ROM Chip Select */
  400. #define MII_PREAMBLE 0xffffffff    /* MII Management Preamble */
  401. #define MII_TEST     0xaaaaaaaa    /* MII Test Signal */
  402. #define MII_STRD     0x06          /* Start of Frame+Op Code: use low nibble */
  403. #define MII_STWR     0x0a          /* Start of Frame+Op Code: use low nibble */
  404. #define MII_CR       0x00          /* MII Management Control Register */
  405. #define MII_SR       0x01          /* MII Management Status Register */
  406. #define MII_ID0      0x02          /* PHY Identifier Register 0 */
  407. #define MII_ID1      0x03          /* PHY Identifier Register 1 */
  408. #define MII_ANA      0x04          /* Auto Negotiation Advertisement */
  409. #define MII_ANLPA    0x05          /* Auto Negotiation Link Partner Ability */
  410. #define MII_ANE      0x06          /* Auto Negotiation Expansion */
  411. #define MII_ANP      0x07          /* Auto Negotiation Next Page TX */
  412. #define DE4X5_MAX_MII 32           /* Maximum address of MII PHY devices */
  413. /*
  414. ** MII Management Control Register
  415. */
  416. #define MII_CR_RST  0x8000         /* RESET the PHY chip */
  417. #define MII_CR_LPBK 0x4000         /* Loopback enable */
  418. #define MII_CR_SPD  0x2000         /* 0: 10Mb/s; 1: 100Mb/s */
  419. #define MII_CR_10   0x0000         /* Set 10Mb/s */
  420. #define MII_CR_100  0x2000         /* Set 100Mb/s */
  421. #define MII_CR_ASSE 0x1000         /* Auto Speed Select Enable */
  422. #define MII_CR_PD   0x0800         /* Power Down */
  423. #define MII_CR_ISOL 0x0400         /* Isolate Mode */
  424. #define MII_CR_RAN  0x0200         /* Restart Auto Negotiation */
  425. #define MII_CR_FDM  0x0100         /* Full Duplex Mode */
  426. #define MII_CR_CTE  0x0080         /* Collision Test Enable */
  427. /*
  428. ** MII Management Status Register
  429. */
  430. #define MII_SR_T4C  0x8000         /* 100BASE-T4 capable */
  431. #define MII_SR_TXFD 0x4000         /* 100BASE-TX Full Duplex capable */
  432. #define MII_SR_TXHD 0x2000         /* 100BASE-TX Half Duplex capable */
  433. #define MII_SR_TFD  0x1000         /* 10BASE-T Full Duplex capable */
  434. #define MII_SR_THD  0x0800         /* 10BASE-T Half Duplex capable */
  435. #define MII_SR_ASSC 0x0020         /* Auto Speed Selection Complete*/
  436. #define MII_SR_RFD  0x0010         /* Remote Fault Detected */
  437. #define MII_SR_ANC  0x0008         /* Auto Negotiation capable */
  438. #define MII_SR_LKS  0x0004         /* Link Status */
  439. #define MII_SR_JABD 0x0002         /* Jabber Detect */
  440. #define MII_SR_XC   0x0001         /* Extended Capabilities */
  441. /*
  442. ** MII Management Auto Negotiation Advertisement Register
  443. */
  444. #define MII_ANA_TAF  0x03e0        /* Technology Ability Field */
  445. #define MII_ANA_T4AM 0x0200        /* T4 Technology Ability Mask */
  446. #define MII_ANA_TXAM 0x0180        /* TX Technology Ability Mask */
  447. #define MII_ANA_FDAM 0x0140        /* Full Duplex Technology Ability Mask */
  448. #define MII_ANA_HDAM 0x02a0        /* Half Duplex Technology Ability Mask */
  449. #define MII_ANA_100M 0x0380        /* 100Mb Technology Ability Mask */
  450. #define MII_ANA_10M  0x0060        /* 10Mb Technology Ability Mask */
  451. #define MII_ANA_CSMA 0x0001        /* CSMA-CD Capable */
  452. /*
  453. ** MII Management Auto Negotiation Remote End Register
  454. */
  455. #define MII_ANLPA_NP   0x8000      /* Next Page (Enable) */
  456. #define MII_ANLPA_ACK  0x4000      /* Remote Acknowledge */
  457. #define MII_ANLPA_RF   0x2000      /* Remote Fault */
  458. #define MII_ANLPA_TAF  0x03e0      /* Technology Ability Field */
  459. #define MII_ANLPA_T4AM 0x0200      /* T4 Technology Ability Mask */
  460. #define MII_ANLPA_TXAM 0x0180      /* TX Technology Ability Mask */
  461. #define MII_ANLPA_FDAM 0x0140      /* Full Duplex Technology Ability Mask */
  462. #define MII_ANLPA_HDAM 0x02a0      /* Half Duplex Technology Ability Mask */
  463. #define MII_ANLPA_100M 0x0380      /* 100Mb Technology Ability Mask */
  464. #define MII_ANLPA_10M  0x0060      /* 10Mb Technology Ability Mask */
  465. #define MII_ANLPA_CSMA 0x0001      /* CSMA-CD Capable */
  466. /*
  467. ** SROM Media Definitions (ABG SROM Section)
  468. */
  469. #define MEDIA_NWAY     0x0080      /* Nway (Auto Negotiation) on PHY */
  470. #define MEDIA_MII      0x0040      /* MII Present on the adapter */
  471. #define MEDIA_FIBRE    0x0008      /* Fibre Media present */
  472. #define MEDIA_AUI      0x0004      /* AUI Media present */
  473. #define MEDIA_TP       0x0002      /* TP Media present */
  474. #define MEDIA_BNC      0x0001      /* BNC Media present */
  475. /*
  476. ** SROM Definitions (Digital Semiconductor Format)
  477. */
  478. #define SROM_SSVID     0x0000      /* Sub-system Vendor ID offset */
  479. #define SROM_SSID      0x0002      /* Sub-system ID offset */
  480. #define SROM_CISPL     0x0004      /* CardBus CIS Pointer low offset */
  481. #define SROM_CISPH     0x0006      /* CardBus CIS Pointer high offset */
  482. #define SROM_IDCRC     0x0010      /* ID Block CRC offset*/
  483. #define SROM_RSVD2     0x0011      /* ID Reserved 2 offset */
  484. #define SROM_SFV       0x0012      /* SROM Format Version offset */
  485. #define SROM_CCNT      0x0013      /* Controller Count offset */
  486. #define SROM_HWADD     0x0014      /* Hardware Address offset */
  487. #define SROM_MRSVD     0x007c      /* Manufacturer Reserved offset*/
  488. #define SROM_CRC       0x007e      /* SROM CRC offset */
  489. /*
  490. ** SROM Media Connection Definitions
  491. */
  492. #define SROM_10BT      0x0000      /*  10BASE-T half duplex */
  493. #define SROM_10BTN     0x0100      /*  10BASE-T with Nway */
  494. #define SROM_10BTF     0x0204      /*  10BASE-T full duplex */
  495. #define SROM_10BTNLP   0x0400      /*  10BASE-T without Link Pass test */
  496. #define SROM_10B2      0x0001      /*  10BASE-2 (BNC) */
  497. #define SROM_10B5      0x0002      /*  10BASE-5 (AUI) */
  498. #define SROM_100BTH    0x0003      /*  100BASE-T half duplex */
  499. #define SROM_100BTF    0x0205      /*  100BASE-T full duplex */
  500. #define SROM_100BT4    0x0006      /*  100BASE-T4 */
  501. #define SROM_100BFX    0x0007      /*  100BASE-FX half duplex (Fiber) */
  502. #define SROM_M10BT     0x0009      /*  MII 10BASE-T half duplex */
  503. #define SROM_M10BTF    0x020a      /*  MII 10BASE-T full duplex */
  504. #define SROM_M100BT    0x000d      /*  MII 100BASE-T half duplex */
  505. #define SROM_M100BTF   0x020e      /*  MII 100BASE-T full duplex */
  506. #define SROM_M100BT4   0x000f      /*  MII 100BASE-T4 */
  507. #define SROM_M100BF    0x0010      /*  MII 100BASE-FX half duplex */
  508. #define SROM_M100BFF   0x0211      /*  MII 100BASE-FX full duplex */
  509. #define SROM_PDA       0x0800      /*  Powerup & Dynamic Autosense */
  510. #define SROM_PAO       0x8800      /*  Powerup Autosense Only */
  511. #define SROM_NSMI      0xffff      /*  No Selected Media Information */
  512. /*
  513. ** SROM Media Definitions
  514. */
  515. #define SROM_10BASET   0x0000      /*  10BASE-T half duplex */
  516. #define SROM_10BASE2   0x0001      /*  10BASE-2 (BNC) */
  517. #define SROM_10BASE5   0x0002      /*  10BASE-5 (AUI) */
  518. #define SROM_100BASET  0x0003      /*  100BASE-T half duplex */
  519. #define SROM_10BASETF  0x0004      /*  10BASE-T full duplex */
  520. #define SROM_100BASETF 0x0005      /*  100BASE-T full duplex */
  521. #define SROM_100BASET4 0x0006      /*  100BASE-T4 */
  522. #define SROM_100BASEF  0x0007      /*  100BASE-FX half duplex */
  523. #define SROM_100BASEFF 0x0008      /*  100BASE-FX full duplex */
  524. #define BLOCK_LEN      0x7f        /* Extended blocks length mask */
  525. #define EXT_FIELD      0x40        /* Extended blocks extension field bit */
  526. #define MEDIA_CODE     0x3f        /* Extended blocks media code mask */
  527. /*
  528. ** SROM Compact Format Block Masks
  529. */
  530. #define COMPACT_FI      0x80       /* Format Indicator */
  531. #define COMPACT_LEN     0x04       /* Length */
  532. #define COMPACT_MC      0x3f       /* Media Code */
  533. /*
  534. ** SROM Extended Format Block Type 0 Masks
  535. */
  536. #define BLOCK0_FI      0x80        /* Format Indicator */
  537. #define BLOCK0_MCS     0x80        /* Media Code byte Sign */
  538. #define BLOCK0_MC      0x3f        /* Media Code */
  539. /*
  540. ** DC21040 Full Duplex Register (DE4X5_FDR)
  541. */
  542. #define FDR_FDACV  0x0000ffff      /* Full Duplex Auto Configuration Value */
  543. /*
  544. ** DC21041 General Purpose Timer Register (DE4X5_GPT)
  545. */
  546. #define GPT_CON  0x00010000        /* One shot: 0,  Continuous: 1 */
  547. #define GPT_VAL  0x0000ffff        /* Timer Value */
  548. /*
  549. ** DC21140 General Purpose Register (DE4X5_GEP) (hardware dependent bits)
  550. */
  551. /* Valid ONLY for DE500 hardware */
  552. #define GEP_LNP  0x00000080        /* Link Pass               (input)        */
  553. #define GEP_SLNK 0x00000040        /* SYM LINK                (input)        */
  554. #define GEP_SDET 0x00000020        /* Signal Detect           (input)        */
  555. #define GEP_HRST 0x00000010        /* Hard RESET (to PHY)     (output)       */
  556. #define GEP_FDXD 0x00000008        /* Full Duplex Disable     (output)       */
  557. #define GEP_PHYL 0x00000004        /* PHY Loopback            (output)       */
  558. #define GEP_FLED 0x00000002        /* Force Activity LED on   (output)       */
  559. #define GEP_MODE 0x00000001        /* 0: 10Mb/s,  1: 100Mb/s                 */
  560. #define GEP_INIT 0x0000011f        /* Setup inputs (0) and outputs (1)       */
  561. #define GEP_CTRL 0x00000100        /* GEP control bit                        */
  562. /*
  563. ** SIA Register Defaults
  564. */
  565. #define CSR13 0x00000001
  566. #define CSR14 0x0003ff7f           /* Autonegotiation disabled               */
  567. #define CSR15 0x00000008
  568. /*
  569. ** SIA Status Register (DE4X5_SISR)
  570. */
  571. #define SISR_LPC   0xffff0000      /* Link Partner's Code Word               */
  572. #define SISR_LPN   0x00008000      /* Link Partner Negotiable                */
  573. #define SISR_ANS   0x00007000      /* Auto Negotiation Arbitration State     */
  574. #define SISR_NSN   0x00000800      /* Non Stable NLPs Detected (DC21041)     */
  575. #define SISR_TRF   0x00000800      /* Transmit Remote Fault                  */
  576. #define SISR_NSND  0x00000400      /* Non Stable NLPs Detected (DC21142)     */
  577. #define SISR_ANR_FDS 0x00000400    /* Auto Negotiate Restart/Full Duplex Sel.*/
  578. #define SISR_TRA   0x00000200      /* 10BASE-T Receive Port Activity         */
  579. #define SISR_NRA   0x00000200      /* Non Selected Port Receive Activity     */
  580. #define SISR_ARA   0x00000100      /* AUI Receive Port Activity              */
  581. #define SISR_SRA   0x00000100      /* Selected Port Receive Activity         */
  582. #define SISR_DAO   0x00000080      /* PLL All One                            */
  583. #define SISR_DAZ   0x00000040      /* PLL All Zero                           */
  584. #define SISR_DSP   0x00000020      /* PLL Self-Test Pass                     */
  585. #define SISR_DSD   0x00000010      /* PLL Self-Test Done                     */
  586. #define SISR_APS   0x00000008      /* Auto Polarity State                    */
  587. #define SISR_LKF   0x00000004      /* Link Fail Status                       */
  588. #define SISR_LS10  0x00000004      /* 10Mb/s Link Fail Status                */
  589. #define SISR_NCR   0x00000002      /* Network Connection Error               */
  590. #define SISR_LS100 0x00000002      /* 100Mb/s Link Fail Status               */
  591. #define SISR_PAUI  0x00000001      /* AUI_TP Indication                      */
  592. #define SISR_MRA   0x00000001      /* MII Receive Port Activity              */
  593. #define ANS_NDIS   0x00000000      /* Nway disable                           */
  594. #define ANS_TDIS   0x00001000      /* Transmit Disable                       */
  595. #define ANS_ADET   0x00002000      /* Ability Detect                         */
  596. #define ANS_ACK    0x00003000      /* Acknowledge                            */
  597. #define ANS_CACK   0x00004000      /* Complete Acknowledge                   */
  598. #define ANS_NWOK   0x00005000      /* Nway OK - FLP Link Good                */
  599. #define ANS_LCHK   0x00006000      /* Link Check                             */
  600. #define SISR_RST   0x00000301      /* CSR12 reset                            */
  601. #define SISR_ANR   0x00001301      /* Autonegotiation restart                */
  602. /*
  603. ** SIA Connectivity Register (DE4X5_SICR)
  604. */
  605. #define SICR_SDM   0xffff0000       /* SIA Diagnostics Mode */
  606. #define SICR_OE57  0x00008000       /* Output Enable 5 6 7 */
  607. #define SICR_OE24  0x00004000       /* Output Enable 2 4 */
  608. #define SICR_OE13  0x00002000       /* Output Enable 1 3 */
  609. #define SICR_IE    0x00001000       /* Input Enable */
  610. #define SICR_EXT   0x00000000       /* SIA MUX Select External SIA Mode */
  611. #define SICR_D_SIA 0x00000400       /* SIA MUX Select Diagnostics - SIA Sigs */
  612. #define SICR_DPLL  0x00000800       /* SIA MUX Select Diagnostics - DPLL Sigs*/
  613. #define SICR_APLL  0x00000a00       /* SIA MUX Select Diagnostics - DPLL Sigs*/
  614. #define SICR_D_RxM 0x00000c00       /* SIA MUX Select Diagnostics - RxM Sigs */
  615. #define SICR_M_RxM 0x00000d00       /* SIA MUX Select Diagnostics - RxM Sigs */
  616. #define SICR_LNKT  0x00000e00       /* SIA MUX Select Diagnostics - Link Test*/
  617. #define SICR_SEL   0x00000f00       /* SIA MUX Select AUI or TP with LEDs */
  618. #define SICR_ASE   0x00000080       /* APLL Start Enable*/
  619. #define SICR_SIM   0x00000040       /* Serial Interface Input Multiplexer */
  620. #define SICR_ENI   0x00000020       /* Encoder Input Multiplexer */
  621. #define SICR_EDP   0x00000010       /* SIA PLL External Input Enable */
  622. #define SICR_AUI   0x00000008       /* 10Base-T (0) or AUI (1) */
  623. #define SICR_CAC   0x00000004       /* CSR Auto Configuration */
  624. #define SICR_PS    0x00000002       /* Pin AUI/TP Selection */
  625. #define SICR_SRL   0x00000001       /* SIA Reset */
  626. #define SIA_RESET  0x00000000       /* SIA Reset Value */
  627. /*
  628. ** SIA Transmit and Receive Register (DE4X5_STRR)
  629. */
  630. #define STRR_TAS   0x00008000       /* 10Base-T/AUI Autosensing Enable */
  631. #define STRR_SPP   0x00004000       /* Set Polarity Plus */
  632. #define STRR_APE   0x00002000       /* Auto Polarity Enable */
  633. #define STRR_LTE   0x00001000       /* Link Test Enable */
  634. #define STRR_SQE   0x00000800       /* Signal Quality Enable */
  635. #define STRR_CLD   0x00000400       /* Collision Detect Enable */
  636. #define STRR_CSQ   0x00000200       /* Collision Squelch Enable */
  637. #define STRR_RSQ   0x00000100       /* Receive Squelch Enable */
  638. #define STRR_ANE   0x00000080       /* Auto Negotiate Enable */
  639. #define STRR_HDE   0x00000040       /* Half Duplex Enable */
  640. #define STRR_CPEN  0x00000030       /* Compensation Enable */
  641. #define STRR_LSE   0x00000008       /* Link Pulse Send Enable */
  642. #define STRR_DREN  0x00000004       /* Driver Enable */
  643. #define STRR_LBK   0x00000002       /* Loopback Enable */
  644. #define STRR_ECEN  0x00000001       /* Encoder Enable */
  645. #define STRR_RESET 0xffffffff       /* Reset value for STRR */
  646. /*
  647. ** SIA General Register (DE4X5_SIGR)
  648. */
  649. #define SIGR_RMI   0x40000000       /* Receive Match Interrupt */
  650. #define SIGR_GI1   0x20000000       /* General Port Interrupt 1 */
  651. #define SIGR_GI0   0x10000000       /* General Port Interrupt 0 */
  652. #define SIGR_CWE   0x08000000       /* Control Write Enable */
  653. #define SIGR_RME   0x04000000       /* Receive Match Enable */
  654. #define SIGR_GEI1  0x02000000       /* GEP Interrupt Enable on Port 1 */
  655. #define SIGR_GEI0  0x01000000       /* GEP Interrupt Enable on Port 0 */
  656. #define SIGR_LGS3  0x00800000       /* LED/GEP3 Select */
  657. #define SIGR_LGS2  0x00400000       /* LED/GEP2 Select */
  658. #define SIGR_LGS1  0x00200000       /* LED/GEP1 Select */
  659. #define SIGR_LGS0  0x00100000       /* LED/GEP0 Select */
  660. #define SIGR_MD    0x000f0000       /* General Purpose Mode and Data */
  661. #define SIGR_LV2   0x00008000       /* General Purpose LED2 value */
  662. #define SIGR_LE2   0x00004000       /* General Purpose LED2 enable */
  663. #define SIGR_FRL   0x00002000       /* Force Receiver Low */
  664. #define SIGR_DPST  0x00001000       /* PLL Self Test Start */
  665. #define SIGR_LSD   0x00000800       /* LED Stretch Disable */
  666. #define SIGR_FLF   0x00000400       /* Force Link Fail */
  667. #define SIGR_FUSQ  0x00000200       /* Force Unsquelch */
  668. #define SIGR_TSCK  0x00000100       /* Test Clock */
  669. #define SIGR_LV1   0x00000080       /* General Purpose LED1 value */
  670. #define SIGR_LE1   0x00000040       /* General Purpose LED1 enable */
  671. #define SIGR_RWR   0x00000020       /* Receive Watchdog Release */
  672. #define SIGR_RWD   0x00000010       /* Receive Watchdog Disable */
  673. #define SIGR_ABM   0x00000008       /* BNC: 0,  AUI:1 */
  674. #define SIGR_JCK   0x00000004       /* Jabber Clock */
  675. #define SIGR_HUJ   0x00000002       /* Host Unjab */
  676. #define SIGR_JBD   0x00000001       /* Jabber Disable */
  677. #define SIGR_RESET 0xffff0000       /* Reset value for SIGR */
  678. /*
  679. ** Receive Descriptor Bit Summary
  680. */
  681. #define R_OWN      0x80000000       /* Own Bit */
  682. #define RD_FF      0x40000000       /* Filtering Fail */
  683. #define RD_FL      0x3fff0000       /* Frame Length */
  684. #define RD_ES      0x00008000       /* Error Summary */
  685. #define RD_LE      0x00004000       /* Length Error */
  686. #define RD_DT      0x00003000       /* Data Type */
  687. #define RD_RF      0x00000800       /* Runt Frame */
  688. #define RD_MF      0x00000400       /* Multicast Frame */
  689. #define RD_FS      0x00000200       /* First Descriptor */
  690. #define RD_LS      0x00000100       /* Last Descriptor */
  691. #define RD_TL      0x00000080       /* Frame Too Long */
  692. #define RD_CS      0x00000040       /* Collision Seen */
  693. #define RD_FT      0x00000020       /* Frame Type */
  694. #define RD_RJ      0x00000010       /* Receive Watchdog */
  695. #define RD_RE      0x00000008       /* Report on MII Error */
  696. #define RD_DB      0x00000004       /* Dribbling Bit */
  697. #define RD_CE      0x00000002       /* CRC Error */
  698. #define RD_OF      0x00000001       /* Overflow */
  699. #define RD_RER     0x02000000       /* Receive End Of Ring */
  700. #define RD_RCH     0x01000000       /* Second Address Chained */
  701. #define RD_RBS2    0x003ff800       /* Buffer 2 Size */
  702. #define RD_RBS1    0x000007ff       /* Buffer 1 Size */
  703. /*
  704. ** Transmit Descriptor Bit Summary
  705. */
  706. #define T_OWN      0x80000000       /* Own Bit */
  707. #define TD_ES      0x00008000       /* Error Summary */
  708. #define TD_TO      0x00004000       /* Transmit Jabber Time-Out */
  709. #define TD_LO      0x00000800       /* Loss Of Carrier */
  710. #define TD_NC      0x00000400       /* No Carrier */
  711. #define TD_LC      0x00000200       /* Late Collision */
  712. #define TD_EC      0x00000100       /* Excessive Collisions */
  713. #define TD_HF      0x00000080       /* Heartbeat Fail */
  714. #define TD_CC      0x00000078       /* Collision Counter */
  715. #define TD_LF      0x00000004       /* Link Fail */
  716. #define TD_UF      0x00000002       /* Underflow Error */
  717. #define TD_DE      0x00000001       /* Deferred */
  718. #define TD_IC      0x80000000       /* Interrupt On Completion */
  719. #define TD_LS      0x40000000       /* Last Segment */
  720. #define TD_FS      0x20000000       /* First Segment */
  721. #define TD_FT1     0x10000000       /* Filtering Type */
  722. #define TD_SET     0x08000000       /* Setup Packet */
  723. #define TD_AC      0x04000000       /* Add CRC Disable */
  724. #define TD_TER     0x02000000       /* Transmit End Of Ring */
  725. #define TD_TCH     0x01000000       /* Second Address Chained */
  726. #define TD_DPD     0x00800000       /* Disabled Padding */
  727. #define TD_FT0     0x00400000       /* Filtering Type */
  728. #define TD_TBS2    0x003ff800       /* Buffer 2 Size */
  729. #define TD_TBS1    0x000007ff       /* Buffer 1 Size */
  730. #define PERFECT_F  0x00000000
  731. #define HASH_F     TD_FT0
  732. #define INVERSE_F  TD_FT1
  733. #define HASH_O_F   (TD_FT1 | TD_F0)
  734. /*
  735. ** Media / mode state machine definitions
  736. ** User selectable:
  737. */
  738. #define TP              0x0040     /* 10Base-T (now equiv to _10Mb)        */
  739. #define TP_NW           0x0002     /* 10Base-T with Nway                   */
  740. #define BNC             0x0004     /* Thinwire                             */
  741. #define AUI             0x0008     /* Thickwire                            */
  742. #define BNC_AUI         0x0010     /* BNC/AUI on DC21040 indistinguishable */
  743. #define _10Mb           0x0040     /* 10Mb/s Ethernet                      */
  744. #define _100Mb          0x0080     /* 100Mb/s Ethernet                     */
  745. #define AUTO            0x4000     /* Auto sense the media or speed        */
  746. /*
  747. ** Internal states
  748. */
  749. #define NC              0x0000     /* No Connection                        */
  750. #define ANS             0x0020     /* Intermediate AutoNegotiation State   */
  751. #define SPD_DET         0x0100     /* Parallel speed detection             */
  752. #define INIT            0x0200     /* Initial state                        */
  753. #define EXT_SIA         0x0400     /* External SIA for motherboard chip    */
  754. #define ANS_SUSPECT     0x0802     /* Suspect the ANS (TP) port is down    */
  755. #define TP_SUSPECT      0x0803     /* Suspect the TP port is down          */
  756. #define BNC_AUI_SUSPECT 0x0804     /* Suspect the BNC or AUI port is down  */
  757. #define EXT_SIA_SUSPECT 0x0805     /* Suspect the EXT SIA port is down     */
  758. #define BNC_SUSPECT     0x0806     /* Suspect the BNC port is down         */
  759. #define AUI_SUSPECT     0x0807     /* Suspect the AUI port is down         */
  760. #define MII             0x1000     /* MII on the 21143                     */
  761. #define TIMER_CB        0x80000000 /* Timer callback detection             */
  762. /*
  763. ** DE4X5 DEBUG Options
  764. */
  765. #define DEBUG_NONE      0x0000     /* No DEBUG messages */
  766. #define DEBUG_VERSION   0x0001     /* Print version message */
  767. #define DEBUG_MEDIA     0x0002     /* Print media messages */
  768. #define DEBUG_TX        0x0004     /* Print TX (queue_pkt) messages */
  769. #define DEBUG_RX        0x0008     /* Print RX (de4x5_rx) messages */
  770. #define DEBUG_SROM      0x0010     /* Print SROM messages */
  771. #define DEBUG_MII       0x0020     /* Print MII messages */
  772. #define DEBUG_OPEN      0x0040     /* Print de4x5_open() messages */
  773. #define DEBUG_CLOSE     0x0080     /* Print de4x5_close() messages */
  774. #define DEBUG_PCICFG    0x0100
  775. #define DEBUG_ALL       0x01ff
  776. /*
  777. ** Miscellaneous
  778. */
  779. #define PCI  0
  780. #define EISA 1
  781. #define HASH_TABLE_LEN   512       /* Bits */
  782. #define HASH_BITS        0x01ff    /* 9 LS bits */
  783. #define SETUP_FRAME_LEN  192       /* Bytes */
  784. #define IMPERF_PA_OFFSET 156       /* Bytes */
  785. #define POLL_DEMAND          1
  786. #define LOST_MEDIA_THRESHOLD 3
  787. #define MASK_INTERRUPTS      1
  788. #define UNMASK_INTERRUPTS    0
  789. #define DE4X5_STRLEN         8
  790. #define DE4X5_INIT           0     /* Initialisation time */
  791. #define DE4X5_RUN            1     /* Run time */
  792. #define DE4X5_SAVE_STATE     0
  793. #define DE4X5_RESTORE_STATE  1
  794. /*
  795. ** Address Filtering Modes
  796. */
  797. #define PERFECT              0     /* 16 perfect physical addresses */
  798. #define HASH_PERF            1     /* 1 perfect, 512 multicast addresses */
  799. #define PERFECT_REJ          2     /* Reject 16 perfect physical addresses */
  800. #define ALL_HASH             3     /* Hashes all physical & multicast addrs */
  801. #define ALL                  0     /* Clear out all the setup frame */
  802. #define PHYS_ADDR_ONLY       1     /* Update the physical address only */
  803. /*
  804. ** Booleans
  805. */
  806. #define NO                   0
  807. #define FALSE                0
  808. #define YES                  ~0
  809. #define TRUE                 ~0
  810. /*
  811. ** Adapter state
  812. */
  813. #define INITIALISED          0     /* After h/w initialised and mem alloc'd */
  814. #define CLOSED               1     /* Ready for opening */
  815. #define OPEN                 2     /* Running */
  816. /*
  817. ** Various wait times
  818. */
  819. #define PDET_LINK_WAIT    1200    /* msecs to wait for link detect bits     */
  820. #define ANS_FINISH_WAIT   1000    /* msecs to wait for link detect bits     */
  821. /*
  822. ** IEEE OUIs for various PHY vendor/chip combos - Reg 2 values only. Since
  823. ** the vendors seem split 50-50 on how to calculate the OUI register values
  824. ** anyway, just reading Reg2 seems reasonable for now [see de4x5_get_oui()].
  825. */
  826. #define NATIONAL_TX 0x2000
  827. #define BROADCOM_T4 0x03e0
  828. #define SEEQ_T4     0x0016
  829. #define CYPRESS_T4  0x0014
  830. /*
  831. ** Speed Selection stuff
  832. */
  833. #define SET_10Mb {
  834.   if ((lp->phy[lp->active].id) && (!lp->useSROM || lp->useMII)) {
  835.     omr = inl(DE4X5_OMR) & ~(OMR_TTM | OMR_PCS | OMR_SCR | OMR_FDX);
  836.     if ((lp->tmp != MII_SR_ASSC) || (lp->autosense != AUTO)) {
  837.       mii_wr(MII_CR_10|(lp->fdx?MII_CR_FDM:0), MII_CR, lp->phy[lp->active].addr, DE4X5_MII);
  838.     }
  839.     omr |= ((lp->fdx ? OMR_FDX : 0) | OMR_TTM);
  840.     outl(omr, DE4X5_OMR);
  841.     if (!lp->useSROM) lp->cache.gep = 0;
  842.   } else if (lp->useSROM && !lp->useMII) {
  843.     omr = (inl(DE4X5_OMR) & ~(OMR_PS | OMR_HBD | OMR_TTM | OMR_PCS | OMR_SCR | OMR_FDX));
  844.     omr |= (lp->fdx ? OMR_FDX : 0);
  845.     outl(omr | (lp->infoblock_csr6 & ~(OMR_SCR | OMR_HBD)), DE4X5_OMR);
  846.   } else {
  847.     omr = (inl(DE4X5_OMR) & ~(OMR_PS | OMR_HBD | OMR_TTM | OMR_PCS | OMR_SCR | OMR_FDX));
  848.     omr |= (lp->fdx ? OMR_FDX : 0);
  849.     outl(omr | OMR_SDP | OMR_TTM, DE4X5_OMR);
  850.     lp->cache.gep = (lp->fdx ? 0 : GEP_FDXD);
  851.     gep_wr(lp->cache.gep, dev);
  852.   }
  853. }
  854. #define SET_100Mb {
  855.   if ((lp->phy[lp->active].id) && (!lp->useSROM || lp->useMII)) {
  856.     int fdx=0;
  857.     if (lp->phy[lp->active].id == NATIONAL_TX) {
  858.         mii_wr(mii_rd(0x18, lp->phy[lp->active].addr, DE4X5_MII) & ~0x2000,
  859.                       0x18, lp->phy[lp->active].addr, DE4X5_MII);
  860.     }
  861.     omr = inl(DE4X5_OMR) & ~(OMR_TTM | OMR_PCS | OMR_SCR | OMR_FDX);
  862.     sr = mii_rd(MII_SR, lp->phy[lp->active].addr, DE4X5_MII);
  863.     if (!(sr & MII_ANA_T4AM) && lp->fdx) fdx=1;
  864.     if ((lp->tmp != MII_SR_ASSC) || (lp->autosense != AUTO)) {
  865.       mii_wr(MII_CR_100|(fdx?MII_CR_FDM:0), MII_CR, lp->phy[lp->active].addr, DE4X5_MII);
  866.     }
  867.     if (fdx) omr |= OMR_FDX;
  868.     outl(omr, DE4X5_OMR);
  869.     if (!lp->useSROM) lp->cache.gep = 0;
  870.   } else if (lp->useSROM && !lp->useMII) {
  871.     omr = (inl(DE4X5_OMR) & ~(OMR_PS | OMR_HBD | OMR_TTM | OMR_PCS | OMR_SCR | OMR_FDX));
  872.     omr |= (lp->fdx ? OMR_FDX : 0);
  873.     outl(omr | lp->infoblock_csr6, DE4X5_OMR);
  874.   } else {
  875.     omr = (inl(DE4X5_OMR) & ~(OMR_PS | OMR_HBD | OMR_TTM | OMR_PCS | OMR_SCR | OMR_FDX));
  876.     omr |= (lp->fdx ? OMR_FDX : 0);
  877.     outl(omr | OMR_SDP | OMR_PS | OMR_HBD | OMR_PCS | OMR_SCR, DE4X5_OMR);
  878.     lp->cache.gep = (lp->fdx ? 0 : GEP_FDXD) | GEP_MODE;
  879.     gep_wr(lp->cache.gep, dev);
  880.   }
  881. }
  882. /* FIX ME so I don't jam 10Mb networks */
  883. #define SET_100Mb_PDET {
  884.   if ((lp->phy[lp->active].id) && (!lp->useSROM || lp->useMII)) {
  885.     mii_wr(MII_CR_100|MII_CR_ASSE, MII_CR, lp->phy[lp->active].addr, DE4X5_MII);
  886.     omr = (inl(DE4X5_OMR) & ~(OMR_TTM | OMR_PCS | OMR_SCR | OMR_FDX));
  887.     outl(omr, DE4X5_OMR);
  888.   } else if (lp->useSROM && !lp->useMII) {
  889.     omr = (inl(DE4X5_OMR) & ~(OMR_TTM | OMR_PCS | OMR_SCR | OMR_FDX));
  890.     outl(omr, DE4X5_OMR);
  891.   } else {
  892.     omr = (inl(DE4X5_OMR) & ~(OMR_PS | OMR_HBD | OMR_TTM | OMR_PCS | OMR_SCR | OMR_FDX));
  893.     outl(omr | OMR_SDP | OMR_PS | OMR_HBD | OMR_PCS, DE4X5_OMR);
  894.     lp->cache.gep = (GEP_FDXD | GEP_MODE);
  895.     gep_wr(lp->cache.gep, dev);
  896.   }
  897. }
  898. /*
  899. ** Include the IOCTL stuff
  900. */
  901. #include <linux/sockios.h>
  902. #define DE4X5IOCTL SIOCDEVPRIVATE
  903. struct de4x5_ioctl {
  904. unsigned short cmd;                /* Command to run */
  905. unsigned short len;                /* Length of the data buffer */
  906. unsigned char  *data;              /* Pointer to the data buffer */
  907. };
  908. /* 
  909. ** Recognised commands for the driver 
  910. */
  911. #define DE4X5_GET_HWADDR 0x01 /* Get the hardware address */
  912. #define DE4X5_SET_HWADDR 0x02 /* Set the hardware address */
  913. #define DE4X5_SET_PROM   0x03 /* Set Promiscuous Mode */
  914. #define DE4X5_CLR_PROM   0x04 /* Clear Promiscuous Mode */
  915. #define DE4X5_SAY_BOO         0x05 /* Say "Boo!" to the kernel log file */
  916. #define DE4X5_GET_MCA    0x06 /* Get a multicast address */
  917. #define DE4X5_SET_MCA    0x07 /* Set a multicast address */
  918. #define DE4X5_CLR_MCA     0x08 /* Clear a multicast address */
  919. #define DE4X5_MCA_EN     0x09 /* Enable a multicast address group */
  920. #define DE4X5_GET_STATS   0x0a /* Get the driver statistics */
  921. #define DE4X5_CLR_STATS  0x0b /* Zero out the driver statistics */
  922. #define DE4X5_GET_OMR           0x0c /* Get the OMR Register contents */
  923. #define DE4X5_SET_OMR           0x0d /* Set the OMR Register contents */
  924. #define DE4X5_GET_REG           0x0e /* Get the DE4X5 Registers */
  925. #define LinuxVersionCode(v, p, s) (((v)<<16)+((p)<<8)+(s))
  926. #define MOTO_SROM_BUG    ((lp->active == 8) && (((le32_to_cpu(get_unaligned(((s32 *)dev->dev_addr))))&0x00ffffff)==0x3e0008))